收藏 分享(赏)

带有语音播报的多路数字显示竞争电路设计_毕业设计说明书.doc

上传人:无敌 文档编号:644086 上传时间:2018-04-16 格式:DOC 页数:28 大小:822.50KB
下载 相关 举报
带有语音播报的多路数字显示竞争电路设计_毕业设计说明书.doc_第1页
第1页 / 共28页
带有语音播报的多路数字显示竞争电路设计_毕业设计说明书.doc_第2页
第2页 / 共28页
带有语音播报的多路数字显示竞争电路设计_毕业设计说明书.doc_第3页
第3页 / 共28页
带有语音播报的多路数字显示竞争电路设计_毕业设计说明书.doc_第4页
第4页 / 共28页
带有语音播报的多路数字显示竞争电路设计_毕业设计说明书.doc_第5页
第5页 / 共28页
点击查看更多>>
资源描述

1、黄 河 科 技 学 院 毕 业 设 计 说 明 书 第 I 页带有语音播报的多路数字显示竞争电路设计摘 要随着各种益智类节目的不断发展,越来越多的竞赛抢答器被用在了其中,多路数字显示竞争电路即抢答器是一种典型的数字电路,它包括了组合逻辑电路和时序逻辑电路。电路结构形式多种多样,可以利用简单的与非门构成,也可以利用触发器构成,也可以利用单片机来完成。本文介绍了一种用 74 系列集成电路设计的数码显示抢答器的电路组成、设计思路及功能。该抢答器除具有基本的抢答功能外,还具有定时、计时、报警功能。综合运用定时器,计数器,编码器,译码器,锁存器等元器件组合而成。主持人通过时间预设开关预设供抢答的时间,系

2、统将完成自动倒计时。若在规定的时间内有人抢答,则计时将自动停止;若在规定的时间内无人抢答,则在系统中的蜂鸣器将发出声响,提示主持人本轮抢答无效,实现报警功能。关键词:抢答器,定时,计时,报警黄 河 科 技 学 院 毕 业 设 计 说 明 书 第 II 页The many road digital display circuit design competitionAuthor: Shi XiaoyunTutor: Yue LiqinAbstract With the continuous development of a variety of educational programs, con

3、test Responder is increasingly being used in it .The responder is a typical digital circuit, including a combination of logic circuits and sequential logic circuit. Circuit structure of a variety of forms, can make use of simple and non-gate structure can also be used to trigger composition.In this

4、paper, the electric circuit and designing thought of an answering racer based on the common-used series of 74 IC with 8-wire is introduced, and its function is also described. The answering races function includes timing, counting, and alarming, besides the basic function of an answering racer. The

5、integrated use of timer, counter, encoder, decoder. The host sets the provided time for the answering race through the time-setting switch, after this the system will count down the time automatically .If anybody answer the question on time, the counting of time will stop; If nobody answer the quest

6、ion on time ,the alarm will give out some sound, helping the host know the race in this turn is of no use , so the function of alarming is achieved.Keywords:Responder,timing,counting,alarm黄 河 科 技 学 院 毕 业 设 计 说 明 书 第 III 页目 录1 绪论 .11.1 课题背景及目的 .11.2 国内外研究状况 .11.3 课题研究方法 .21.4 论文构成及研究内容 .32 模块电路设计 .42

7、.1 抢答电路 .42.2 显示电路 .52.3 计时电路 .72.4 报警电路 .92.4.1 声音报警电路 .92.4.2 光报警电路 .93 总体电路设计 .114 主要芯片介绍 .134.1 74LS175 寄存器 .134.2 74LS192 计数器 .144.3 555 定时器 .154.4 74LS148 .164.5 7448 译码器 .175 仿真过程及结果 .195.1 仿真结果 .195.2 设计和使用说明 .21总结 .22黄 河 科 技 学 院 毕 业 设 计 说 明 书 第 IV 页致谢 .23参考文献 .24黄 河 科 技 学 院 毕 业 设 计 说 明 书 第

8、1 页1 绪 论1.1 课题背景及目的工厂、学校和电视台等很多单位常举办各种智力竞赛,在抢答的环节中,举办方多数采用让选手通过举答题板的方法判断选手的抢答权,这在某种程度上会因为主持人的主观判断造成比赛的不公平,而抢答器能迅速、客观地分辨出最先获得发言权的选手。因此数显抢答器就显得很必要了。它通过数码显示管、灯光及音响等多种方式指示出第一抢答者。随着电子技术的进步,抢答器也由早期的简易抢答器发展成现在具有锁存、显示、计时、报警功能的多功能抢答器。能够实现抢答器功能的方式有多种,可以采用单片机、PLC、EDA,也可以采用模拟电路、数字电路和模拟与数字电路相结合的方式。本文采用数字电路的方式设计出

9、多功能数字显示抢答器。本文主要是配合模拟电子技术和数字电子技术理论课程而设置的一门实践性课程,旨在巩固所学知识,加强综合能力,培养电路设计能力,提高实验技术,启发创新思想的效果。数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作使数字抢答器成形 1。1.2 国内外研究状况随着抢答器市场的迅猛发展,与之相关的核心生产技术应用与研发必将成为业内企业关注的焦点。了解国内外抢答器生产核心

10、技术的研发动向、工艺设备、技术应用及趋势对于提升产品技术规格,提高市场竞争力十分关键。电子抢答器的中心构造一般都是由抢答器由单片机以及外围电路组成,其搭配的配件不同又分为,非语音非记分抢答器和语音记分抢答器。非语音记分抢答器构造很黄 河 科 技 学 院 毕 业 设 计 说 明 书 第 2 页简单,就是一个抢答器的主机和一个抢答按钮组成,在抢答过程中选手是没有记分的显示屏。语音记分抢答器是有一个抢答器的主机和主机的显示屏和选手的记分显示屏。电脑抢答器又分为无线电脑抢答器和有线电脑抢答器。无线电脑抢答器是由主机和抢答器专用的软件和无线按钮构成。无线电脑抢答器利用电脑和投影仪,可以把抢答气氛活跃起来

11、,一般多使用于电台等大型的活动。有线电脑抢答器也是由主机和电脑配合起来,电脑再和投影仪配合起来,利用专门研发的配套的抢答器软件,可以十分完美的表现抢答的气氛。虽然抢答器技术在近年来有很大改进,但依然有着很多不足。例如性价比不高,安装困难,电路复杂等。1.3 课题研究方法设计的多路智力抢答器能同时供 4 个选手参赛,编号分别为 0 到 4,每个人用 1 个抢答按键;J1、J2、J3 、 J4 分别为抢答开关,J5 为裁判开关,当裁判开关闭合时可以进行抢答,最先按下开关的选手对应的号码将在数码管上显示同时计时电路还记下选手抢答时的时间。计时器的倒计时的时间可由裁判设定。给节目主持人一个控制开关,实

12、现系统清零和抢答的开始;具有数据锁存和显示功能;抢答开始后,如果有选手按下抢答按键,其编号立即锁存并显示在 LED 上;此外禁止其他选手再次抢答,选手编号一直保存到主持人清 0 为止 3。扩展功能是:具有定时抢答功能,可由主持人设定抢答时间,当抢答开始后定时器开始倒计时,并显示在 LED 上, ;选手在规定时间内抢答有效,停止倒计时,并将倒计时时间显示在 LED 上,同时报警。当选手在定时时间内按动抢答键时,抢答器要完成三项工作。1、优先电路立即分辨出抢答者的编号,并由锁存器进行锁存,然后由译码显示电路显示编号。2、控制电路要对输入编码电路进行封锁,避免其他选手再次进行抢答。3、控制电路要使定

13、时器停止工作,时间显示器上显示剩余的抢答时间,并保持到主持人将系统清零为止。当选手将问题回答完毕,主持人操作控制开关,使系统;在规定时间内,无人抢答时,电路报警提醒主持人,次后的抢答按键无效。黄 河 科 技 学 院 毕 业 设 计 说 明 书 第 3 页1.4 论文构成及研究内容定时抢答器由主体电路和扩展电路两部分组成。主体电路完成基本的抢答功能,即开始抢答后,当选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其他选手抢答。扩展电路完成定时抢答的功能。根据设计的要求分块设计抢答、锁存、计时、显示、和报警功能。1、抢答和锁存电路要求能够对信号进行存储和锁定,可用触发器组成。2、对于显

14、示部分就直接用编码器、七段数码管驱动译码器和七段数码管组成。3、计时电路是按秒进行倒计时,所以计时电路可有减法计数器、秒脉冲生成电路、和显示电路。由于电路对秒脉冲信号的占空比要求的不高所以可以用 555 定时器构成多谐振荡电路来实现。4、报警电路,按题目要求可采用声、光报警,光报警用发光二极管电路实现,声报警用蜂鸣器来实现。黄 河 科 技 学 院 毕 业 设 计 说 明 书 第 4 页2 模块电路设计2.1 抢答电路四路智力抢答器的电路由主体电路和扩展电路两部分组成。主体电路完成基本的抢答功能,即开始抢答后,当选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其他选手抢答。扩展电路完

15、成定时抢答的功能 4。图 2.1 触发锁存电路电路选用锁存器 74LS175 来完成。该电路主要完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号(显示电路采用七段数字数码显示管) ;二是禁止其他选手按键,其按键操作无效,不会对抢答产生影响。工作过程:开关分别是 J1,J2,J3,J4,J5 ,J5 是控制清零端,当其闭合(清零)时,抢答模块 74LS175 的 CLR 端都置 1;当 J5 断开时,抢答器处于等待工作状态,当有选手将抢答按键按下时(如按下 J1) ,输出经 74LS175 锁存器接到七段显示电路。此外,CLK=1,使 74LS175 锁存

16、器处于禁止状态,封锁其他按键的输入,确保不会出现二次黄 河 科 技 学 院 毕 业 设 计 说 明 书 第 5 页按键时输入信号,保证了抢答者的优先权。如果再次抢答需由主持人将 J5 开关重新置“清零”然后才能进行。触发锁存电路如图 2.1 所示。触发锁存电路主要是由集成寄存器 74LS175、四输入与非门 74LS20 和二输入与非门 74LS00 构成一个 4 位的集成寄存器,74LS175 的管脚图中 CLR 是异步清零控制端。在往寄存器中寄存数据或代码之前,必须先将寄存器清零,否则有可能出错。1D 4D是数据输入端,在 CP 脉冲上升沿作用下, 1D4D 端的数据被并行地存入寄存器。输

17、出数据可以并行从 1Q4Q 端引出,也可以并行从 1Q 4端反码引出。开关 J5 是裁判开关,开关 J1J4 是抢答开关。开关闭合输入高电平,断开输入低电平。当 J5 断开时 CLR 端输入为低电平对 74LS175 进行清零,Error!Error!全为高电平,输入 CLK 的脉冲为有效脉冲。当开关 J5 闭合后选手可以进行抢答,如果 J3 闭合3D 输入为 1 相应的 3Q 输出为 1,Error!输出为 0,而Error!、 Error!、Error!输出为 1,最后 CLK 的输入为 1,脉冲信号将无效触发器被锁定。2.2 显示电路显示电路由 8 线3 线优先编码器 74LS148、与

18、非门、集成七段显示译码器 7448和七段共阴数码管组成。由于 74LS148 输出的是反码所以 74LS148 输出的信号首先用反码器反相后再由译码器译码并最终在七段数码管上显示出结果,显示电路如图 2.2 所示。显示译码器常见的是数字显示电路,它通常由译码器、驱动器和显示器等部分组成。数码显示器按显示方式有分段式、字形重叠式、点阵式。其中,七段显示器应用最普遍。半导体发光二极管显示器是数字电路中使用最多的显示器。它有共阴极和共阳极两种解法。共阳极接法是各发光二极管阳极相接,对应阴极接低电平时亮。共阴极接法是各发光二极管的阴极相接,对应阳极接高电平时亮 1。黄 河 科 技 学 院 毕 业 设

19、计 说 明 书 第 6 页图 2.2 显示电路由于 74LS148 的输入端低电平有效,所以 74LS175 的反相输出端 1Q 4直接与74LS148 的输入端 D1、D2、D3、 D4 连接。74LS48 输入信号为 BCD 码,输出端为OA、OB 、OC、OD、OE、OF、OG 共 7 线,另有 3 条控制线 LT、 RBI、 O/。在BI端接高电平的条件下,当 LT=0 时,无论输入端 A、B、C、D 为何值,OAOG 输出全为高电平,使 7 段显示器件显示“8” 字型,此功能用于测试器件。 I端为灭零输入端。在 LT=1, 1BI条件下,当输入 A、B、C、 D=0000 时,输出

20、OAOG 全为低电平,可使共阴 LED 显示器熄灭。但当输入 A、B、C、D 不全为零时,仍能正常译码输出,使显示器正常显示。 I端为消隐输入端。该输入端具有最高级别的控制权,当该端为低电平时,不管其他输入端为何值,输出端 OAOG 均为低电平,这可使共阴显示器熄灭。另外,该端还有第二功能灭零信号输出端,记为 RBO。当该位输入的 A、B 、C 、 D=0000 且 0RBI时,此时 RBO输出低电平;若该位输入的A、B、 C、D 不等于零,则 输出高电平。若将 与 I配合使用,很容易实现多位数码显示时的灭零控制。例如对整数部分,将最高位的 RB接地,这样当最高位为零时“灭零”,同时该位 RBO输出低电平,使下一位的 I为低电平,故也具有“ 灭零”功

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 学术论文 > 毕业论文

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报