1、 1数字电子技术复习题(1)一、选择题1. 在数字电路中,用“1”表示高电平,用“0”表示低电平,称为( );(A)译码 (B)编码 (C)正逻辑 (D)负逻辑2. AB(A+BC)化成最简式是( ) A、 A B、 B C、 A+B D、 AB3、以下说法正确的是:A、将 OC 门输出端连在一起,再通过一个电阻接外电源,可以实现线与逻辑关系。B、三态门的输出端可以连在一起,但不能构成数据总线。C、将 OC 门输出端直接连在一起,可以实现线与逻辑关系。D、三态门的输出端连在一起,再通过一个电阻接外电源,构成数据总线。4、全加器有 3 个输入端 A B C,其中 C 为低位进位 ,输出端有 S
2、和 CO,S 表示本位和,CO表示向高位进位,如果输入 A=1 B=1 C=1 则 S 和 CO 各等于 ( )A S=0 CO=1 B S=1 CO=0 C S=1 CO=1 D S=0 CO=05、数据选择器输入端 D0D1D2D3,控制端 A1A0 若 A1A0=10,则哪个输入端的数据可以输出 ( )A D0 B D1 C D2 D D36、 触发器的特性方程是( )TA Qn+1 = B Qn+1=1 C Qn+1=0 D Qn+1= n T7、有一组代码需要暂时存放,应该选用( )A、计数器 B、寄存器 C、译码器 D、全加器8、有关单稳态触发器的说法错误的是:( )A、它有一个稳
3、态和一个暂稳态 B、在外来触发脉冲作用下,能从稳态翻转到暂稳态C、暂稳态维持一段时间后,将自动返回稳态。 D、它有两个稳定状态9、触发器复位端 R 和置位端 S 的关系正确的是( )A、两者同时有效 B、不可能两者同时有效 C、复位就是置位 D、难以判断10、 十进制数 63 的 8421BCD 码是( )(A)10000000 (B)00111111 2(C)01100011 (D)0101001111、 十进制数 256 的 8421BCD 码是( )(A)10000000 (B)011001000110 (C)01111111 (D)00100101011012. 逻辑函数 的最简与非与
4、非式为( )CAY(A) (B) (C) (D)ABCAB13、已知函数 ,其反演式为( )E(A) (B) DCY)( EY)((C) (D)BCA14、 在下图所示 6 个电路中,能实现 的电路是( )(A) (B)&ABCDYABCDY1(C) (D)&1ABCDYCV&BCDY& 1ABCDYABCDY115、以下不属于 CMOS 集成芯片的是( )(A) C663 (B)CC4043 (C)74LS47 (D)74HC15216、以下说法错误的是( )3(A) 寄存器属于时序逻辑电路;(B) 读/写存储器简称为 ROM;(C) 基本寄存器只能采用并入并出的数据传送方式;(D) 移位寄
5、存器的存储单元只能用边沿触发器构成.17、欲将频率为 的正弦波转换成为同频率的矩形脉冲,应选用( )f(A)多谐振荡器 (B)T型触发器 (C)施密特触发器 (D)单稳态触发器18、存储容量为 位的 RAM,需要的地址码的位数为( )81024(A)3 (B)10 (C)13 (D)8019、以下可以用来构成计数器的是( )(A)基本 RS 触发器 (B)主从 RS 触发器 (C)同步 D 锁存器 (D)边沿 JK 触发器20、如图 1-10 所示组合电路中,Y=( )(A) B(B) (C) (D) A 图 1-10二、填空题1. _ (10110101)2 = ( )102)10(102
6、(129)10 = ( )2(11001) 2= ( ) 10 (254) 10=( ) 8421BCD2. 在数字电路中,用“0”表示高电平,用“1”表示低电平,则称为_ _逻辑;3. 逻辑函数的表示方法包括:真值表、卡诺图、逻辑表达式、逻辑图和_ _;4. 时序逻辑电路的基本组成单元是_ _;5. 已知函数 ,其反演式 ;YABCDE Y6. 触发器的特性方程为: ;T Q & & & & A B Y47. 如左下图所示的 TTL 电路,其输出信号 Y= ;&1ABY0QSRJ1KCA1C P B8. 如右上图所示电路中,若 A=0、B=1,则 Q= _;9. 用 555 定时器构成的单稳
7、态触发器中, , ,则 = ;60RF01.Wt10. 用 555 定时器构成的多谐振荡器中, , ,则输出电压的占空比k21Cq = ;11. 逻辑函数 的最简与非与非式为 Y = ;CABY12. 化简 _;D13. T 触发器的特性方程为: ;1nQ14. 逻辑函数的卡诺图如右下图所示,它的最简与或式是 ;A BC DY0 00 11 1 1 00 00 11 11 00000000 0111 1111115.用 555 定时器构成的施密特触发器,作阈值探测器,要求能将输入信号中幅值大于10V 的脉冲信号都检测出来,则电源电压 应为_ _V;CV16.用 555 定时器构成的多谐振荡器中
8、, , ,则输出电压的频率kR121F= KHZ;f17.、同或门的表达式是 ( )18、正的“或非”门也就是负( )门19、通常所说的三态门,是指哪 3 种状态? ( )520、在 TTL 三态门、 OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为( ) ,能实现总线连接的门为( )21、一个二进制编码器若需要对 12 个输入信号进行编码,则需要采用( )位二进制代码。22、5 变量输入译码器,其译码输出信号最多应有( )个。23、需要判断两个二进制数的大小或相等,可以使用( )电路。24、边沿触发器的抗干扰能力比同步触发器要( )25、把 JK 触发器转换成 T触发器的
9、方法是( )26、若 4 位同步二进制加法计数器当前的状态是 0111,输入下一个时钟脉冲后,其内容变为( ) 。27、清零后的四位移位寄存器,如果要将四位数码全部串行输入,再串行从寄存器中输出,共需要( )个 CP 脉冲。28、由 3 个触发器组成的二进制加法计数器能有( )种状态。29、能用于信号幅度鉴别、波形变换和整形的电路是( ) 。30、在 8 位 A/D 转换电路中,如果输入的模拟信号是 2V,则分辨率是( )三、画图题1.如图所示的电路,根据给出的 A、B、C 的波形对应画出输出信号 Y 的波形。&1&ABYC2. 如图所示 CMOS 门电路,根据给出的 A、B 的波形对应画出输
10、出信号 Y 的波形;1Yk0BAABYY63. 如图 3-2 所示的触发器电路,根据给出的波形图,画出对应的 的波形;QQJ1KCC PJ KC PJKQ 图 3-2Y4、下图所示的触发器电路,根据给出的 CP 及 D 的波形图,画出对应的 的波形。QQD1CC PD5、图 3-3 所示的施密特触发器中, 、 ,则该电路的回差 = V,VC51DTU输入电压的最大值为 ,波形已给出,对应画出 的波形。CV1ou123456785 5 5DR2ou10.Iu图 3-376、如图所示,FF 0、FF 1都是 T触发器,它们的开始状态均为 0,对应画出 、0QQ0、Q 1、 的波形。FCP7、时序电
11、路如下图所示,起始状态是 Q0Q1Q2=001,画出电路的时序图。D8四、化简与分析1. 化简 0ACBDY解:Y=;2. 用卡诺图化简 mY)6,5321(3 用卡诺图法化简 mdY)15,432,10()9,8210(4、用卡诺图化简下列函数成为最简与或式。 (d 为约束项之和)F(A,B,C,D)= m(0,1,4,9,12,13)+d(2,3,6,10,11,14)5、写出下图所示电路输出信号的最简与或式 Y= ;B&1AYC96、试分析图示的组台逻辑电路的功能CY= 1AB= 17、如图所示电路,写出 S、C 的逻辑表达式,并分析该电路实现了什么功能?&1Y&1= 11&1XZSC8
12、、写出图示电路的输出信号的逻辑表达式,说明其功能。ABY1110五、电路设计题1.用译码器 74LS138 和与非门实现函数 CABY2、用同步置数法把两片 74161 构成 24 进制计数器;0Q1237 4 1 6 1C P 0D23C OLRTP0Q1237 4 1 6 1C P 0D23C OLRTP3、用两片 74161 构成 60 进制计数器;0Q1237 4 1 6 1C P 0D23C OLRTP0Q1237 4 1 6 1C P 0D23C OLRTP114、设计一个组合逻辑电路,其输入是 3 位二进制数 B=B2B1B0,输出是 Y=2B,Y 也是二进制数。5、用集成数据选择器实现函数 ;DCBY6、用边沿 JK 触发器和门电路设计一个按自然态序进行计数的七进制同步加法计数器