收藏 分享(赏)

数字电子技术基础习题答案.doc

上传人:weiwoduzun 文档编号:2879874 上传时间:2018-09-29 格式:DOC 页数:24 大小:2.92MB
下载 相关 举报
数字电子技术基础习题答案.doc_第1页
第1页 / 共24页
数字电子技术基础习题答案.doc_第2页
第2页 / 共24页
数字电子技术基础习题答案.doc_第3页
第3页 / 共24页
数字电子技术基础习题答案.doc_第4页
第4页 / 共24页
数字电子技术基础习题答案.doc_第5页
第5页 / 共24页
点击查看更多>>
资源描述

1、1数字电子技术基础答案第 1 章自测题1.1 填空题1. 100011.11 00110101.01110101 11110.01 1E.42. 4 3. 4. 逻辑代数 卡诺图n25. )(DCBAF+=)(DCBAF6. )(7. 代数法 卡诺图 8. 11.2 判断题1. 2. 3. 1.3 选择题1.B 2.C 3.C1.4 AF1B=2BAF31.5A B L0 0 10 1 01 0 01 1 11.6 CL1.7 ABBY+=习题1.1 当 , 到 有 1 个不为 0 时,就可以被十进制 8 整除012731.2 (a) (b) ACBAF BAF2(c) SCB+=01.3 略

2、1.4 (1) )( ADF+=)(1 )(1ADF(2) )( B2 2B(3) EC3 EC3(4) )()(4 DAAF+=)( )()(4 DACEAF21.5 CBAF1.6 (1) (2) L+= DBCAL+=(3) (4) (5) DE01.7 BCAB),(1.8(1) (2) F+=1 CAF+=2(3) (有多个答案) (4) 3 CBDADF4(5) (6) BADCBA5 161.9 (1) (2) F+=1 AC+=2(3) (4) 3 F41.10 (1) (2) CAB1 B2(3) (4) DF+=3 CBAD+=41.11 1.12 (1) (多种答案) (

3、2) BACB1 CBDF+=2(3) (4) (5) DF+=3 F+=4 B+5(6) (多种答案) (7) (多种答案)A6 CAD7(8) (多种答案) (9) BC8 91.13 略第 2 章自测题2.1 判断题1. 2. 3. 4. 5. 6. 7. 8. 9. 102.2 选择题1A B 2C D 3A 4B 5B 6A B D 7C 8A C D 9A C D 10.B 习题2.1 解: Y12.2 解:(a) m234.051CESBSRUVI3BSmA1.05376IIB三极管处于放大状态, 。)V(71.0512CBORIVu(b) 029.35CESBSRUVIBSmA

4、14.0375I三极管处于饱和状态, )V(3.0CEOu(c) 6.121BBEIIBRVu三极管处于截止状态, )(2COu2.3 解: 10ILON2IHO,取 。LN10OL2.4 解: 204.8OH取 。ON2.5 解:均为 1.4V。2.6 解: AY1B23AY42.7 解: k63.204.92.35IHOminCLmax NUVRk.16405ILLaxainMI4,可以在此范围内选取某一标称阻值,如选 或k63.2k35.0LR 1kLR。L2.8 解:(1) :1.4V :0.3V1V2(2) :1.4V :0.3V(3) :0.3V :3.6V122.9 解:(1)

5、:3.6V, VV3.0Ou(2) :1.4V, (3) :0V, .O(4) :1.4V, VV30u2.10 解:(a) (b) (c) (d) 2.11 解: 0Bu2.12 略2.13 略第 3 章自测题3.1 判断题1 2. 3. 4. 5. 6. 7. 83.2 选择题1CD 2B 3C 4D 5ACD 6A 7E 8D 9C 10CD11C 12D 13AB 14A 15AB3.3 填空题1 低2 修改逻辑设计 接入滤波电容 加选通脉冲习题3.1 当 A、 B、 C 三个变量不一致时,电路输出为“1”,所以这个电路,称为“不一致电路”。3.2 ASSY0123该电路是函数发生器。

6、3.3 ( a) 逻辑功能:完 成 异 或 运 算 的 逻 辑 功 能 。5(b)它 的 功 能 为 : 完 成 二 选 一 数 据 选 择 器 。3.4 DBACBACDABF 3.5 (1)Y3= Y2= Y1=0 Y0=B (2) Y4= Y3=A Y2=0Y1= Y0=B3.6 54325432312 076076 mmBAFC3.7 (1) 76520765201m(2) 15410154102 323 mF3.8 (1)D0=D3=D5=D6=0;D1=D2=D4=D7=1。(2) (3) EDEDED E 765 432103.9:(1) CBATCBATF(2) 1675421

7、03 DTDD3.10 )()(210EBAECBAFXYZWYXmZW63.11(1)写出最简表达式: CABY(2)写出最小项的表达式:Y=m3+m5+m6+m7= m76533.12(1)利用卡诺图化简,写出输出的最简表达式:ABCDY03(2)可用 74283 表示减法运算,Y3Y2Y1Y0=DCBA-0011= DCBA+1100+1。3.13 BD731526413.14、3.15 图略3.16该电路完成两个 3 位二进制数是否相同比较功能的电路。3.17 该电路实现 1 位十进制加法器,数码管可以显示相加结果。当相加的结果大于 1001 时,数码管不显示。3.18 该电路是一个检

8、测 8421BCD 码并将其进行四舍五入的电路。3.19 DmDmDmF7654210 765421 3.21 得到 74151 各个数据输入端的值为:D0=0, D1=ABC= ,D 2=A+B+C= ,D 3= = ,D 4= = , D5=7Y0YABC7CB0Y= ,D 6= AB+AC+BC= ,D 7=1。CBA1247 5673.22 (1) 存在负向尖峰脉冲。 (2)无冒险;(3)无冒险;(4)存在正向尖峰脉冲。(5)存在正向尖峰脉冲。第 4 章自测题4.1 判断题 1.2.3.4.5.6. 7.8.9.10.4.2 选择题 1 A 2C 3B 4 B 5 B 6 A 7 B

9、8 BC 9 C 10 D 11B,C 12C 13 C 14D 15B 16B 17 ABC 18 ABD 19 BCD 4.3 填空题1. RS、 D、JK 、T、T 2. 基本、同步、主从、边沿 3. 特性表、状态转换图、特性方程、波形图 4. 、0SR5. 2、Q=1 、Q=0,Q 6. 空翻、边沿触发器7. 0、1 8. 保持 9.主从、边沿 10. 控制电路11.高 12. 、置 0、置 1、保持、翻转.nnKJ1习题4.174.2C PSR1 2 3 4 5 6QQ4.3DS R DQQ4.41 2 3 4 5 6C P 7ABQ 1Q 24.51 2 3 4 5 6CP 7JK

10、Q4.61 2 3 4 5 6CP 7DRdQ8(b)4.7 略4.81 2 3 4 5C PABQ1Q2C4.9 解: ,nnQ21n1C PQ1Q24.10 解: ,DQn1 nnnn QKJ2121212 C PDQ1Q24.11 解:写出电路的输出方程 Xn1列状态转换表如下X n1nZ0 0 0 00 1 0 01 0 1 11 1 1 1011 / 01 / 10 / 00 / 094.12 画出此触发器的状态转换图。01Y = 0Y = 1Y = xY = xX = xX = xX = 0X = 1第 5 章自测题5.1 选择题1A,2D,3C,4D,5B,6A,7B,8B ,9

11、B,10D,11D,12A,13B,14B,15A,16C5.2 判断题,5.3 填空题 1 数码,移位 2 组合,时序 3 4 个 4 同步,异步习题5.1 (1)需要四个移位脉冲(2)此移位寄存器为右移寄存器(3) ,完成该操作需要 204=800us 的时间。usfT20KHz515.2 此电路为能自启动的异步五进制计数器。5.3 此电路为能自启动同步五进制计数器。5.4 (1)计数器最高位触发器的输出脉冲频率为 KHz4251z770ff(2)需要用 10 个触发器构成。5.5 此电路为一能自启动的同步五进制计数器。5.6 计数器有六个独立状态,状态转换图如图 P5-6 所示。图 P5

12、-65.7 可以用下降沿触发的 JK 触发器构成的一个三进制计数器来实现。输出方程和驱动方程为nQZ1J01KnJ100K能自启动。逻辑图略105.8 输出方程及驱动方程。 nQZ2, 01J12K, nn0, QJ20能够自启动。电路图略5.9 输出方程,驱动方程 nC12,QJnK12,n10,0Jn2电路能够自启动。逻辑图略。5.10 (1)按照给定的状态转换图画出次态卡诺图如图 T5-10(a)所示,求出 、1nA、 状态方程,选用 D 触发器,即得到驱动方程。nBC(a)图 P5-10(a)、 、 的卡诺图分别如图 P5-10(b) (c) (d)所示。1nAB1nC(b)11(c)

13、(d)图 P5-10(b) (c) (d)合并 1 得到 nnBMCAB1nnA(2)检查自启动能力将 M=0 时, =000、111 代入状态方程,得到 =111、000。nC11nnCBA将 M=1 时, =000、111 代入状态方程,得到 =111、000。B因此电路不能自启动。(3)改圈 的卡诺图即可使电路由不能自启动变为自启动, 的卡诺图如图 T5-1n 1n10(e) 。图 P5-10(e)得到 nnnnn BAMCBMAC1(4)画出电路图电路图略。5.11 (1)状态转换如图 P5-11(a)所示:12图 P5-11(a)(2)选下降沿触发的 JK 触发器。求出输出方程和驱动

14、方程图 P5-11(b)(3)检查自启动 能自启动(4)画出逻辑图5.12 (a)八进制计数器(b)七进制计数器5.13 CT74290()为三进制计数器,CT74290()为六进制计数器,因此电路为3*6=18 进制计数器。5.14 该图为六进制计数器。5.15 解法一:;40=10*4 电路如图 P5-15(a)所示。图 P5-15(a)解法二:40=5*8 电路如图 T5-15(b)所示。13图 P5-15(b)5.16 解:用 CT74290 构成 8421BCD 码的 24 进制计数器如图 T5-16 所示。图 P5-165.17 方案一:电路如图 T5-17(a)所示。图 P5-1

15、7(a)方案二:电路如图 T5-17(b)所示。图 P5-17(b)145.18 CT74160 为带同步预置端的十进制加法计数器,由图可知,当 CO=1 时,;而 T1147 为二十进制优先权编码器,,0LD012301230123 yDQnn 当 时,同时其余输入端为 1 时, , ,此时I1 01123DCT160为九进制计数器,其状态转换图如图 P5-18 所示.图 P5-18Z 的频率 fz 是 CP 频率 fcp 的 1/9。用此方法分析可得下表:接低电平的输入端 1I23I45I67I89I023D0001 0010 0011 0100 0101 0110 0111 1000 1

16、001fzf cp 1/9 1/8 1/7 1/6 1/5 1/4 1/3 1/2 0fz 0.111f00.125f0 0.143f0 0.167f0 0.2f0 0.25f0 0.333f0 0.5f0 0f05-19 波形图如图 P5-19 所示。图 P5-195.20 CT161()为九进制计数器, CT74161()为四进制计数器Z 与 CP 频率比为 1:365.21 可采用多种方法构成15图 P5-21(3) (4). 图 T5-215.22 方案一,采用反馈归零法, (100) D=(11000100) B,如图 P5-22(a)所示。图 P5-22(a)方案二,采用级连法 1

17、00=1010,如图 P5-22(b)16图 P5-22(b)5.23 96KHz60=1600=161010其中方案之一如图 P5-23 所示。.图 P5-235.24 (1)CT4194 清零后, S1S0=01,处于右移工作状态,为五进制计数器,图 b 为七进制计数器。(2) T4194 构成扭环形计数器时,从 、 、 、 取反馈分别构成0Q123Q2、4、6、8 分频(即 M=2n) 。如果将两个相邻触发器输出端加到与非门输入端共同作为反馈信号来说,就可使计数器的模 M 由 2n 变为 2n-1.5-25 (1) 该计数器为六进制计数器。状态转换图如图 P5-25a 所示。图 P5-2

18、4a(2)由状态转换图可以得到次态卡诺图如图 P5-24b。17图 P5-25b(3)选用 JK 触发器,由次态卡诺图得到电路的状态方程和驱动方程。nnQ2012n111nn0001,202100KQJnnn(4)检查自启动能力将 110 和 111 代入电路的状态方程得到次态分别为 011 和 001,因此电路能自启动。(5)根据驱动方程画出电路图。电路图略。5-26 X=0 时为 五进制计数器,X=1 时为六进制计数器。5.27 连接如图 P5.27。从 到 输出0Y1图 P5.27185.28 由表 P5-28 可知,此电路每隔八个 CP 脉冲循环一次,所以应设计一个八进制计数器。用 C

19、T74290 利用反馈归零法实现八进制计数器 ,然后再对计数器的输出进行译码,从而实现需要的输出。(1)译码真值表如表 P5-28b。表 P5-28bnQ32n10 ABC00000001001000110100010101100111000100010001111001010100(2)写出逻辑函数表达式由真值表可得输出表达式:A(红)= nnnnn QQ012301230123 B(绿)=C(黄)= nnnnn 012301230123(3)化简利用约束项并用卡诺图化简得:A(红)= n012n012n012 QQB(绿)=C(黄)= n012n12(4)电路图略第 6 章自测题6.1 判

20、断题1.,2.,3. , 4.,5.,6. ,7.,8. 6.2 选择题1.BC 2.B 3.C 4.A 5.B 6.B 7.B 8.D 9.C 10.D 11.B 12.D6.3 填空题 1.TTL、COMS 2.滞后,回差、输出脉冲宽度 3.多谐振荡器,施密特触发器、单稳态触发器194 石英晶体振荡器、暂稳态习题6.1 略6.2 略6.36.46.5 略6.6解:(1)555组成的单稳态触发器。(2)u I、u O波形如图所示。输出脉冲宽度由下式求得:TW=RCln3=1001033.310-61.1=363(ms)6.7 此电路属于施密特触发器形式。正常工作时,光电管导通,施密特触发器输

21、入为高电平,20OUT=“0”。一但出现断线故障,光电管截止,施密特触发器输入变为低电平,OUT=“1” ,继电器使开关闭合,DL 报警。6.8 解(1)( 2 )增大 R 3( 3 )电路中电容 C2 起滤波作用,电容 C3 起隔直、通交流的作用。6.9解:(1)多谐振荡器(2)当细铜丝不断时,555 定时器的 RD 置成低电平,使Q 输出始终为低电平,喇叭不响。当细铜丝拉断时,555 定时器的R D 置成高电平,Q输出方波信号,喇叭发出报警声。6.10解:(1)计数器的状态转换图为:为三进制计数器。(2)T W=0.7RextCext=0.7501030.0210-6=0.7ms(3)第

22、7 章自测题7.1 判断题1. 2. 3. 4. 5. 6. 7. 8. 9. 10.7.2 选择题1.D 2.D 3.C 4.C 5.C 6 .A 7.D 8.B 9.A 10.D 11.C 12.A 13ACD 14.B7.3 填空题1. 存储容量 存取时间 2电容,暂时存储信息,地址译码器,读/写控制,存储矩阵3掩膜 ROM、可编程 ROM、可擦除可编程 ROM习题7.1: ),( ),( ),( ),( 15437296084321mmY217.2 解:把上述式子转化成最小项的形式:7.3 需用 4 片 RAM 芯片,接线图为:7.47.5 图略)7,653(412mYI/O0I/O1

23、0241R/W CS A9A0I/O1I/O10241R/W CS A9A0I/O2I/O10241R/W CS A9A0I/O3I/O10241R/W CS A9A0A0 R/W A9CS22第 8 章自 测 题8.1 解:可编程逻辑器件主要有: PROM、PLA、PAL、GAL、CPLD、FPGA。可编程逻辑器件是可由用户编程、配置的一类逻辑器件的泛称。可编程逻辑器件实际上是一种将不具有特定逻辑功能的基本逻辑单元集成的通用大规模集成电路,用户可以根据需要对其编程,进而实现所需的逻辑功能。8.2 解:PAL 相对于 PROM 而言,使用更灵活,且易于完成多种逻辑功能,同时又比PLA 工艺简单

24、,易于实现。它采用双极型工艺制作,熔丝编程方式,工作速度较高。它由可编程的与逻辑阵列、固定的或逻辑阵列和输出电路三部分组成。通过对与逻辑阵列编程,可以获得不同形式的组合逻辑函数。另外,在有些型号的 PAL 器件中,输出电路中设置有触发器和从触发器输出到与逻辑阵列的反馈线,利用这种 PAL 器件还可以很方便地构成各种时序逻辑电路。PAL 器件的输出电路结构有:专用输出结构、可编程输入/输出结构、寄存器输出结构、异或输出结构、运算选通反馈结构等五种类型。8.3 解: PAL 采用双极型工艺制作,熔丝编程方式,工作速度较高。它由可编程的与逻辑阵列、固定的或逻辑阵列和输出电路三部分组成。通过对与逻辑阵

25、列编程,可以获得不同形式的组合逻辑函数。另外,在有些型号的 PAL 器件中,输出电路中设置有触发器和从触发器输出到与逻辑阵列的反馈线,利用这种 PAL 器件还可以很方便地构成各种时序逻辑电路。GAL 是在 PAL 的基础上发展起来的,它继承了 PAL 的与- 或阵列结构,不同的是它采用了电擦除可编程的 E2CMOS 工艺制作,有电擦写反复编程的特性。GAL 器件具有灵活的输出结构,它的输出端设置了可编程的输出逻辑宏单元(OLMC, Output Logic Macro Cell),通过编程可以将 OLMC 设置成不同的输出方式,具有很强的通用性。8.4 解:GAL 采用了电擦除可编程的 E2C

26、MOS 工艺制作,有电擦写反复编程的特性。GAL 的输出逻辑宏单元能实现专用输入、专用组合、输出反馈组合、输出时序电路组合输出、寄存器输出等逻辑功能。8.5 解: 结构差异。CPLD 大多是基于乘积项(Product-Term)技术和 E2PROM(或 Flash)工艺的;FPGA 一般是基于查找表(LUT)技术和 SRAM 工艺的。 延迟可预测能力。CPLD 的布线结构决定了它的时序延迟是均匀的和可预测的; FPGA的布线结构导致了传输延迟是不相等的、不可预测的,这会给设计工作带来麻烦,也限制了器件的工作速度。 适合场所。虽然 CPLD 和 FPGA 的集成度都可达到数十万门,但相比较而言,

27、 CPLD 更适合于完成各类算法和组合逻辑;而 FPGA 则更适合于完成时序较多的逻辑电路。换句话说,FPGA 更适合于触发器丰富的结构,而 CPLD 更适合于触发器有限而乘积项丰富的结构。23 CPLD 比 FPGA 使用起来更方便。CPLD 的编程采用 E2PROM 或 Flash 技术,无需外部存储器芯片,使用简单;而 FPGA 的编程信息需存放在外部存储器上,使用方法复杂,且FPGA 的编程数据存放在 EPROM 中,读出并送到 FPGA 的 SRAM 中,不利于保密。基于SRAM 编程的 FPGA 在系统断电时编程信息会随之丢失,因此每次开始工作时都要重新装载编程数据。 在编程上,F

28、PGA 比 CPLD 具有更大的灵活性。CPLD 通过修改具有固定内连电路的逻辑功能来编程;FPGA 主要通过改变内部连线的布线来编程。FPGA 在逻辑门下编程;而CPLD 在逻辑块下编程。 一般情况下,CPLD 的功耗要比 FPGA 的大,且集成度越高越明显。习 题8.1 解:可编程逻辑器件的发展经历了以下过程:PROMPLAPALGALCPLDFPGA。第 7 章讲述的 PROM 就是一种 PLD 器件,PROM 之后产生了可编程逻辑阵列(PLA, Programmable Logic Array)、可编程阵列逻辑(PAL, Programmable Array Logic)、通用阵列逻辑

29、(GAL, Generic Array Logic)、复杂可编程逻辑器件(CPLD, Complex Programmable Logic Device)和现场可编程门阵列(FPGA, Field Programmable Gate Array)等几种类型。8.2 解:8.3 解:在结构上,它包括宏单元(Macrocell) 、逻辑阵列块(LAB, Logic Array Block)、扩展乘积项(EPT, Expender Product Term)、可编程连线阵列(PIA, Programmable Interconnect Array)和 I/O 控制块 (I/O Control Blo

30、ck)等几部分。宏单元是 CPLD 的基本结构,由它来实现基本的逻辑功能。每个 LAB 中包含 16 个宏单元,其中每个宏单元有一个可编程的与阵列、一个固定的或阵列以及一个可编程的寄存器。各逻辑阵列块 LAB 之间通过可编程连线阵列 PIA 连接进行信号传递。I/O 控制块负责输入、输出的电气特性控制,比如可以设定集电极开路输出、三态输出等。8.4 解:FLEX 10K 系列在结构上包括嵌入式阵列块 (EAB, Embedded Array Block)、逻辑24阵列块(LAB)、快速通道(Fast Track)互连和输入/输出单元(IOE, In-Out Element)四部分。EAB 是一

31、种输入、输出端带有寄存器的非常灵活的 RAM,它既可以作为存储器使用,也可以用来实现逻辑功能。EAB 用来实现逻辑功能时,每个 EAB 可相当于大约 100300 个等效门,能方便地构成乘法器、加法器、纠错电路等模块,并由这些功能模块可以进一步构成诸如数字滤波器、微控制器等系统。逻辑功能通过配置时,编程 EAB 为只读模型,生成一个大的查找表 LUT 来实现。在这个 LUT 中,组合功能是通过查找表而不是通过运算来完成的,其速度比用常规逻辑运算实现时更快,且这一优势因 EAB 的快速访问而得到了进一步加强。 8.5 解:FLEX 10K 系列器件中哪个是易失性的。第 9 章自测题9.1 判断题

32、1. 2. 3. 4. 5. 6. 7. 8. 9. 109.2 选择题1C D 2B 3C 4A 5D 6B 7B 8A 9.3 填空题1采样 保持 量化 编码 2转换精度 转换时间(转换率)习题9.1 解:最小模拟输出电压 ,分辨率 。mV5.190./580392.)12/(89.2 解:11 位。9.3 解:9 位。9.4 解:-5.469V。9.5 解: 。k10fR9.6 解:重复周期 10.24ms,输出波形略。9.7 解:采样 保持 量化 编码,采样信号的最低频率 10kHz。9.8 解: 。012d9.9 解:(1)0110111010 (2)0.024ms。9.10 解: 和 极性相同,即 和- 极性相反,且满足 。如果IuREFUIuREFUREFIUu,不能完成模数转换,因为反向积分过程中计数器将产生溢出,产生错误结果。REFIUu9.11 解:(1)应选择 10 位的 A/D 转换器(2) 如果 ,反向积分过程中计数器将产生溢出,产生错误结果。REFIu

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 中等教育 > 职业教育

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报