1、用 74LS151 构成三位判奇电路(奇数个 “1“) 。2、用 74LS138 和 74LS20 构成一个全加器。3、设计四位二进制的加减法运算电路4、数据选择器和译码器组成信号分时传送系统。5、数据选择器和译码器组成多级并行数据比较器。6、用 JK 触发器构成二进制计数器7、用 JK 触发器和 D 触发器构成四进制计数器8、分别用 74LS161 的复位端和置数端构成十二进制计数器。9、用 74LS90 构成 8 进制和 9 进制计数器。10、用 74LS94 构成左移和右移电路。11、用一片 74LS194 和门电路实现 01101 序列信号发生器