1、1数字电子技术基础复习题一、填空题数制与码制1 ( 10010001.11) 2=( ) 10=( ) 8421BCD。答:145.75 , 000101000101.01110101 2 ( 10110010.1011) 2=( )8=( )16。答:(262.54) 8 ,(B2.B) 2 3( 1111000)8421BCD =( )10=( )16。答:78, 4E 4(30.25) 10 = ( ) 2 = ( ) 16 。 答:11110.01; 1E.4 5.(B4)16 , (178) 10, (10110000)2中最大数为_,最小数为_。答:(B4) 16 (1011000
2、0)2 6.(100101010001) 8421BCD 表示十进制数为 。答:9517.有一数码 10010011,作为自然二进制数时,它相当于十进制数( ) ,作为 8421BCD码时,它相当于十进制数( ) 。答:147 , 938.如果对键盘上 108个符号进行二进制编码,则至少要( )位二进制数码。答:79.8421BCD 码 又 称 码 , 是 一 组 代 码 表 示 一 位 十 进 制数 字 。答 : 二 十 进 制 ; 四 位 二 进 制逻辑代数基础1.逻辑代数又称为 代数。最基本的逻辑关系有 、 三种。答:布尔、与逻辑、或逻辑、非逻辑 2将 2004个“1”异或起来得到的结果
3、是 。答:0 3逻辑函数 L = + A+ B+ C +D = 。 2DCBAF答:14.逻辑函数的表示方法中具有唯一性的是 。 答:真值表5把与非门的所有输入端并联作为一个输入端,此时它相当于一个 门。答:非 6逻辑函数式 的逻辑值为: 。CBAF答:1 7逻辑函数 的反函数 。DF答:8移位寄存器具有 数码和移位的功能。答:寄存9. 已知某函数 ,该函数的反函数 =( C F) 。答:10.下图所示电路中, Y1( ) ;Y 2 ( ) ;Y 3 ( ) 。组合逻辑电路1. 数字电路按逻辑功能的不同特点可分为两大类,即: 逻辑电路和 逻辑电路 。答:组合 、时序 2. 从一组输入数据中选出
4、一个作为数据传输的常用组合逻辑电路叫做。答:数据选择器 3.用于比较两个数字大小的逻辑电路叫做 。答:数值比较器 ABY1Y2Y334. 驱动共阳极七段数码管的译码器的输出电平为 有效,而驱动共阴极的输出电平为 有效。 答:低、高 5.一个 8选 1的多路选择器(数据选择器),应具有 个地址输入端。答:3 个6.编码器的逻辑功能是把输入的高低电平编成一个 ,目前经常使用的编码器有普通编码器和优先编码器两类。答:二值代码7.译码器的逻辑功能是把输入的二进制代码译成对应的 信号,常用的译码器有二进制译码器,二十进制译码器和显示译码器三类。答:输出高、低电平874LS138 是 3线8 线译码器,译
5、码为输出低电平有效,若输入为 A2A1A0=110时,输出 应为( ) 。0124567YY答:10111111触发器1.触发器按功能分类有 JK 触发器, , 和 T 触发器等四种触发器。答:SR 触发器,D 触发器 2.由于触发器有 个稳态,它可以记录 位二进制码,存储 8 位二进制信息需要_个触发器。答:2,1,8 3.触发器按照逻辑功能的不同可以分为 SR 触发器、 、T 触发器和 D 触发器等几类。答:JK 触发器 4.触发器按照逻辑功能的不同可以分为 、 、 等几类。答:SR 触发器、JK 触发器、T 触发器、D 触发器5.一个触发器有4个稳态,它可以存储_位二进制码。答:2、16
6、.主从型 JK 触发器的特性方程 = 。 答: 7用 4 个触发器可以存储 位二进制数。 5答:4 8.由D触发器转换成T触发器,其转换逻辑为D=_。答:T6Q9.TTL集成 JK触发器正常工作时,其 和 端应接( )电平。dRS答:高时序逻辑电路1.所谓时序逻辑电路是指电路的输出不仅与当时的 有关,而且与电路的 有关。答:输入,历史状态 2.含有触发器的数字电路属于 逻辑电路。答:时序3.计数器按照各触发器是否同时翻转分为 式和 式两种。答:同步,异步 4.某计数器状态转换图如图,该电路为_进制计数器。答:5 5.某计数器的输出波形如图 1 所示,该计数器是 进制计数器。 答:5 6. N
7、个触发器可以构成最大计数长度(进制数)为 的计数器。答: 2 N 7若要构成七进制计数器,最少用 个触发器,它有 个无效状态。答: 3 1 8.若 要 构 成 十 进 制 计 数 器 , 至 少 用 个 触 发 器 , 它 有 个 无 效 状 态 。答: 4 6 9.串行传输的数据转换为并行传输数据时,可采用 寄存器。7答:移位 10.组 成 计 数 器 的 各 个 触 发 器 的 状 态 , 能 在 时 钟 信 号 到 达 时 同 时 翻 转 , 它 属于 计 数 器 。答:同步11.组 成 计 数 器 的 各 个 触 发 器 的 状 态 , 在 时 钟 信 号 到 达 时 不 能 同 时
8、翻 转 , 它 属 于 计 数 器 。答:异步12.两片中规模集成电路 10进制计数器串联后,最大计数容量为( )位。答:10013驱动共阳极七段数码管的译码器的输出电平为( )有效。答:低二、选择题数制与码制1.若 要 对 50 个 编 码 对 象 进 行 编 码 , 则 至 少 需 要 位 二 进 制 代 码 编码 。A.5 B.6 C.10 D.50答: B 2.用 8421码表示的十进制数 65,可以写成 。A65 B. 1000001 BCD C. 01100101BCD D. 10000012答: C 3.如果一个二进制编码器有 6位输出代码,则该编码器最多可以对( )个输入信号进
9、行编码。8 16 32 64答:4.与 二 进 制 数 00100011 相 应 的 十 进 制 数 是 ( )。(a) 35 (b) 19 (c) 23 (d) 67答:A逻辑代数基础1 ,)15,409,832(),(DCBF, 它们的逻辑关系是( ) 。DACBA2A、 B、 C、 D、 和 互为对偶式2121F021F1F28答: A 2.可以代换下图所示组合电路的一个门电路是 ) (。 A、与非门 B、或非门C、与或非门 D、异或门答:B 3.由 开 关 组 成 的 逻 辑 电 路 如 图 所 示 , 如 果 开 关 接 通 为 “1”, 断 开 为 “0”, 电灯 亮 为 “1”,
10、 电 灯 暗 为 “0”, 则 该 电 路 为 ( ) A、 “与 ”门 B、 “或 ”门 C、 “非 ”门 D、 “与 非 ”门答:B 4.在何种情况下, “或非”运算的结果是逻辑“0” 。( )A全部输入为“0 ” B全部输入为“1”C. 任一输入为“0” ,其他输入为“1” D. 任一输入为“1”答:D 5.指出下列各式中哪个是四变量 A、B、C、D 的最小项 A.ABC; B. A+B+C+D; C.ABCD; D. A+B+D 答:C 6.测得某逻辑门输入 A、B 和输出 F 的波形如图所示,则 F(A,B)的表达式为( )A.F=AB B. F= C.F= D. F=AB答:B 7
11、.函数 F(A,B,C)=AB+AC 的最小项表达式为( ) 。A B. Z=C+AZ=ABC+C. D. B答:D 8二输入端的或非门,其输入端为 A、B,输出端为 Y,则其表达式 Y= 。A. AB B. C. D. A+B 1 A 1 & 1 Y B + ABHL9答:C 9.指出下列各式中哪个是四变量、的最小项 A. ABC B. A+B+C+D C. ABCD D. A+B+D 答:C 10.最小项 的逻辑相邻最小项是 。ABDA. B. C. D. CABCDABCD答:A 11.逻辑函数的表示方法中具有唯一性的是 。A .真值表 B. 表 达 式 C.逻 辑 图 D.硬 件 描
12、述 语 言答: A 12.逻辑函数 F= = 。)(AA.B B.A C. D. BABA答: A 13.二输入端的或非门,其输入端为 A、B,输出端为 Y,则其表达式 Y= 。A. AB B. C. D. A+B 答: C 14. L=AB+C 的对偶式为:( ) A、 A+BC ; B.(A+B )C ; C. A+B+C ; D. ABC ;答: B 15.逻辑函数 F= = ( )。 )(BAA. B B. A C. D. BBA答: A 16.函数 F=AB 与 G= +AB( )A互为对偶式 B.互为反函数 C.相等 D.以上答案都不对答:B17.函数 F=AB+ C+ C+ D+
13、 的最简与或式为( )CDA. 1 B.0 C. AB D. AB+10答:A18. 函数 F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。AF(A,B,C)= m(0,2,4) B. (A,B,C)=m(3,5,6,7)CF(A,B,C)=m(0,2,3,4) D. F(A,B,C)= m(2,4,6,7)答:A19.一只四输入端或非门,使其输出为1的输入变量取值组合有()种。A1511B8C7D1答:A20函数F=AB+BC,使F12=1的输入ABC组合为()AABC=000BABC=01013CABC=101DABC=110答:D21已知某电路的真值表如下,该电路的逻辑表达
14、式为( )。A B. C DCYABBYCBYA B C Y A B C Y0 0 0 0 1 0 0 00 0 1 1 1 0 1 10 1 0 0 1 1 0 10 1 1 1 1 1 1 1答:C22.逻 辑 图 和 输 入 A, B 的 波 形 如 图 所 示 , 分 析 当 输 出 F 为 “1”的 时 刻 , 应 是( )14( a) t1 (b) t2 (c) t3 (d) 无t2t3t1=1AFBAB答:A组合逻辑电路1.74LS138 是 3 线 -8 线 译 码 器 , 译 码 输 出 为 低 电 平 有 效 , 若 输 入 A2A1A0=100时 , 输 出 = 。 A、
15、0 0010000, B、1 1101111 C、1 1110111 D、1 0000000答:B 2.在下列逻辑电路中,不是组合逻辑电路的是( ) 。A、译码器 B、编码器 C、全加器 D、寄存器答:D 3.在下列逻辑电路中,不是组合逻辑电路的是( ) 。A. 译码器 B. 编码器 C. 全加器 D.寄存器答:D 4. 八选一数据选择器组成电路如下图所示,该电路实现的逻辑函数是 Y= 。A. ABCABCB. C. D. 15答:D 5.七段显示译码器是指 的电路。A. 将二进制代码转换成 09 数字 B. 将 BCD码转换成七段显示字形信号 C. 将 09数字转换成 BCD码 D. 将七段
16、显示字形信号转换成 BCD码答:B 6.组合逻辑电路通常由 组合而成。A. 门电路 B. 触发器 C. 计数器 D. 寄存器答:A 7.十六路数据选择器,其地址输入端有 个。A. 16 B. 2 C. 4 D. 8答:C 8.TTL 集成电路 74LS138 是 / 线译码器,译码器为输出低电平有效,若输入为 A2A1A0 =101 时,输出: 为( )。 A00100000 ;B. 11011111; C.11110111; D. 00000100答:B 9. 用四选一数据选择器实现函数 Y= ,应使 。 01AA.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0C.D0=
17、D1=0,D2=D3=1 D.D0=D1=1,D2=D3=0答:A 10. 一个 8 线-3 线优先编码器 74LS148,输入是低电平有效,当输入最高位和最低位同时为 1 而其余位为 0 时,则其输出编码应为( )。 A110 B001 C100 D000答: B11.83线优先编码器(74LS148)中,8 条输入线 同时有效时,优先级最高为 I70I7线,则 输出线的状态是( )2Y10A. 000 B. 010 C. 101 D. 111答:A12.引起组合逻辑电路中竟争与冒险的原因是( )A.逻辑关系错; B.干扰信号; C.电路延时; D.电源不稳定。16答:C 13. 一个 16
18、 选一的数据选择器,其地址输入(选择控制输入)端的个数是( )A.1 B.2 C.4 D.16答: C14. 半加器和的输出端与输入端的逻辑关系是 ( ) A、 与非 B、或非 C、 与或非 D、异或 答:D 15.逻辑数 F=A +B ,当变量的取值为( )时,将出现冒险现象。A. B=C=1 B. B=C=0 C. A=1,C=0 D. A=0,B=0答:C 16.一个二十进制译码器,规定输出为低电平有效,当输入代码 DCBA=1001时其输出Y0Y1Y2Y3Y4Y5Y6Y7Y8Y9( ) 1111111110 0000000001 0000001001 1111110110答:17.已知
19、 74LS138译码器的输入三个使能端(E 1=1, E2A = E2B=0)时,地址码A2A1A0=011,则输出 Y 7 Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111答:C18.在二进制译码器中,若输入有 4位代码,则输出有 个信号。(a)2 (d)4 (c)8 (d)16 答:D触发器1.下列触发器中没有约束条件的是 。A. 基本 触发器 B. 主从触发器C. 钟控触发器 D. 边沿触发器答:D 2.一个 T触发器,在 T=1时,加上时钟脉冲,则触发器 。A.保持原态 B.置 0 C.置 1 D.翻转答:D 173.对
20、 于 JK 触 发 器 , 若 J=K, 则 可 完 成 触 发 器 的 逻 辑 功 能 。A.RS B.D C.T D.T答: C 4.T 触发器中,当 T=1 时,触发器实现( )功能。 A、置 1 B、置 0 C、计数 D、保持答:C 5.在 CP作用下,欲使 T触发器具有 = 的功能,其 T端应接( )1nQ_A、1B、0C、nQD、_nQ答:A 186. 已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。A B Qn+1 说明0 0 Qn 保持0 1 0 置 01 0 1 置 11 1 Qn 翻转A Qn+1 A B. C. D. Qn+1BnnQAn
21、1nA答:C 7下图中,满足 Q =Q 的触发器是 _。答: D 8.下列电路中,只有( )不能实现 Qn+1= n 1 CP CP 1 CP CP 答:9.逻 辑 电 路 如 图 所 示 , 当 A=“0”, B=“1”时 , C 脉 冲 来 到 后 , D 触 发 器 ( )。J QK J QK D Q D Q190010001 010011100101110111(a)具 有 计 数 功 能 (b) 保 持 原 状 态 (c) 置 “0” (d) 置 “1” DCQ=1 AB1答:A时序逻辑电路1.时序逻辑电路中一定包含 。 A、触发器 B、组合逻辑电路 C、移位寄存器 D、译码器答:A
22、 2.在同步计数器中,各触发器状态改变时刻( ) 。 A、相同 B、不相同 C、与触发器有关 D、与电平相同答:A 3.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者 。 A.没有触发器 B. 没有统一的时钟脉冲控制 C.没有稳定状态 D. 输出只与内部状态有关答:B 4.有一个左移移位寄存器,当预先置入 1011 后,其串行输入固定接 0,在 4 个移位脉冲CP 作用下,四位数据的移位过程是( ) 。A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000C. 1011-1100-1101-1110-1111 D. 1011-10
23、10-1001-10000111答:A 5.某计数器的状态转换图如右:其计数的容量为( )A8 B. 5C. 4 D. 3答:B 6同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者 。 A.没有触发器 B. 没有统一的时钟脉冲控制 20C.没有稳定状态 D. 输出只与内部状态有关答: B 7.在移位寄存器中采用并行输出比串行输出 。A.快 B.慢 C.一样快 D.不确定答:A 8.在同步计数器中,各触发器状态改变时刻( ) 。A、相同 B、不相同 C、与触发器有关 D、与电平相同答:A 9.8 位 移 位 寄 存 器 , 串 行 输 入 时 经 个 脉 冲 后 , 8 位 数 码 全 部
24、 移 入 寄 存器 中 。A.1 B.2 C.4 D.8答: D 10.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者 。 A.没有触发器 B. 没有统一的时钟脉冲控制 C.没有稳定状态 D. 输出只与内部状态有关答: B 11. 某计数器的状态转换图如下,其计数的容量为( )A八 B. 五 C. 四 D. 三答:B 12. 有一个左移移位寄存器,当预先置入 1011 后,其串行输入固定接 0,在 4 个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000C. 1011-110
25、0-1101-1110-1111 D. 1011-1010-1001-10000111答:A 13. 四个触发器组成的环行计数器最多有( )个有效状态。 A.4 B. 6 C. 8 D. 16答:A 000 001 0100111001011101112114.N 个 触 发 器 可 以 构 成 最 大 计 数 长 度 ( 进 制 数 ) 为 的 计 数 器 。A.N B.2 C.N2 D.2N答: D 15.如图时序电路的初始状态为 012Q,经过两个时钟脉冲作用后其状态为( ) 。A、 01.12Qa B、 .012bC、 c D、 d 答: B 16.某计数器由四个触发器组成,触发器时钟
26、脉冲CP及输出1DQQ1DC1 C11DQC1CPQ2 Q0Q1图 2622端 3Q、2、 1、 0Q的波形如图所示,高位到低位依次是 3Q到 0,则该计数器是()23CP Q0Q3 Q2 Q11 1211098765432图 16计数器。A 、十二进制加法 B、 十二进制减法C、 十进制加法D 、十一进制加法答: C 17.如果触发器的次态仅取决于 CP( )时输入信号的状态,就可以克服空翻。A. 上升(下降)沿 B. 高电平 C. 低电平 D. 无法确定答:A18.下列电路中,不属于时序电路的是( ) 移位寄存器 触发器 一位全加器 十进制计数器答:19.一个移位寄存器初态为 0000,若
27、输入始终为 1,则经过 4个移位脉冲后其状态为( ) 0001 0111 1110 1111答:20. 有一个左移移位寄存器,当预先置入 1011后,其串行输入固定接 0,在 4个移位脉冲CP作用下,四位数据的移位过程是( ) 。A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-0111答:A21.如 图 所 示 时 序 逻 辑 电 路 为 ( ) 。(a)移 位 寄 存 器 ( b) 同 步 二 进 制 加 法 计 数 器(c)异
28、步 二 进 制 减 法 计 数 器 (d)异 步 二 进 制 加 法 计 数 器D1RQ0D0RC1024K1J1QCRD010J0答:A22. 如 图 所 示 逻 辑 电 路 为 ( ) 。(a) 同 步 二 进 制 加 法 计 数 器 (b) 异 步 二 进 制 加 法 计 数 器(c) 同 步 二 进 制 减 法 计 数 器 (d) 异 步 二 进 制 减 法 计 数 器答:B23.某 时 序 逻 辑 电 路 的 波 形 如 图 所 示 , 由 此 判 定 该 电 路 是 ( ) 。(a) 二 进 制 计 数 器 (b) 十 进 制 计 数 器(c) 移 位 寄 存 器 (d) 五 进
29、制 计 数 器CQ1234答:B三、判断题数制与码制1.因为 BCD码是一组四位二进制数,所以 BCD码能表示十六进制以内的任何一个数码。( ) 2逻辑变量的取值,1 比 0大。( ) 逻辑代数基础1逻辑函数表达式的化简结果是唯一的。( ) 2.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。( ) 3约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。( )4.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。( ) 255. 因为逻辑表达式 A+B+AB=A+B成立,所以 AB=0成立。( ) 组合逻辑电路1.
30、组合逻辑电路有记忆功能。( ) 2.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( ) 3.八路数据分配器的地址输入(选择控制)端有 8个。( )4.组合电路有记忆功能。( )5.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。 ( )6. 八路数据分配器的地址输入(选择控制)端有 8 个。( ) 7.组合电路有记忆功能。( )8. 寄存器、编码器、译码器、加法器都是组合电路逻辑部件。 ( )9.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。 ( )10优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。 (
31、 )触发器1.JK触发器要实现 Qn+1=1时,J、K 端的取值为 J=1,K=0。( )2. 触发器的异步复位端 不受 CP 脉冲的控制。 ( )R3.D触发器的特性方程为Q n+1=D, 与 Qn无 关 , 所 以 它 没 有 记 忆 功 能 。 ( )4.JK触发器要实现Qn+1=261时,J、K端的取值为J=1,K=0。()5.JK触发器只有 J、K 端同时为 1,则一定引起状态翻转。( )6. 触发器的异步复位端 不受 CP 脉冲的控制。 ( )R时序逻辑电路1.计数器除了能对输入脉冲进行计数,还能作为分频器用。( ) 2.同步时序电路具有统一的时钟 CP控制。( ) 3.时序逻辑电
32、路的输出状态与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。( )4.同步时序逻辑电路中的无效状态是由于状态表没有达到最简所造成的。( )5. 二进制计数器既可实现计数也可用于分频。( )276.计数器的模是指构成计数器的触发器的个数。 ( )7.异步时序电路是各级触发器类型不同。 ( )8.二进制计数器既可实现计数也可用于分频。( )9.利用反馈归零法获得 N进制计数器时,若为异步置零方式,则状态 SN只是短暂的过渡状态,不能稳定而是立刻变为 0状态。( )10.时序电路不含有记忆功能的器件。 ( )四、化简题逻辑代数基础1. Y=ABC+AC +A +CD DC答:Y=A+CD
33、; 2Y(A,B,C,D)= (0,2346,1)(7,8104)md答:图画正确并填对得 2分(图画错填错不得 5分) ;圈画对得 2分;答案正确得 1分;3 DCABY解: =ABCD(+)2. 用代数法化简函数 DCABY解: =ABCD (+) 3. 用卡诺图法化简函数 ,1,347,2,51YABCDmd 解:DCAY28YABCD 4. Y= + + ABD解: 5. Y=m(1,2,5,6,10,11,12,15)+d29(3,7,8,14)解: CDAY6. 公式法化简函数 (要求写出步骤) DB解:(1) DCABCABCACAY )()(BD)(7. 用卡诺图法将下列函数化简为最简与或式: F(A、B、C、D)=m (0,2,4,5,7,13 )+d(8,9,10,11,14,15)解: FBDAC8.用卡诺图法化简函数 (,)(0,1236,8)(10,23,415)FBDmd解:30(,)FABCDABC9. F(A、B、C、D)= + + DAB解: (A,B,C,D)= + ACBD10. F(A、B、 C、D)=m(0,2,8,9,10,11,13,15)d(1,3,12,14)解(A,B,C,D)=+ B11. Y=