1、成都理工大学 20082009 学年第一学期数字电子技术基础试题大题 一 二 三 四 五 六 七 八 九 十 总分成绩一、 填空题:(本大题共 6 个小题,10 个空格,每空格 2 分,共 20 分)1、十进制数 53,对应 8421BCD 码 ,二进制数 ,十六进制数_2、逻辑函数 的反函数为_,最小项之ADBAF)(和的标准形式为_.3、OC 门工作时,须外接_4、已知 74 系列门电路的标准参数为。则VVVILIHOLOH 8.0,0.2,4.0,.2(max)(min)(max)(min) =_, =_。NNL5、当双向移位寄存器 74LS194 的 时,该移位寄存器处于_状10S态。
2、6、边沿结构 D 触发器的特性方程为_。二、 选择题(每小题 2 分,共 10 分)1、下列哪一种门电路,不可以将其输出端并联使用( )a 推拉式输出的 TTL 门电路 b OC 门c OD 门 d 三态门2、以下哪种方法不能消除竞争冒险现象( )a 在输出端并接一个很小的滤波电容b 在电路中引入选通脉冲c 修改逻辑设计,增加冗余项d 减小电路的传输延迟时间3、当数值比较器 CC14585 用来比较两个四位二进制数时,其 , ,)(BAI)(分别接( ))(BAIa.0 0 1 b.0 1 1 c. 0 1 0 d. 0 0 04、如果将 TTL 与非门做非门使用,则多余端应做( )处理。a.
3、全部接高电平或悬空。b.部分接高电平,部分接地。c.全部接地。d.部分悬空,部分接地。5、按各触发器的状态转换和 CP 分类的关系,计数器可分为( )计数器。a 加法、减法和可逆 b 同步和异步 c 二进制、二 十进制和循环码计数 d M 进制三、 利用卡诺图法化简逻辑函数(本题 6 分)DCABADCY四、用 3 线8 线译码器和必要的门电路实现逻辑函数(本体 10 分)BCAF五、下图所示的触发器电路,设初始状态 ,试画出 Q 和 端波0nQ形。(本题 8 分)六、画出用 74161 的进位输出端 C 构成的 12 进制计数器的连线图。(本题 10分)七、由 555 定时器构成的施密特触发器如图 2(a)所示,试画出输出 波形。ou(本题 8 分)+6VuoC123456785 5ui tt4V2uiuo八、 试分析图所示电路的逻辑功能,写出逻辑函数式和真植表。(本题 10 分)九、 试用双向移位寄存器 74LS194 构成 8 位双向移位寄存器。(8 分)十、 双四选一数据选择器 74HC153 构成电路如图所示,试分析该电路功能。(本题 10 分)