收藏 分享(赏)

低相位噪声高精度相位可控频率合成技术研究与应用.doc

上传人:cjc2202537 文档编号:1516831 上传时间:2018-07-24 格式:DOC 页数:37 大小:70.89KB
下载 相关 举报
低相位噪声高精度相位可控频率合成技术研究与应用.doc_第1页
第1页 / 共37页
低相位噪声高精度相位可控频率合成技术研究与应用.doc_第2页
第2页 / 共37页
低相位噪声高精度相位可控频率合成技术研究与应用.doc_第3页
第3页 / 共37页
低相位噪声高精度相位可控频率合成技术研究与应用.doc_第4页
第4页 / 共37页
低相位噪声高精度相位可控频率合成技术研究与应用.doc_第5页
第5页 / 共37页
点击查看更多>>
资源描述

1、信息与通信工程专业毕业论文 精品论文 低相位噪声高精度相位可控频率合成技术研究与应用关键词:频率合成器 相位控制 相位噪声摘要:本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率

2、合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除 DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步

3、站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。正文内容本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PL

4、L 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数

5、字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除 DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,

6、结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VC

7、O、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成

8、器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DD

9、S 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据

10、时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PL

11、L 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、

12、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,

13、结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VC

14、O、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成

15、器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DD

16、S 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据

17、时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PL

18、L 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、

19、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,

20、结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VC

21、O、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成

22、器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DD

23、S 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据

24、时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PL

25、L 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、

26、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。特别提醒 :正文内容由 PDF 文件转码生成,如您电脑未有相应转

27、换码,则无法显示正文内容,请您下载相应软件,下载地址为 http:/ 。如还不能显示,可以联系我 q q 1627550258 ,提供原格式文档。“垐垯櫃 换烫梯葺铑?endstreamendobj2x 滌?U 閩 AZ箾 FTP 鈦X 飼?狛P? 燚?琯嫼 b?袍*甒?颙嫯?4)=r 宵?i?j 彺帖 B3 锝檡骹笪 yLrQ#?0 鯖 l 壛枒l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛渓?擗#?“?# 綫 G 刿#K 芿$?7. 耟?Wa 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 皗 E|?pDb 癳$Fb 癳$Fb癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$F?責鯻 0 橔 C,f 薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵秾腵薍秾腵%?秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 学术论文 > 管理论文

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报