ImageVerifierCode 换一换
格式:DOC , 页数:37 ,大小:70.89KB ,
资源ID:1516831      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.docduoduo.com/d-1516831.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(低相位噪声高精度相位可控频率合成技术研究与应用.doc)为本站会员(cjc2202537)主动上传,道客多多仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知道客多多(发送邮件至docduoduo@163.com或直接QQ联系客服),我们立即给予删除!

低相位噪声高精度相位可控频率合成技术研究与应用.doc

1、信息与通信工程专业毕业论文 精品论文 低相位噪声高精度相位可控频率合成技术研究与应用关键词:频率合成器 相位控制 相位噪声摘要:本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率

2、合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除 DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步

3、站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。正文内容本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PL

4、L 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数

5、字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除 DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,

6、结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VC

7、O、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成

8、器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DD

9、S 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据

10、时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PL

11、L 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、

12、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,

13、结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VC

14、O、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成

15、器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DD

16、S 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据

17、时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PL

18、L 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、

19、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,

20、结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VC

21、O、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成

22、器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PLL 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DD

23、S 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据

24、时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。本文以北斗二号地面运控系统时间同步站时频分系统的建设为应用背景,结合时间同步站对时频基准的建设需求,对低相位噪声高精度相位可控的频率合成技术进行了研究,并给出了工程实现。 DDS 和 PLL 是低相位噪声频率合成的两种主要方式,本文首先对比分析了 DDS 和 PL

25、L 频率合成器的基本原理和性能特点,重点讨论了 DDS 由于相位截断误差等引入的杂散特性。分析指出依靠基本 DDS 或者 PLL 结构无法满足时间同步站对时频基准低相位噪声高精度相位可控的需求。 DDS 频率合成器的输出相噪主要由参考时钟的相噪决定,本文第二部分重点分析了 PLL 频率合成器的相位噪声特性,给出了 PLL 的相位噪声传递模型,在此基础上分别分析了 R 分频、鉴相器、环路滤波器、VCO、N 分频器等引入噪声对 PLL 输出相噪的影响,提出了有效抑制 PLL 输出相噪的设计方法。 第三部分研究了频率合成器的相位控制技术,提出了实现 PLL 频率合成器相位控制的三种方法:延迟线方式、

26、数字 PLL 方式和 DDS 方式,对比分析了三种方法的原理和特点,重点研究了 DDS 方式的设计实现方法,给出了消除DDS 对 PLL 相位漂移和杂散影响及实现 PLL 整周期相位控制的方法。 根据时间同步站对时频基准的指标要求,本文最后提出了一种低相位噪声高精度相位可控频率合成器的设计方法,讨论了最佳参数取值的确定方法,并给出了频率合成器的工程实现。实测结果表明本文设计的 88MHz 频率合成器相位噪声达到-128dBc/Hz,相位控制精度达到 ps 量级,实现了整周期相位控制,相位漂移可以控制在 0.05ns/day 以内。特别提醒 :正文内容由 PDF 文件转码生成,如您电脑未有相应转

27、换码,则无法显示正文内容,请您下载相应软件,下载地址为 http:/ 。如还不能显示,可以联系我 q q 1627550258 ,提供原格式文档。“垐垯櫃 换烫梯葺铑?endstreamendobj2x 滌?U 閩 AZ箾 FTP 鈦X 飼?狛P? 燚?琯嫼 b?袍*甒?颙嫯?4)=r 宵?i?j 彺帖 B3 锝檡骹笪 yLrQ#?0 鯖 l 壛枒l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛渓?擗#?“?# 綫 G 刿#K 芿$?7. 耟?Wa 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 皗 E|?pDb 癳$Fb 癳$Fb癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$F?責鯻 0 橔 C,f 薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵秾腵薍秾腵%?秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报