4 4边沿触发器 维持 阻塞边沿D触发器1 D触发器的逻辑功能D触发器只有一个触发输入端D 因此 逻辑关系非常简单 D触发器的特性方程为 Qn 1 D D触发器的状态转换图 2 维持 阻塞边沿D触发器的结构及工作原理 1 同步D触发器 该电路满足D触发器的逻辑功能 但有同步触发器的空翻现象 设 D 1 0 1 1 0 0 1 1 0 1 该触发器为上升沿触发 2 维持 阻塞边沿D触发器 为了克服空翻 在原电路的基础上引入三根反馈线 0 1 1 0 0 1 1 0 1 置1 设 D 1 0 1 1 0 0 L1称为置1维持线 L2称为置0阻塞线 1 0 2 维持 阻塞边沿D触发器 1 0 0 1 1 0 0 1 置0 设 D 0 1 1 1 L3称为置0维持线 0 1 可见 引入了维持线和阻塞线后 将触发器的触发翻转控制在CP上跳沿到来的一瞬间 并接收CP上跳沿到来前一瞬间的D信号 例5 3 1已知维持 阻塞D触发器的输入波形 画出输出波形图 解 在波形图时 应注意以下两点 1 触发器的触发翻转发生在CP的上升沿 2 判断触发器次态的依据是CP上升沿前一瞬间输入端D的状态 3 触发器的直接置0和置1端 RD 直接置0端 低电平有效 SD 直接置1端 低电平有效 RD和SD不受CP和D信号的影响 具有最高的优先级