1、第十三章触发器 电路的输出状态不仅取决于当时的输入信号 而且与电路原来的状态有关 当输入信号消失后 电路状态仍维持不变 这种具有存贮记忆功能的电路称为时序逻辑电路 时序逻辑电路的特点 特点 1 有两个稳定状态 0 态和 1 态 2 能根据输入信号将触发器置成 0 或 1 态 3 输入信号消失后 被置成的 0 或 1 态能保存下来 即具有记忆功能 双稳态触发器 是一种具有记忆功能的逻辑单元电路 它能储存一位二进制码 一 基本触发器R S触发器 两互补输出端 基本R S触发器 两输入端 反馈线 触发器输出与输入的逻辑关系 设触发器原态为 1 态 1 0 1 0 设原态为 0 态 1 1 0 触发器
2、保持 0 态不变 复位 0 设原态为 0 态 1 1 0 0 设原态为 1 态 0 0 1 触发器保持 1 态不变 置位 1 设原态为 0 态 0 0 1 1 设原态为 1 态 0 0 1 触发器保持 1 态不变 1 1 0 若G1先翻转 则触发器为 0 态 1 态 若先翻转 基本R S触发器状态表 逻辑符号 R S 二 同步触发器R S触发器 给触发器加一个时钟控制端CP 只有在CP端上出现时钟脉冲时 触发器的状态才能变化 这种触发器称为同步触发器 逻辑符号 同步RS触发器的功能表 例 画出可控R S触发器的输出波形 可控R S状态表 C高电平时触发器状态由R S确定 存在问题 时钟脉冲不能过宽 否则出现空翻现象 即在一个时钟脉冲期间触发器翻转一次以上 三 边沿触发器 保持功能 置 0 功能 置 1 功能 计数功能 C下降沿触发翻转 例 JK触发器工作波形 练习 有一主从J K触发器 其初始状态Q 0 试画出在下图所示的时钟脉冲CP和J K作用下触发器Q端输出波形 练习 4 7 上升沿触发翻转 例 D触发器工作波形图 练习 P3115 解 SD RD 异步置位 置1 复位 置0 端 CP 上升沿触发 CP D SD RD Q 四触发器逻辑功能的转换 1 将JK触发器转换为D触发器 仍为下降沿触发翻转 2 将JK触发器转换为T触发器 当J K时 两触发器状态相同