1、实验八 触发器及其应用一、实验目的1、掌握基本RS、JK、D和T触发器的逻辑功能2、掌握集成触发器的逻辑功能及使用方法3、熟悉触发器之间相互转换的方法二、实验原理触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。1、基本RS触发器表81 输 入 输 出SRQn+1 n+10 1 1 01 0 0 11 1 Qn n0 0 2、JK触发器JK触发器的状态方程为Q n+1 J n QnK图82 74LS112双JK触发器引脚排列及逻辑符号3、D触发器状
2、态方程为Q n+1D n 图83 为双D 74LS74的引脚排列及逻辑符号。图83 74LS74引脚排列及逻辑符号三、实验设备与器件1、5V直流电源 2、双踪示波器3、连续脉冲源 4、单次脉冲源5、逻辑电平开关 6、逻辑电平显示器7、74LS112(或CC4027)74LS00(或CC4011)74LS74(或CC4013)四、实验内容1、测试基本RS触发器的逻辑功能按图81,用两个与非门组成基本RS触发器,输入端 、 接逻辑开关的输RS出插口,输出端 Q、 接逻辑电平显示输入插口,按表87要求测试,记录之。Q表87 RSQ10101100110 02、测试双JK触发器74LS112逻辑功能(
3、1) 测试 D 、 D的复位、置位功能RS(2) 测试JK触发器的逻辑功能(3) 将JK触发器的J、K端连在一起,构成T触发器。在CP端输入1HZ连续脉冲,观察Q端的变化。在CP端输入1KHZ连续脉冲,用双踪示波器观察CP、Q、 端波形,注意相位Q关系,描绘之。表88Qn1J K CP Qn0 Qn1010 010010 110011 010011 1103、测试双D触发器74LS74的逻辑功能(1) 测试 D 、 D的复位、置位功能RS(2) 测试D触发器的逻辑功能按表89要求进行测试,并观察触发器状态更新是否发生在CP脉冲的上升沿(即由01),记录之。表89Qn1D CPQn0 Qn10 011001110(3) 将D触发器的 端与D端相连接,构成T'触发器。Q测试方法同实验内容2、3),记录之。