1、LCD液晶驱动器的电压输出结构原理,Booster Regulator Follower,三. LCD液晶驱动器的电压输出结构原理,LCD液晶驱动器就是能够提供液晶被点亮所需要必备的参数波形,输出的一个专用器件.,Booster,Follower,Vout,V0,Regulator,V0,V4,V1,V2,V3,Vdd(Vdd2),2x, 3x,4x, 5x, 6x,1. 1+Rb/Ra,2. Contrast adj,Bias,在这里,主要讨论矽创驱动器的电压形成电路部分,输入的参考电压Vdd结过Booster电路倍压后, 得到Vout电压; 再经过Regulator电路调整输出,精确电压V
2、0(+0.05v); 再透过Follower分压电路得到V1, V2, V3, V4供Com, Seg所需要的各自,准位; 从电路结构来看, V0是来自Vout, 因此只有VoutV0电压,才能保证V0的稳定与精确,也才能有效正常的供给LCD液晶使用.,Booster电路会依设定的倍压数输出Vout电压, 但此电压并不会很稳定,它将随Vdd的不同而有增减; 另外, 在Cog模组应用里它还随耗电流的,大小亦会有变化.,Vout = Vdd(IC) * 倍压数 (不稳),有些产品的Vdd直接来源于电池, 电池因用电消耗而降低.,Cog IC,Vdd,R1=Ito1,R2=Ito2,I,从右边的等效
3、电路来看,Cog模组电阻网络等效电路,Vdd(IC) = Vdd I*R1-I*R2 , 当负载较大引起电流变大时,IC的Vdd变小, 导致Vout电压也会变小,1. Booster电路,參考電路,倍壓電路,Bias電路,影響有無畫面,影響顯示效果,Vp 為Vs之峰值電壓 一倍壓使用 C1 二倍壓使用 C1,C2 三倍壓使用 C1,C2,C3 四倍壓使用 C1,C2,C3,C4 各倍壓電容缺一不可,D,A,B,C,分析小技巧,當遇到IC升壓異常導致畫異與無畫的不良品時可以試著由Vout灌入VOP看看IC是否可以正常驅動,如果畫面恢復正常,表示受損的部份只有升壓部份;如果依然無動作表示損毀的部份
4、不只有倍壓迴路其他迴路也可能死亡了。 大電流-短路,無電流-斷路。 VOP-供給LCD的電壓,VDD-供給IC的電壓,3. Follower电路,分压电路产生V0, V1, V2, V3, V4供给Com与Seg电路所需要各自准位,电压, 从而输出波形驱动LCD.,这些电位是否有杂讯将直接影响LCD的显示效果, 因此各级准位都要求接电容滤波, 电,容接得越大, 滤波效果越好, 波形就越不容易因负载而变形, 显示效果好.,V4,V3,V0,V1,V2,另外,当电容较大时, 因充电曲线较长, 各级电压的稳定时间,较长, 可能发生开机瞬间显示不良问题;,电容大小影响电压稳定时间T有不同,Vx,这是因
5、为准位电压不稳定时, 波形不可能正,常, 但已经有将波形有送到LCD引起.,T,解决办法有2:,1 减小电容, 让准位电压能快速稳定,2 在准位电压还没稳定前, 不送LCD,波形, 也就是Display On指令要等,待准位稳定后才开启,* bias 之電容一般建 為議 0.47uF1uF 耐壓(V0)至少為vop兩倍以上,主要作用為濾波,* 電容 uF/16v 室溫20度 溫度每上升10度 耐壓下降 50% 甚至更低 *,為什么需要LCD Driving Bias電路,1選擇點 2半選擇點 3非選擇點 在動態驅動方式下,液晶顯示器上某一位置上顯示像素的顯示機理是由行選擇與列顯示數據合成電壓合
6、成實現的,既要使某一位置如(I,J)點顯示,就要在第I行和第J列上同時施加選擇電壓,以使該點電場強度達到最大。但是此時除了該點外第I行和第J列的其余各點也承受了一定的電壓,把這些點稱為半選擇點,半選擇點,非選擇點,選擇點,驅動IC功能方塊 SSD1783,CS-IC選擇接腳,Low動作.,RES-IC重置接腳,Low動作,在IC使用前須先動作 ,最小波寬為10ns.,D/C-IC資料及指令選擇接腳,當此接腳為High動作時,D0D7接腳為資料輸出入接腳,但當此接腳為Low動作時,D0D7接腳則變更為指令輸出入接腳.,SSD1783 IC各接腳定義,R/W(WR)-IC輸入接腳,當IC介面為68
7、00時,此接腳負責讀及寫的動作,接腳為High時,為讀取動作,接腳為Low時,為寫入動作;當IC介面為8080時,此接腳只負責讀取的動作,為Low動作.,E(RD)-IC輸入接腳,當IC介面為6800時,此接腳負責選取動作,此接腳為High時,R/W接腳才可動作;當IC介面為8080時,此接腳只負責寫入的動作,為Low動作.,SSD1783 IC各接腳定義,PS0PS2-IC資料傳輸選擇接腳,不同的編碼有不同的動作,如下,註1:當串列傳輸時,D0D5,D8D15,R/W(WR),E(RD),此些接腳都與VDD接腳相關 註2:讀取回饋動作時,只准許在並列傳輸下動作,SSD1783 IC各接腳定義,D0D15-IC16Bit資料輸出入接腳,為雙向動作,並列傳輸時,當D15為最高位元時,則D0為最低位元;串列傳輸時,D7當資料接腳,D6當計時接腳.,VDD-IC內部邏輯電路電源接腳.,SSD1783 IC各接腳定義,