1、第三次作业单选题:1、采用规格化的浮点数是为了(D)A、增加数据的表示范围 B、方便浮点运算C、防止运算时数据溢出 D、增加数据的表示精度2、以下(D)表示法主要用来表示浮点数中的阶码A、原码 B、补码 C、反码 D、移码3、浮点加减运算中的对阶指(A)A、将较小的一个阶码调整到与较大的一个阶码相同B、将较大的一个阶码调整到与较小的一个阶码相同C、将被加数的阶码调整到与加数的阶码相同D、将加数的阶码调整到与被加数的阶码相同4、假定采用 IEEE 754 单精度浮点数格式表示一个数为 45100000H,则该数为(B)A、 (+1.125) 10210 B、 (+1.125) 10211 C、
2、(+0.125 ) 10211 D、 (+0.125) 102105、如果浮点数的尾数用补码表示,则下列(D)中的尾数是规格化形式A、1.11000 B、0.01110 C、0.01010 D、1.000106、float 型数据通常用 IEEE 754 单精度浮点数格式表示,若编译器将 float 型变量 x 分配在一个 32 位浮点寄存器 FR1 中,且 x = -8.25,则 FR1 的内容是(A)A、C104 0000H B、C242 0000H C、C184 0000H D、C1C2 0000H7、运算器虽由许多部件组成,但核心部件是(A)A、算术逻辑运算单元 ALU B、多路开关C
3、、数据总线 D、累加寄存器 ACC8、使用 74LS181 这种器件来构成一个 16 位的 ALU,需要使用(B)片。A、2 B、4 C、8 D、169、用 4 片 74181 和 1 片 74182 相配合,具有(D)传递功能A、串行进位 B、组内并行进位,组间串行进位C、组内串行进位,组间并行进位 D、组内、组间均为并行进位10、和外存储器相比,内存储器的特点是(C)A、容量大、速度快、成本低 B、容量大、速度慢、成本高C、容量小、速度快、成本高 D、容量小、速度快、成本低11、磁盘属于(D)类型的存储器A、随机存取存储器 B、只读存储器C、顺序存取存储器 D、直接存取存储器12、某计算机
4、系统,其操作系统保存在硬盘上,其内存储器应该采用(C)A、RAM B、ROM C、RAM 和 ROM D、都不对13、计算机的存储系统是指(D)A、RAM B、ROM C、主存储器 D、Cache、主存储器和外存储器14、一般存储系统由三级组成,下列关于各级存储器的作用及速度、容量的叙述中正确的是(C)A、主存存放正在 CPU 中运行的程序,速度较快,容量很大B、Cache 存放当前所有频繁访问的数据,特点是速度最快、容量较小C、外存存放需联机保存但暂时不执行的程序和数据,容量很大且速度很慢D、外存存放需联机保存但暂时不执行的程序和数据,容量很大且速度很快15、以下器件中存取速度最快的是(C)
5、A、Cache B、主存 C、寄存器 D、磁盘16、在下列几种存储器中,CPU 可直接访问的是(A)A、主存储器 B、磁盘 C、磁带 D、光盘17、下列叙述中, (A)是正确的A、主存可由 RAM 和 ROM 组成 B、主存只能由 RAM 组成C、主存只能由 ROM 组成 D、都不对18、在存储器层次结构中,存储器从速度最快到最慢的排列顺序是(D)A、寄存器-主存-Cache-辅存 B、寄存器-主存-辅存-CacheC、寄存器-Cache-辅存- 主存 D、寄存器-Cache-主存-辅存19、在存储器层次结构中,存储器从容量最大到最小的排列顺序是(C)A、寄存器-主存-Cache-辅存 B、寄
6、存器-主存-辅存-CacheC、辅存-主存-Cache-寄存器 D、寄存器-Cache-主存-辅存20、以下(A)表示从主存 M 中读出数据A、M(MAR) MDR B、 (MDR) M(MAR)C、M(MDR) MAR D、 (MAR) M(MDR)21、以下(B)表示向主存 M 中写入数据A、M(MAR) MDR B、 (MDR) M(MAR)C、M(MDR) MAR D、 (MAR) M(MDR)22、用户程序所存放的主存空间属于(A)A、随机存取存储器 B、只读存储器C、顺序存取存储器 D、直接存取存储器23、下面有关系统主存的叙述中,错误的是(D)A、RAM 是可读可写存储器,ROM
7、 是只读存储器B、ROM 和 RAM 的访问方式相同,都采用随机访问方式进行C、系统的主存由 RAM 和 ROM 组成D、系统的主存都是用 DRAM 芯片实现的24、半导体静态存储器 SRAM 的存储原理是(A)A、依靠双稳态电路 B、依靠定时刷新C、依靠读后再生 D、信息不再变化25、动态 RAM 的特点是(C)A、工作中存储内容动态地变化B、工作中需要动态地改变访存地址C、每隔一定时间刷新一遍D、每次读出后需根据原存内容全部刷新一遍26、和静态 RAM 相比,动态 RAM 具有(B)优点A、容量能随应用任务需要动态变化B、成本低、功耗低C、掉电后内容不会丢失D、内容不需要再生27、DRAM
8、 的刷新是以( B)为单位进行的A、存储单元 B、行 C、列 D、存储元28、某 SRAM 芯片,其存储容量为 64K16 位,该芯片的地址线和数据线数目为(D)A、64、16 B、16、64 C、64、8 D、16、1629、某存储器容量为 32K16 位,则(C)A、地址线为 16 根,数据线为 32 根 B、地址线为 32 根,数据线为 32 根C、地址线为 15 根,数据线为 16 根 D、地址线为 15 根,数据线为 32 根综合题:1、假设浮点数的阶码为 5 位,尾数为 10 位,均含有 2 位符号位,求 x + y。x = 20100.11011011 y = 2100(-0.10101100)解:x + y = 2011(-0.11101010)2、某 16K1 位的 DRAM 存储芯片的读写周期 T = 0.1s,如果芯片的最大刷新间隔不允许超过 2ms,否则有可能丢失信息。问:( 1)刷新周期是多少?将 DRAM 存储芯片刷新一遍需要多少个刷新周期?(2)若采用分布刷新方式,则刷新信号周期是多少?(3)若采用集中刷新方式,则将 DRAM 芯片刷新一遍需要多少时间?不能提供读写服务的百分比(死时间率)是多少?解:(1)0.1s,128 个刷新周期 (2)15.625s(3)128s,0.64%