1、电子技术课程设计报告课题名称:数字电子钟的设计与制作小组成员: 051010328 陈俊康051010331 冯圣军日期:2012 年 6 月 3 日 2012 年 6 月 6 日数字电子技术课程设计报告一、设计目的数字钟是一种以数字显示秒分时日的计时装置,与传统的机械钟相比,它具有走时准显示直观无机械传动装置等优点,因而得到了广泛的应用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,我们此次设计与制作数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电
2、路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.二、设计内容及要求(1)设计内容 由晶振电路产生 1HZ 标准秒信号; 秒分为 0059 六十进制计数器; 时为 0023 二十四进制计数器; 周显示从 1日为七进制计数器; 可手动校正 能分别进行秒分时日的校正。只要将开关置于手动位置,即可分别对秒分时日进行手动脉冲输入的调整或连续脉冲输入的校正。 整点报时 整点报时电路要求在每个整点前鸣叫 5 次低音(500Hz) ,整点时再鸣叫一次高音(1000Hz)。(2)设计要求 画出电路原理图(或仿真电路图) ; 元器件及参数选择; 电路仿真与调试。(3)制作要求
3、自行装配和调试,并能发现问题和解决问题。(4)编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。三、原理框图数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时电路,同时标准的 1HZ 时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。数字电子钟的总体图如下所示。由图可见,数字电子钟由以下几部分组成:石英晶体振荡器和分频器组成的秒脉冲发生器;校对电路;六十进制秒、分计数器、二十进制时计数器及七十进制日计数器;以及秒、分、时的译码显示部分等。四单元电路的设计1 秒脉冲发生器秒脉冲发生器是数字电
4、子钟的核心部分,它的精度和稳定度决定了数字电子钟的质量,通常由石英晶体振荡器发出的脉冲经过整形分频获得 1Hz 的秒脉冲。石英晶体的主频为32768Hz,通过 15 次 2 分频后即可获得 1Hz 的脉冲,电路图如下: 20pF 74LS7410 Q 1HzCD4060 Q14 C1320pF 1D11 R 32768Hz 22M 12 秒脉冲发生器 2 时间计数器电路由 6 个 74LS90 计数器组成时分秒的计数电路, 74LS90 是 4 位二进制同步加计数器,它的设置为多片集成计数器的级联提供方便。它具有异步清零,同步并行预置数,保持和计数的功能。 ()秒计数器 秒的个位计数单元为 1
5、0 进制计数器,当 QDQCQBQA 变成 1010 时,通过与非门把它的清零端变成 0,计数器的输出被置零,跳过 1011 到 1111 的状态,又从 0000 开始,如此重复。秒的十为计数单元为 6 进制,当 QDQCQBQA 变成 0101 时,通过与非门把它的清零端变成 0,计数器的输出被置零,跳过 0110 到 1111 的状态,又从 0000 开始,如此就是 60进制。同时秒十位上的 0101 时,要把进位信号传输给“分”个位的计数单元。 (2)分计数器 分的个位和十位计数单元的状态转换和秒的是一样的,只是它要把进位信号传输给时的个位计数单元。 (3)时计数器 当“时”十位的 QD
6、QCBA 为 0000 或 0001 时, “时”的个位计数单元是十进制计数器,当他的 QDQCQBQA 到 1010 时,通过与非门使得个位 74LS90 上的清零端为 0,则计数器的输出直接置零,从 0000 有开始。当十位的 QDQCQBQA 为 0010 时,通过与非门使得该74LS90 的清零端为 0, “时” 的十位有重新从 0000 开始,此时的个位计数单元变成 4 进制,即当个位计数单元的 QDQCQBQA 为 0100 时,就要又从 0000 开始计数。这样就实现了“时”24 进制的计数( 4 ) 日计数器日计数器由两个 74LS74,四个 TTL 和一个 74LS20 构成
7、,实现了七定制的功能。每个 74LS74 控制一个输入,即控制 QDQCQBQA 中的一个。当从 0000 到 0111 时,显示是按照 74LS74 集成们电路的逻辑功能来实现的,当为 0111 的时候,QCQ BQA 各为 1 1 1 ,他们三个通过 74LS74 与非门输出为 0 。再与 QD 所控的 0 通过 TTL 集成门电路输出了 0 ,如此循环,使得四个 TTL 输出都为 0000。即使得输出变为了“置零”状态。从而实现了七禁止循环。如下图所示:Q4 Q3 Q2 Q1 显 示1 0 0 0 日0 0 0 1 10 0 1 0 20 0 1 1 30 1 0 0 40 1 0 1
8、50 1 1 0 63 数字钟的译码及显示单元电路 译码显示采用共阳极 LED 八段数码管和译码器 74SL247 组成。4.整点报时电路 电路应在整点前 10 秒钟内开始整点报时,即当时间在 59 分 54 秒到 59 分 59 秒期间时,报时电路报时控制信号。 当时间在 59 分 50 秒到 59 分 59 秒期间时,分十位、分个位和秒十位均保持不变,分别为 5、9 和 5,因此可将分计数器十位的 QC 和 QA 、个位的 QD 和 QA 及秒计数器十位的QC 和 QA 相与,从而产生报时控制信号。 报时电路由 74LS08 高音和 74LS04 低音通过 74LS32 来构成。 5.鸣叫
9、电路如下图所示,鸣叫电路由高低两种频率信号通过或驱动一个三极管,带动喇叭鸣叫。1kHz 和 500Hz 从晶振分频器近似获得。CD4060 分频器的输出端 Q5 的输出频率为1024Hz,Q6 为 512Hz。整点报时电路五、元器件 1四连面包板 1 块 2镊子 1 把 3剪刀 1 把 4共阳八段数码管 7 个 5硬导线若干 674LS90 集成块 6 块 7CD4060 集成块 1 块 874LS247 集成块 7 块 974LS20 集成块 2 块 1074LS00 集成块 1 块 1174LS08 集成块 2 块 1274LS32 集成块 1 块1374LS04 集成块 1 块14 74
10、LS74 集成块 4 块 1532.768k 时钟晶体 1 个 1622pF 和 20pF 可调电容各一个17三极管 8050 一个183007 个 22M 一个 1K 一个 六、总体电路图(见手绘电路图纸)七.实验过程中遇到的问题及解决方法在连接电路图的时候常常发现越到后面连线越来越困难,而且用线量也会增多,给我们带来很大的麻烦。所以连接一小块后我们立即停下来,对整体进行布局,元件之间按远近亲疏排好位,充分利用好面包板,连线时尽可能选择最近路线,拐弯时尽量成直角,这样不仅节约导线,还便于检查线路与修改线路。在调试周显示电路时,接入脉冲发现数码管并不是七进制,对照参考图检查条条线路,原来是 Q
11、4 那端的 1D 未接地,调整后,显示正常。八.心得体会通过这次数字电子钟的设计与制作,使我受益匪浅。我不仅仅了解了数字电子钟的设计与制作过程,而且还明白了凡事都得循序渐进,切忌焦躁,多些耐心与细心,我们才能把事情做好。数字电子钟的设计与制作脱离课本却源于课本,它将理论的知识以现实的感官表现出来,增添了许多乐趣。为我们打开一道敞亮的大门。理论存在于思想,实践通过现实表现出来,这过程不可能一帆风顺,因为多种因素会影响我们的判断与选择,最后得到的结果可能与我们所想象的大相径庭。但是我们一旦打通通往成功的隧道,那种快乐将远远超过我们直接从课本上所获取的。在实践中我们发现问题并且解决问题,解决完问题再提出新的构思并付诸行动。打好理论的基石,勇于去拼搏和挑战,在实践中汲取养料,不断完善自身,多些耐心与细心,再培养一颗恒心,还有什么困难可以难住我们呢?九参考资料及文献 参考资料:电子技术教材董尔令主编 电子技术基础(数字部分) (第四版) 电工电子技术实践教材与应用教程 王勤 任为民等编著