1、Cadence 布线规则设置检查(软件版 Cadence 16.6)用 Cadence 布完线的 PCB 文件检查它的布线规则,可以快速有效地了解布线情况,这里我们应用的是 Cadence 16.6 版本软件,这里用 Allegro PCB Planner 打开 drd 文件如图 3 和图 4 所示,点击 Setup 选择 Constrains,点击第二项 Electrical 如图 5 所示,进入 Allegro PCB Planner 界面如图 6图 3图 4点击 Setup 选择 Constrains,点击第二项 Electrical 如图 5 所示,进入Allegro PCB Plan
2、ner 界面如图 6图 5 图 6这里我们主要关心 NET 选项下边的后两项 Differential Pair 和 Relative Propagation Delay,前一个是差分对布线的规则设置情况,后一个可以查看具体布线的线长和延时信息。图 7这里选择 Differential Pair,查看差分对的规则设置,鼠标右键单击 PCB文件名(这里是 XXH14a2)然后左键单击 Analyze 如图 8,得到图 9图 8这里我们只看图 9 中的 Static Phase 这一栏,这一栏中的 Tolerance 和Margin 这两项有数据就表示对左边 Name 栏中差分对信号做了约束。Tolerance值为允许的差分对两个成员网络的长度差。图 9选择 Relative Propagation Delay,查看差分对的规则设置,鼠标右键单击PCB 文件名(这里是 XXH14a2)然后左键单击 Analyze 如图 10,得到图 11图 10图 11 中 length 一列对应的数值就是具体信号线布线的长度信息,可以根据之前的布线要求进行核对,主要看同一组数据线布线长度差值是否过大,要求的等长度布线是否符合要求等。图 11