收藏 分享(赏)

数字集成电路设计第四章习题.doc

上传人:scg750829 文档编号:6178402 上传时间:2019-03-31 格式:DOC 页数:2 大小:43KB
下载 相关 举报
数字集成电路设计第四章习题.doc_第1页
第1页 / 共2页
数字集成电路设计第四章习题.doc_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述

1、1. 如下图所示时钟数, 根据下表中提供的电容电阻数据, 计算从节点 A 到节点 B 的 Elmore延时。图 计算延时的 RC 树表Values of the components in the RC treeResistor Value() Capacitor Value(fF)R1 0.25 C1 250R2 0.25 C2 750R3 0.50 C3 250R4 100 C4 250R5 0.25 C5 1000R6 1.00 C6 250R7 0.75 C7 500R8 1000 C8 2502. 已知集成电路中各层参数如下:层次 单位长度电容(aF/um)单位长度电阻(/um)多晶

2、硅 195 150Al1 110 0.075Al5 29.2 0.0375计算在各层长为 10cm 的导线传播延时。为减小此导线的传播延时将此导线 3 等分并插入2 个传播延时为 100ps 的反相器,计算在这种情况下各层上整个导线的传播延时。3设计一个时钟分布网络,在各个时钟之间的最小偏差是很关键的问题,从一个时钟网络中抽象出如下图所示的 RC 网络,最初 CLK3 比 CLK1 和 CLK2 的路径更短,为了补偿这一不平衡,在 CLK3 的路径中插入一个传输门。1) 写出节点 CLK3、CLK1 和 CLK2 的时间常数,假设传输门用 R3 模拟;2) 如果 R1=R2=R4=R5=R, C1=C2=C3=C4=C5=C,R3 为多大时可以平衡;3) 当 R=750,C=200fF ,传输门有多大的 W/L 比可以消除偏差;

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 中等教育 > 试题课件

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报