收藏 分享(赏)

8选1数据选择器74LS151.doc

上传人:pw17869 文档编号:5836877 上传时间:2019-03-19 格式:DOC 页数:3 大小:91KB
下载 相关 举报
8选1数据选择器74LS151.doc_第1页
第1页 / 共3页
8选1数据选择器74LS151.doc_第2页
第2页 / 共3页
8选1数据选择器74LS151.doc_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

1、8 选 1 数据选择器 74LS15174LS151 为互补输出的 8 选 1 数据选择器,引脚排列如图所示,功能见表。 选择控制端(地址端)为 C A,按二进制译码,从 8 个输入数据 D0 D7 中,选择一个需要的数据送到输出端 Y,G 为使能端,低电平有效。(1)使能端 G 1 时,不论 C A 状态如何,均无输出(Y0,W 1 ),多路开关被禁止。 838 电子(2)使能端 G 0 时,多路开关正常工作,根据地址码 C、 B、 A 的状态选择 D0 D7 中某一个通道的数据输送到输出端 Y。如:CBA000,则选择 D0 数据到输出端,即 YD0。新艺图库如:CBA001,则选择 D1

2、 数据到输出端, 即 YD1,其余类推。工作原理 ab126 计算公式大全74LS151 功能表 :输入 输出 数据选择 选通C B A GY W H L HL L L L D0 D0 L L H L D1 D1 L H L L D2 D2 L H H L D3 D3 H L L L D4 D4 H L H L D5 D5 H H L L D6 D6 H H H L D7 D7 在数字系统中,往往要求将并行输出的数据转换成串行输出,用数据选择器很容易完成这种转换。例如将四位的并行数据送到四选一数据选择器的数据端上,然后在 A1,A0 地址输入端周期性顺序给出 00 01 10 11,则在输出端

3、将输出串行数据,不断重复。数据选择器除了能从多路数据中选择输出信号外,还可以实现并行数据到串行数据的转换,作函数发生器等。1.逻辑特性(1) 逻辑功能:从多路输入中选中某一路送至输出端,输出对输入的选择受选择控制量控制。通常,对于一个具有 2n 路输入和一路输出的多路选择器有 n 个选择控制变量,控制变量的每种取值组合对应选中一路输入送至输出。(2) 构成思想: 多路选择器的构成思想相当于一个单刀多掷开关,即 数据选择器的原理o 74LS151 为互补输出的 8 选 1 数据选择器,引脚排列如图 32 ,功能如表 31。选择控制端(地址端)为 A2A0,按二进制译码,从 8 个输入数据 D0D

4、7 中,选择一个需要的数据送到输出端 Q,为使能端,低电平有效。图 74LS151 引脚排列使能端1 时,不论 A2A0 状态如何,均无输出(Q0,1),多路开关被禁止。1)使能端0 时,多路开关正常工作,根据地址码 A2、A1、A0 的状态选择D0D7 中某一个通道的数据输送到输出端 Q。如:A2A1A0000,则选择 D0 数据到输出端,即 QD0 。如:A2A1A0001,则选择 D1 数据到输出端,即 QD1,其余类推。数据选择器的定义及功能数据选择是指经过选择,把多个通道的数据传送到唯一的公共数据通道上去。实现数据选择功能的逻辑电路称为数据选择器。它的作用相当于多个输入的单刀多掷开关

5、,其示意图如下所示。下面以 4 选 1 数据选择器为例,说明工作原理及基本功能。其逻辑图为:功能表为:为了对个数据源进行选择,使用两位地址码 BA 产生个地址信号。由 BA 等于 00、01、10、11分别控制四个与门的开闭。显然,任何时候 BA 只有一种可能的取值,所以只有一个与门打开,使对应的那一路数据通过,送达端。输入使能端是低电平有效,当时,所有与门都被封锁,无论地址码是什么,总是等于;当时,封锁解除,由地址码决定哪一个与门打开。同样原理,可以构成更多输入通道的数据选择器。被选数据源越多,所需地址码的位数也越多,若地址输入端为,可选输入通道数为 2n。二、集成电路数据选择器1.74LS

6、151 集成电路数据选择器的功能74LS151 是一种典型的集成电路数据选择器,它有 3 个地址输入端 CBA,可选择 D0D7 个数据源,具有两个互补输出端,同相输出端和反相输出端。其逻辑图和引脚图分别如下所示:由逻辑图可知,该逻辑电路的基本结构为“与一或一非”形式。输入使能为低电平有效。输出的表达式为: 式中。Mi 为 CBA 的最小项。例如,当 CBA010 时,根据最小项性质,只有 M2 为,其余各项为,故得D2,即只有 D2 传送到输出端。上面所讨论的是位数据选择器,如需要选择多位数据时,可由几个位数据选择器并联组成,即将它们的使能端连在一起,相应的选择输入端连在一起。位选数据选择器

7、的连接方法如下图所示。当需要进一步扩充位数时,只需相应地增加器件的数目。可以把数据选择器的使能端作为地址选择输入 ,将两片 74LS151 连接成一个 16 选的数据选择器,其连接方式如下图所示。16 选 16 选的数据选择器的地址选择输入有为位,其最高位与一个选数据选择器的使能端连接,经过一反相器反相后与零一另一个数据选择器的使能端连接。低位地址选择输入端 CBA 由两片 74LS151 的地址选择输入端相对应连接而成。2.数据选择器的应用数据选择器除实现有选择的传送数据外,还有其他用途,下面介绍几种典型应用。(1)逻辑函数产生器从 74LS151 得逻辑图可以看出,当使能端时,是、和输入数

8、据 D0D7 的与或函数,它的表达式可以写成式中 mi 是、构成的最小项。显然。当 Di时,其对应的最小项 mi 在与或表达式中出现,当 Di时,对应的最小项就不出现。利用这一点,不难实现组合逻辑函数。已知逻辑函数,利用数据选择器构成函数产生器的过程是,将函数变换成最小项表达式,根据最小项表达式确定各数据输入端的二元常量。将数据选择器的地址信号、作为函数的输入变量,数据输入 D0D7,作为控制信号,控制各最小项在输出逻辑函数中是否出现,使能端始终保持低电平,这样选数据选择器就成为一个变量的函数产生器。例 1 试用选数据选择器 74LS151 产生逻辑函数解:把式变换成最小项表达式:显然 D3、

9、D5、D6、D7,都应该等于 ,而式中没有出现的最小项 m0,m1,m2,m4 的控制变量D0、D1、D2、D4 都应该等于,由此可画出该逻辑函数产生器的逻辑图:、例 2 试用与上例相同的选数据选择器产生 解:根据表达式列出真值表如下:从表中可以看出,凡使 L 值为 1 的那些最小项,其控制变量应该等于,即 D1、D2、D4、D7 等于(对应 XYZ:001、010、100、 111) ,其他控制变量均等于。由此可得逻辑函数产生器:通过上面两例可以看出,与用各种逻辑门设计组合逻辑电路相比,使用数据选择器的好处是无需对函数化简。 (2)实现并行数据到串行数据的转换上图是实现并串行转换的电路框图和输出信号时序图。电路由选数据选择器和个位二进制计数器构成。计数器的作用是累计时钟脉冲的个数,当时钟脉冲 CP 一个接一个送入时,计数器的输出端 Q2Q1Q0 从 000 001010111 依次变化。由于Q2Q1Q0 与选择器的地址输入端、相连,因此、就随时钟脉冲的逐个输入从 000 到 111变化,选择器的输出随之接通 D0、D1、D2、Dn。当选择器的数据输入端 D0D7 与一个并行位数 01001101 相连时,输出端得到的就是一串随时钟节拍变化的数据,这种数称为串行数据。为了简单起见,图中时序图的时钟脉冲 CP 画成了尖窄脉冲。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 建筑环境 > 建筑资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报