收藏 分享(赏)

电磁兼容说明.pdf

上传人:weiwoduzun 文档编号:4386218 上传时间:2018-12-26 格式:PDF 页数:3 大小:18.91KB
下载 相关 举报
电磁兼容说明.pdf_第1页
第1页 / 共3页
电磁兼容说明.pdf_第2页
第2页 / 共3页
电磁兼容说明.pdf_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

1、什么是电磁干扰( EMI)和电磁兼容性 (EMC) (Electromagnetic Interference),有传导干扰和辐射干扰两种。传导干扰是指通过导电介质把一个电网络上的信号耦合(干扰)到另一个电网络。辐射干扰是指干扰源通过空间把其信号耦合(干扰)到另一个电网络。在高速 PCB及系统设计中,高频信号线、集成电路的引脚、各类接插件等都可能成为具有天线特性的辐射干扰源,能发射电磁波并影响其他系统或本系统内其他子系统的正常工作。 自从电子系统降噪技术在 70 年代中期出现以来,主要由于美国联邦通讯委员会在1990 年和欧盟在 1992 提出了对商业数码产品的有关规章,这些规章要求各个公司确

2、保它们的产品符合严格的磁化系数和发射准则。符合这些规章的产品称为具有电磁兼容性 EMC( Electromagnetic Compatibility)。 什么是信号完整性 (signal integrity) 信号完整性是指信号在信号线上的质量。信号具有良好的信号完整性是指当在需要的时候,具有所必需达到的电压电平数值。差的信号完整性不是由某一单一因素导致的,而是板级设计中多种因素共同引起的。主要的信号完整性问题包括反射、振荡、地弹、 串扰等。 常见信号完整性问题及解决方法 什么是反射 (reflection) 反射就是在传输线上的回波。信号功率 ( 电压和电流 ) 的一部分传输到线上并达到负载

3、处,但是有一部分被反射了。如果源端与负载端具有相同的阻抗,反射就不会发生了。 源端与负载端阻抗不匹配会引起线上反射,负载将一部分电压反射回源端。如果负载阻抗小于源阻抗,反射电压为负,反之,如果负载阻抗大于源阻抗,反射电压为正。布线的几何形状、不正确的线端接、经过连接器的传输及电源平面的不连续等因素的变化均会导致此类反射。 什么是串扰 (crosstalk) 串扰是两条信号线之间的耦合,信号线之间的互感和互容引起线上的噪声。容性耦合引发耦合电流,而感性耦合引发耦合电压。 PCB 板层的参数、信号线间距、驱动端和接收端的电气特性及线端接方式对串扰都有一定的影响。 什么是过冲 (overshoot)

4、 和下冲 (undershoot) 过冲就是第一个峰值或谷值超过设定电压 对于上升沿是指最高电压而对于下降沿是指最低电压。下冲是指下一个谷值或峰值。过分的过冲能够引起保护二极管工作,导致过早地失效。过分的下冲能够引起假的时钟或数据错误 ( 误 * 作 ) 。 什么是振荡 (rin ging) 和 环绕振荡( rounding ) 振荡的现象是反复出现过冲和下冲。信号的振荡和环绕振荡由线上过度的电感和电容引起,振荡属于欠阻尼状态而环绕振荡属于过阻尼状态。信号完整性问题通常发生在周期信号中,如时钟等,振荡和环绕振荡同反射一样也是由多种因素引起的,振荡可以通过适当的端接予以减小,但是不可能完全消除。

5、 什么是地电平面反弹噪声和回流噪声 在电路中有大的电流涌动时会引起地平面反弹噪声(简称为地弹),如大量芯片的输出同时开启时,将有一个较大的瞬态电流在芯片与板的电源平面流过,芯片封装与电源平面 的电感和电阻会引发电源噪声,这样会在真正的地平面( 0V )上产生电压的波动和变化,这个噪声会影响其它元器件的动作。负载电容的增大、负载电阻的减小、地电感的增大、同时开关器件数目的增加均会导致地弹的增大。 由于地电平面(包括电源和地)分割,例如地层被分割为数字地、模拟地、屏蔽地等,当数字信号走到模拟地线区域时,就会产生地平面回流噪声。同样电源层也可能会被分割为 2.5V , 3.3V , 5V 等。所以在

6、多电压 PCB 设计中,地电平面的反弹噪声和回流噪声需要特别关心。 在时域 (time domain) 和频域 (frequenc y domain) 之间有什么不同 时域 (time domain) 是以时间为基准的电压或电流的变化的过程,可以用示波器观察到。它通常用于找出管脚到管脚的延时 (delays) 、偏移 (skew) 、过冲(overshoot) 、下冲 (undershoot) 以及建立时间 (settling times) 。 频域 (frequency domain) 是以频率为基准的电压或电流的变化的过程,可以用频谱分析仪观察到。它通常用于波形与 FCC 和其它 EMI

7、控制限制之间的比较。 什么是阻抗 (impedance) 阻抗是传输 线上输入电压对输入电流的比率值 (Z0=V/I) 。当一个源送出一个信号到线上,它将阻碍它驱动,直到 2*TD 时,源并没有看到它的改变,在这里 TD 是线的延时 (delay) 。 什么是建立时间 (settling time) 建立时间就是对于一个振荡的信号稳定到指定的最终值所需要的时间。 什么是管脚到管脚 (pin - to - pin) 的延时 (delay) 管脚到管脚延时是指在驱动器端状态的改变到接收器端状态的改变之间的时间。这些改变通常发生在给定电压的 50% ,最小延时发生在当输出第一个越过给定的阈值 (th

8、resho ld) ,最大延时发生在当输出最后一个越过电压阈值(threshold) ,测量所有这些情况。 什么是偏移 (skew) 信号的偏移是对于同一个网络到达不同的接收器端之间的时间偏差。偏移还被用于在逻辑门上时钟和数据达到的时间偏差。 什么是斜率 (slew rate) Slew rate 就是边沿斜率 ( 一个信号的电压有关的时间改变的比率 ) 。 I/O 的技术规范 ( 如 PCI) 状态在两个电压之间,这就是斜率 (slew rate) ,它是可以测量的。 什么是静态线 (quiescent line) 在当前的时钟 周期内它不出现切换。另外也被称为 “stuck - at“ 线

9、或 static线。串扰 (Crosstalk) 能够引起一个静态线在时钟周期内出现切换。 什么是假时钟 (false clocking) 假时钟是指时钟越过阈值 (threshold) 无意识地改变了状态 ( 有时在 VIL 或 VIH之间 ) 。通常由于过分的下冲 (undershoot) 或串扰 (crosstalk) 引起。 什么是 IBIS 模型 IBIS ( Input/Output Buffer Information Specification )模型是一种基于V /I 曲线的对 I/O BUFFER 快速准 确建模的方法,是反映芯片驱动和接收电气特性的一种国际标准,它提供一种

10、标准的文件格式来记录如驱动源输出阻抗、上升 / 下降时间及输入负载等参数,非常适合做振荡和串扰等高频效应的计算与仿真。 IBIS 规范最初由一个被称为 IBIS 开放论坛的工业组织编写,这个组织是由一些 EDA 厂商、计算机制造商、半导体厂商和大学组成的。 IBIS 的版本发布情况为: 1993 年 4 月第一次推出 Version1.0 版,同年 6 月经修改后发布了 Version1.1版, 1994 年 6 月在 San Diego 通过 了 Version2.0 版,同年 12 月升级为Version2.1 版, 1995 年 12 月其 Version2.1 版成为 ANSI/EIA

11、 - 656 标准, 1997 年6 月发布了 Version3.0 版,同年 9 月被接纳为 IEC 62012 - 1 标准, 1998 年升级为Version3.1 版, 1999 年 1 月推出了当前最新的版本 Version3.2 版。 IBIS 本身只是一种文件格式,它说明在一标准的 IBIS 文件中如何记录一个芯片的驱动器和接收器的不同参数,但并不说明这些被记录的参数如何使用,这些参数需要由使用 IBIS 模型的仿真 工具来读取。欲使用 IBIS 进行实际的仿真,需要先完成以下四件工作: ( 1 )获取有关芯片驱动器和接收器的原始信息源; ( 2 )获取一种将原始数据转换为 IB

12、IS 格式的方法; ( 3 )提供用于仿真的可被计算机识别的布局布线信息; ( 4 )提供一种能够读取 IBIS 和布局布线格式并能够进行分析计算的软件工具。 IBIS 是一种简单直观的文件格式,很适合用于类似于 Spice (但不是 Spice ,因为IBIS 文件格式不能直接被 Spice 工具读取)的电路仿真工具。它提供驱动器和接收器的行为描述,但不泄漏电路内部构造的知识产权细节。换 句话说,销售商可以用 IBIS 模型来说明它们最新的门级设计工作,而不会给其竞争对手透露过多的产品信息。并且,因为 IBIS 是一个简单的模型,当做简单的带负载仿真时,比相应的全 Spice 三极管级模型仿

13、真要节省 10 15 倍的计算量。 IBIS 提供两条完整的 V I 曲线分别代表驱动器为高电平和低电平状态,以及在确定的转换速度下状态转换的曲线。 V I 曲线的作用在于为 IBIS 提供保护二极管、 TTL 图腾柱驱动源和射极跟随输出等非线性效应的建模能力。 由上可知, IBIS 模型的优点可以概括为: 1 、 在 I/O 非线性方面能够 提供准确的模型,同时考虑了封装的寄生参数与ESD 结构; 2 、 提供比结构化的方法更快的仿真速度; 3 、 可用于系统板级或多板信号完整性分析仿真。可用 IBIS 模型分析的信号完整性问题包括:串扰、反 射、振荡、上冲、下冲、不匹配阻抗、传输线分析、拓

14、扑结构分析。 IBIS 尤其能够对高速振荡和串扰进行准确精细的仿真,它可用于检测最坏情况的上升时间条件下的信号行为及一些用物理测试无法解决的情况; 4 、 模型可以免费从半导体厂商处获取,用户无需对模型付额外开销; 5 、 兼容工业界广泛的仿真平台。 当然, IBIS 不是完美的,它也存在以下缺点: 1 、 多芯片厂商缺乏对 IBIS 模型的支持。而缺乏 IBIS 模型, IBIS 工具就无法工作。虽然 IBIS 文件可以手工创建或通过 Spice 模型自动转换,但是如果无法从厂家得到最小上升时间参数,任何转换工具都无能为力 2 、 IBIS 不能理想地处理上升时间受控的驱动器类型的电路,特别是那些包含复杂反馈的电路; 3 、 IBIS 缺乏对地弹噪声的建模能力。 IBIS 模型 2.1 版包含了描述不同管脚组合的互感,从这里可以提取一些非常有用的地弹信息。它不工作的原因在于建模方式,当输出由高电平 向低电平跳变时,大的地弹电压可以改变输出驱动器的行为。 什么是 SPICE 模型 SPICE ( Simulation Program with Integrated Circuit Emphasis )。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 通信信息 > 电子电气自动化

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报