数字系统设计课程设计一、目的和意义进一步学习和掌握数字电路的工作原理,培养学生设计电路的能力,掌握运用 VHDL 语言,使用 Quartus II 软件从设计与验证的整个过程。充分认识理论知识对应用实践的指导作用,进一步加强理论知识与应用相结合的实践和锻炼。通过本次设计进一步加深对理论知识的认识和理解,使自己的设计水平和对所学知识的运用能力、分析问题与解决问题的能力得到全面提升。二、设计内容运用 VHDL 或 Verlog HDL 语言,使用 Quartus II 软件或其它 EDA 工具,设计实现选定的设计题目三、报告要求1、设计的目的;2、设计内容的详细说明:整体设计思想,顶层结构图,各子模块描述及彼此之间的关系,VHDL 源程序,波形仿真;3、设计报告总结:包括设计中出现的问题,感想等。四、设计验收验收时间约为 16 周,将提前 1 周通知。上交材料:1、纸质设计文档一份,用 A4 纸张打印。不少于 8 页。2、电子文档一份,用自己学号、姓名、设计题目命名文件名,如:S141000836 张鑫多功能数字钟的设计。压缩包内包括设计报告和相关文件,如下图所示: