1、毕业设计(论文)开题报告(课题目的意义;主要设计(研究)内容;设计(研究)方案;预期成果;进度安排及主要参考文献等)一课题目的意义从上个世纪初至今,人类进入了信息时代,如何在有效的带宽内传送更有效的数据成了通信技术研究中的重点之一。对信号的调制解调技术一直是人们研究的重要方向之一,因为一个系统的通信质量,很大程度上依赖于所采用的调制解调方式,对调制解调方式的研究,将直接决定着通信系统质量的好坏。DPSK 即差分相移键控,是数字通信系统中常用的相对调相方式, 采用非相干的相移键控形式,它不需要在接收机端有相干参考信号,而且非相干接收机容易实现,价格便宜,因此在无线通信系统中广泛使用。二主要设计(
2、研究)内容主要内容:在熟悉 DPSK 原理和 FPGA/CPLD 的开发与应用的基础上,研究出 DPSK 信号发生器的设计方法, DPSK 就是通过码变换加 CPSK 调制产生的。DPSK 信号发生器就是以输入一个原基带信号经过绝对码-相对码转换、用相对码进行 CPSK 调制,最终输出便是DPSK 信号,并用 VHDL 实现。基本要求:1.熟悉 DPSK 原理和设计方法:差 分 移 相 键 控 (DPSK)是 数 字 调 制 方 式 的 一 种 , 利 用 调 制 信 号 前 后 码 元 之 间 载 波相 对 相 位 的 变 化 来 传 递 信 息 。2.熟悉 FPGA/CPLD 的开发与应用
3、。FPGA,即现场可编程门阵列,它是在 PAL、GAL、EPLD 等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。CPLD 是 一 种 用 户 根 据 各 自 需 要 而 自 行 构 造 逻 辑 功 能 的 数 字 集 成 电 路 。 其 基 本 设 计方 法 是 借 助 集 成 开 发 软 件 平 台 , 用 原 理 图 、 硬 件 描 述 语 言 等 方 法 , 生 成 相 应 的 目 标 文件 , 通 过 下 载 将 代 码 传 送 到 目 标 芯 片 中 , 实 现
4、设 计 的 数 字 系 统 。3.熟悉模块化的设计思想。DPSK 信号的产生,先需将绝对码变换成相对码,然后用相对码对载波进行绝对调相(CPSK) ,即可得到相对码调相(DPSK)信号。我将分为 DPSK 调制电路模块,DPSK 解调电路模块。三设计(研究)方案进行 DPSK 调制解调方案选择,给出线路结构、VHDL 语言编程并提供设计结果。其实现步骤包括:1. 研究 DPSK 信号发生器的原理及设计方法;DPSK 由发送端的调制模块与接收端的解调模块构成。在发送端,对于调制模块,首先产生两种不同相位的载波信号 f1 和 f2,再通过一个二选一选通开关来选择载波信号,其中具体的载波信号由输入的
5、基带信号来决定。这些信号处理都在调制模块中实现,输出的即为 DPSK 调制信号,最后通过信道发送到接收端。对于解调模块,调制信号先由位同步提取电路提取出载波同步信号,然后由载波同步信号来控制计数器的启动与停止,分别对调制信号来计数,最后通过一个判决电路来判断输入的调制信号是0 还是1 ,输出的即为解调的基带信号。2. 根据各个系统的总体功能,设计总体框图;DPSK 方法是把原基带信号经过绝对码相对码变换后,用相对码进行 DPSK 调制,其输出便是 DPSK 信号。用源码序列对载波进行相对(差分)相移键控,等效于将源码序列转换为差分码形式,之后对载波进行绝对相移键控。绝/相对码变换 CPSK调制
6、相/绝对码变换信道CPSK解调绝对码 相对码绝对码 相对码3.根据 VHDL 语言特点,对系统进行 VHDL 建模;( 1) DPSK 调 制 模 块 ( 绝 /相 对 码 变 换 与 CPSK调 制 ) 的 VHDL建 模绝 /相 对 码 变 换 的 VHDL建 模 :CPSK调 制 的 VHDL建 模 :( 2) DPSK 解 调 电 路 ( CPSK解 调 与 相 /绝 对 码 变 换 ) 的 VHDL建 模CPSK解 调 的 VHDL建 模 :相 /绝 对 码 变 换 的 VHDL建 模 :4.根据 VHDL 模型,进行具体 VHDL 语言程序设计(1)DPSK 调 制 模 块 ( 绝
7、 /相 对 码 变 换 与 CPSK调 制 )绝 /相 对 码 变 换 模 块 由计数器,异或门,寄存器组成。绝对码相对码之间的关系为:绝对码中的码元“1”使相对码元改变,绝对码元“0”使相对码元不变,异或门与寄存器共同完成绝/相变换功能。CPSK 调制模块主要由计数器和二选一开关等组成。计数器对外部时钟信号进行分频与计数,并输出两路相位相反的数字载波信号;二选一开关的功能是:在基带信号的控制下,对两路载波信号进行选通,输出的信号即为 CPSK 信号。( 2) DPSK 解 调 电 路 ( CPSK解 调 与 相 /绝 对 码 变 换 )CPSK 解调模块由计数器判决器等组成。计数器 q 输出
8、与发端同步的 0 相数字载波。判决器的工作原理是:把计数器输出的 0 相载波与数字 DPSK 信号中的载波进行逻辑“与”运算,当两比较信号在判决时刻都为“1”时,输出为“1”,否则输出为“0”,以实现解调的目的。相对码-绝对码转换模块由计数器,异或门,寄存器组成。相对码绝对码之间的关系为:相对码元改变则对应的绝对码元为“1”,相对码元不变则对应的绝对码元为“0”,这个关系可以通过异或来实现。本人将通过这两个基本模块进行 VHDL 语言程序设计。5.对设计的程序进行波形仿真对 DPSK 调 制 模 块 ( 绝 /相 对 码 变 换 与 CPSK调 制 ) , DPSK 解 调 电 路 ( CPS
9、K解 调 与 相 /绝 对 码 变 换 ) 的 VHDL语 言 程 序 设 计 进 行 波 形 仿 真 。四预期成果(1)用模块化的设计思想设计 DPSK 的调制/解调功能模块,并对模块进行波形仿真。(2)完成各模块的综合及仿真,用 VHDL 产生可编程的 DPSK 信号。(3)与现有 DPSK 设计方法比较,说明其特点。五进度安排设计初步分以下阶段来逐步加以细化: 4.5 在查阅消化资料的基础上,整理资料,选择方案,完成开题报告4.6 4.20 完成 DPSK 的调制模块的编程与调试4.21 5.10 完成 DPSK 的解调模块的编程与调试5.11 5.31 系统调试,结果完善6.1 6.6
10、 整理资料,完成毕业论文初稿的撰写6.7 6.9 论文修改,准备答辩6.10 6.13 答辩六主要参考文献1樊昌信,曹丽娜.通信原理M.北京:国防工业出版社,2006.2 潘松, 黄继业.EDA 技术实用教程M . 北京: 科学出版社, 2002.3李云,侯传教,冯永浩.VHDL 电路设计实用教程M.北京:机械工业出版社,2009. 4段吉海,黄智伟.基于 CPLD/FPGA 的数字通信系统建模与设计M. 北 京 : 电子工业出版社,2004.5王秉钧,王少毅,韩敏.通信原理及其应用M.北京:国防工业出版社,2005.6王振红.VHDL 数字电路设计与应用实践教程M. 北京:机械工业出版社,2
11、003. 7王攀,陈利学,计勇,郑津,牛晓亮.基于 FPGA 的 DPSK 解调电路设计J.软件导刊,2009,8(4):77-78.8罗文超, 徐钊, 盛祥佐. 一种基于 DDS 的 QPSK 调制器及其 FPGA 实现J. 电讯技术 ,2007,47(8):156-158 9侯伯民,尹亚军, 张春晶.基于 CPLD 的 FSK 信号发生器的设计J.漯河职业技术学院学报.2004,3(2):1-4.10贾达, 马芙蓉, 汪霞. 基于 FPGA 的 ASK、PSK、FSK 信号的设计与实现J. 兰州石化职业技术学院学报. 2007,(02):20-22.指导教师意见(对课题设计(研究)内容的深度、广度及设计(研究)方案的意见和对毕业设计(论文)结果的预测等)指导教师签名:年 月 日系(教研室)审核意见:系主任签名:年 月 日注:开题报告应在指导教师指导下由学生填写,经指导教师及系审核后生效。