收藏 分享(赏)

嵌入式系统设计11792new.doc

上传人:dreamzhangning 文档编号:2302022 上传时间:2018-09-10 格式:DOC 页数:5 大小:27.50KB
下载 相关 举报
嵌入式系统设计11792new.doc_第1页
第1页 / 共5页
嵌入式系统设计11792new.doc_第2页
第2页 / 共5页
嵌入式系统设计11792new.doc_第3页
第3页 / 共5页
嵌入式系统设计11792new.doc_第4页
第4页 / 共5页
嵌入式系统设计11792new.doc_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

1、题 目: 1616的点阵显示设计 指导老师: 贺攀峰设计内容与设计要求一设计内容用一个 1616 的点阵使用逐列循环扫描的方式不间断的显示你姓名的全部大写拼音字母。二、设计要求:1、 设计思路清晰,给出整体设计框图;2、 设计各单元电路,完成其功能仿真和编译并生成低层模块;3、 完成顶层设计并编译通过;4、 完成设计下载并调试电路;5、 写出设计报告;题 目:十字路口的交通信号灯的控制电路设计指导老师: 贺攀峰设计内容与设计要求一设计内容1. 设计制作一块十字路口的交通信号灯的控制电路的专用芯片。2. A 方向和 B 方向各设置红(R) 、黄(Y) 、绿(G)三盏灯,三盏灯按合理的顺序亮灭,并

2、能将灯亮的时间以倒计时的方式显示出来。3. 两个方向各灯的时间可方便地进行设置和修改。假设 A 方向为主干道,车流量大,A 方向通行时间比 B 方向长。设 A 方向每次至少通行 t1 秒,B 方向每次至多通行 t2 秒,黄灯亮t 秒。二、设计要求:1、 设计思路清晰,给出整体设计框图;2、 设计各单元电路,完成其功能仿真和编译并生成低层模块;3、 完成顶层设计并编译通过;4、 完成设计下载并调试电路;5、写出设计报告;题 目:基于 CPLD 的简易数字频率计指导老师: 陈爱萍一设计内容数字频率计是一种用数字显示的频率测量仪表,它不仅可以测量正弦信号、方波信号的频率,还可以测量如机械振动次数、物

3、体转动次数、单位时间里经过传送带的产品数量等多种物理量。技术指标:() 、频率测量范围:1/109999Hz。() 、输入被测信号幅度 Vi100mV。() 、测量 1s 和 10s 时间内的脉冲数。() 、显示时间分“手动”和“自动”两档。二、设计要求:1、 设计思路清晰,给出整体设计框图;2、 设计各单元电路,完成其功能仿真和编译并生成低层模块;3、 完成顶层设计并编译通过;4、 完成设计下载并调试电路;5、 写出设计报告。题 目:基于 CPLD 的智力竞赛抢答器指导老师: 陈爱萍一设计内容1. 设计一智力竞赛抢答器,可同时供 8 名选手参加比赛。2. 给节目主持人设置一个控制开关,控制系

4、统清零和抢答开始。3. 抢答器具有锁存功能和显示功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在 LED 数码管上显示选手编号,同时扬声器响,禁止其他选手抢答。4. 抢答器具有抢答定时功能,时间由主持人确定。5. 参赛选手在设定的时间内抢答有效,定时器停止工作。6. 如果定时时间到,无人抢答,本次抢答无效,系统报警,并封锁输入电路,禁止超时抢答,定时器显示 00 。7. 为每组设计一个计分电路,0999 分,可加分,也可减分。二、设计要求:1、 设计思路清晰,给出整体设计框图;2、 设计各单元电路,完成其功能仿真和编译并生成低层模块;3、 完成顶层设计并编译通过;4、 完成设计下载并

5、调试电路;5、 写出设计报告;题 目:基于 CPLD 的数字跑表 指导老师:林 愿 一设计内容1. 设计制作一块体育比赛的数字秒表专用芯片;2. 能准确计时并显示;3. 开机显示 00.00.00;4. 用户可随时清零、暂停、计时;5. 最大计时 59 分 59.99 秒,最小精确到 0.01 秒;二、设计要求:1、 设计思路清晰,给出整体设计框图;2、 设计各单元电路,完成其功能仿真和编译并生成低层模块;3、 完成顶层设计并编译通过;4、 完成设计下载并调试电路;5、 写出设计报告;题 目:基于 CPLD 的出租车计费器指导老师:林 愿 一设计内容(1) 实现计费功能,计费标准为:按行驶里程

6、计费,起步价为 7.00 元,并在车行3Km 后按 2.20 元/Km 计费,当计费器达到或超过 20 元时,每公里加收 50的车费,车停止不计费。(2) 现场模拟功能:能模拟汽车起动、停止、暂停以及加速等状态。(3) 按计动态扫描电路,将车费和路程显示出来,各有两位小数。二、设计要求:1、 设计思路清晰,给出整体设计框图;2、 设计各单元电路,完成其功能仿真和编译并生成低层模块;3、 完成顶层设计并编译通过;4、 完成设计下载并调试电路;5、 写出设计报告;题 目:基于 CPLD 的数字锁指导老师: 陈军根一设计内容设计一个二位十进制数字锁,并验证其操作。具体要求如下:(1) 开锁代码为二位

7、十进制数,当输入代码的位数和位值与锁内给定的密码一致,且按规定程序开锁时,方可开锁,并点亮开锁指示灯 LT。否则,系统进入“错误”状态,并发出报警信号。(2) 开锁程序由设计者确定,并要求锁内给定的密码是可调的,且预置方便,保密性好。(3) 并行数字锁的报警方式是点亮指示灯 LF,并使喇叭鸣叫来报警,直到按下复位开关,报警才停止。此时,数字锁又自动进入等待下一次开锁的状态。二、设计要求:1、 设计思路清晰,给出整体设计框图;2、 设计各单元电路,完成其功能仿真和编译并生成低层模块;3、 完成顶层设计并编译通过;4、 完成设计下载并调试电路;5、 写出设计报告;题 目:基于 CPLD 的棋类竞赛

8、计时钟指导老师: 陈军根一设计内容设计并制作一个用于棋类比赛的计时钟系统,功能要求如下:1. 该计时钟可分别完成甲乙对规定用时的计时和规定时间用完后的读秒计时。2. 规定甲乙双方各有 2 小时比赛规定用时,分别设计各方的用时定时器,并用数码管显示各方已用的时、分从 0:001:59 计时间隔为 1S。3. 2 小时规定时间用完后,每方限定在 30 秒内必须下出一步棋,此时定时器将完成对读秒时间的 30S 倒计时,并数码管显示此时过程 3000。若计时到零,则发生警报信号该方超时负。4. 各定时器设置计时暂停/继续键,在规定时间计时时,该键的作用为暂停本方计时,并继续对方计时;在读秒时间计时时,该键的作用为复位本方计时起始点 29S,并启动对方定时器。二、设计要求:1、 设计思路清晰,给出整体设计框图;2、 设计各单元电路,完成其功能仿真和编译并生成低层模块;3、 完成顶层设计并编译通过;4、 完成设计下载并调试电路;5、 写出设计报告;

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 大学课件

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报