实验二 编、译码及代码转换一、实验目的设计实现一个译码器;设计实现一个余三码编码器;设计实现一个将余三码转换成8421码的代码转换电路。二、实验仪器及设备1、数字逻辑实验箱EEEC-010B 1台2、万用表1只3、元器件:74147 1块,7483 1块,74LS00 2块4、导线若干三、预备知识1、余3码是8421 BCD码的每个码组加3 (0011)形成的。余3码也具有对9互补的特点,即它也是一种9的自补码,常用于BCD码的运算电路中。2、四位二进制全加器7483。图2.1 7483 引脚图3、编码器74LS147。图2.2 74LS147引脚图四、实验内容 1、验证编码器74LS147的功能。 2、用7483,设计实现一个将余三码转换成8421码的代码转换电路。3、用7483和74LS147,设计实现一个余三码编码器。