收藏 分享(赏)

AD5755中文手册.pdf

上传人:精品资料 文档编号:11094817 上传时间:2020-02-06 格式:PDF 页数:48 大小:1.67MB
下载 相关 举报
AD5755中文手册.pdf_第1页
第1页 / 共48页
AD5755中文手册.pdf_第2页
第2页 / 共48页
AD5755中文手册.pdf_第3页
第3页 / 共48页
AD5755中文手册.pdf_第4页
第4页 / 共48页
AD5755中文手册.pdf_第5页
第5页 / 共48页
点击查看更多>>
资源描述

1、特性 16位分辨率和单调性 用于热管理的动态电源控制 电流和电压输出引脚可连接到一个引脚 电流输出范围:0 mA 至20 mA、4 mA 至20 mA或0 mA 至 24 mA 总不可调整误差(TUE):0.05%(最大值) 电压输出范围(含20%超量程):0 V 至5 V 、0 V 至10 V 、5 V和10 V 总不可调整误差(TUE):0.04%(最大值) 用户可编程失调与增益 片内诊断 片内基准电压源(10 ppm/C,最大值) 温度范围:40C至+105C 应用 过程控制 执行器控制 PLC(可编程控制器) 概述 AD5755 是一款四通道、电压和电流输出DAC ,采用26.4 V

2、至+33V 电源供电。在电流模式下,片内动态电源 控 制 功 能 利用一个针对最小片内功耗而优化的DC-DC 升压转换器, 在7.4 V至29.5 V范围内调节输出驱动器的电压,使封装功 耗最小。 该器件采用多功能三线式串行接口,能够以最高30MHz 的 时 钟速率工作,并与标 准SPI 、QSPI 、MICROWIRE 、 DSP和微控制器接口标准兼容。该接口还提供可 选 的 CRC-8分组错误校验功能,以及用于监控接口活动的看门 狗定时器。 产品聚焦 1. 用于热管理的动态电源控制 2. 16位性能 3. 多通道 配套产品 产品系列:AD5755-1、AD5757 外部基准电压源:ADR4

3、45、ADR02 数字隔离器:ADuM1410、ADuM1411 电源:ADP2302、ADP2303 其他配套产品参见AD5755产品页面 AD5755Rev. 0 Information furnished by Analog Devices is believed to be accurate and reliable. However , no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third par

4、ties that may result from its use. Speci cations subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. T rademarks and registered trademarks are the property of their respective owners. One Technology Way, P.O. Box 91

5、06, Norwood, MA 02062-9106, U.S.A. Tel: 781.329.4700 Fax: 781.461.3113 2011 Analog Devices, Inc. All rights reserved. 07304-100 AD5755 AV SS 15V AGND AV DD +15V AV CC 5.0V DV DD DGND LDAC CLEAR SCLK SDIN SYNC SDO FAULT DC-TO-DC CONVERTER DIGITAL INTERFACE REFERENCE CURRENT AND VOLTAGE OUTPUT RANGE

6、SCALING ALERT REFOUT REFIN AD1 AD0 DAC A SW x V BOOST_x GAIN REG A OFFSET REG A R SET_x +V SENSE_x V SENSE_x V OUT_x I OUT_x DAC CHANNEL B DAC CHANNEL A DAC CHANNEL C DAC CHANNEL D 7.4V TO 29.5V + NOTES 1. x = A, B, C, AND D. 中文版数据手册是英文版数据手册的译文,敬请谅解 翻 译中可能存在的语 言 组 织 或翻译 错 误 , 不 对 翻 译中存 在 的 差 异 或 由 此

7、 产 生 的 错 误 负 责。如需 确 认 任 何 词 语 的 准 确 性 , 请 参 考 提 供的最新英文版数据手册。 四通道、16位、串行输入、4-20 mA和 电压输出DAC,提供动态电源控制 功能框图 图1 Rev. 0 | Page 2 of 48 修订历史 2011年5月修订版0:初始版 特性.1 应用.1 概述.1 产品聚焦1 配套产品1 功能框图1 修订历史2 详细功能框图 .3 技术规格4交流工作特性.7时序特性 .8 绝对最大额定值 11ESD警告 . 11 引脚配置和功能描述 . 12 典型工作特性 15电压输出 15电流输出 19DC-DC模块 . 23基准电压源 24

8、一般特性 25 术语 26 工作原理. 28 DAC架构. 28AD5755上电状态 28串行接口 29传递函数 29 寄存器 . 30正确写入/使能输出的编程序列 . 31更改和重新编程范围 31数据寄存器 32控制寄存器 34 目录回读操作 37 产品特性. 39 输出故障. 39电压输出短路保护. 39数字失调和增益控制 39写入期间回读状态. 39异步清零 40分组差错校验 40看门狗定时器 40输出报警 40内部基准电压 40外部电流设置电阻. 40数字压摆率控制 . 41功耗控制 41DC-DC转换器. 41AI cc 电源要求静态. 43AI cc 电源要求压摆率 43 应用信息

9、. 45相同引脚上的电压和电流输出范围 45采用内部RSET的电流输出模式 45精密基准电压源的选择 45驱动感性负载 46瞬态电压保护 46微处理器接口 46布局布线指南 46电流隔离接口 47 外形尺寸. 48订购指南 48 AD5755 AD5755Rev. 0 | Page 3 of 48 详细功能框图 AD5755 AV SS 15V AGND AV DD +15V AV CC 5.0V DV DD DGND LDAC CLEAR SCLK SDIN SYNC SDO FAULT DC-TO-DC CONVERTER POWER CONTROL INPUT SHIFT REGISTE

10、R AND CONTROL STATUS REGISTER POWER-ON RESET REFERENCE BUFFERS DAC REG A INPUT REG A VREF WATCHDOG TIMER (SPI ACTIVITY) VOUT RANGE SCALING ALERT REFOUT REFIN AD1 AD0 DAC A 16 16 SW A V BOOST_A GAIN REG A OFFSET REG A R1 R2 R3 R SET_A V OUT_A I OUT_B , I OUT_C , I OUT_D R SET_B , R SET_C , R SET_D +V

11、 SENSE_B , +V SENSE_C , +V SENSE_D V OUT_B , V OUT_C , V OUT_D I OUT_A +V SENSE_A V SENSE_A DAC CHANNEL B DAC CHANNEL A DAC CHANNEL C DAC CHANNEL D SW B , SW C , SW D V BOOST_B , V BOOST_C , V BOOST_D 7.4V TO 29.5V REG V SEN1 V SEN2 + 07304-001图2 Rev. 0 | Page 4 of 48 表1 参 数 1最小值 典型值 最大值 单位 测试条件/ 注

12、释0 5 V 0 10 V 5 +5 V 0 1 电压输出输出电压范围 分辨率+10 V 0 6 V 0 12 V 6 +6 V 2 1 +12 V 16 Bits AVSS = 15 V, 0.04 +0.04 % FSR 0.03 0.0032 +0.03 % FSR TA = 25C 0.25 +0.25 % FSR 0.075 0.02 +0.075 % FSR TA = 25C 35 ppm FSR 0.006 0.0012 +0.006 % FSR 0.008 0.0012 +0.008 % FSR 1 +1 LSB 0.03 0.002 +0.03 % FSR 2 ppm FSR

13、/C 0.03 0.002 +0.03 % FSR 1 ppm FSR/C 0.03 0.002 +0.03 % FSR 2 ppm FSR/C 0.03 0.004 +0.03 % FSR 3 ppm FSR/C 0.03 0.002 +0.03 % FSR 2 ppm FSR/C 1 2.2 V 1 1.4 V 20 ppm FSR 12/6 16/8 mA 1 k AD5755 技术规格 AV DD= V BOOST_x = 15 V;AV SS= 15 V;DV DD = 2.7 V至5.5 V;AV CC= 4.5 V至5.5 V;DC-DC转换器禁用;AGND = DGND = G

14、NDSWx = 0 V;REFIN = 5 V;电压输出:R L= 1 k,CL = 220 pF;电流输出:R L= 300 ;除非另有说明,所有规格均为T MIN 至T MAX 。 1000小时后漂移,刻度输出,T J = 150C, AV SS= 15 V 用户可编程,默认值为16 mA(典型值) 额定性能 1000小时后漂移,T J = 150C 范围:0 V至5 V、0 V至10 V、5 V、10 V 超量程 保证单调性 有负载和无负载 AV DD 必须至少具有2.2 V的输出上裕量 AV DD /AV SS 必须至少具有2.2 V的输出上裕量 AV DD 必须至少具有2.2 V的输

15、出上裕量 AV DD /AV SS 必须至少具有2.2 V的输出上裕量 精度总不可调整误差(TUE)B级A级TUE长期稳定性相对精度(INL)微分非线性(DNL)零刻度误差零刻度TC 2双极性零刻度误差双极性零刻度TC 2失调误差失调TC 2增益误差增益TC 2满刻度误差满刻度TC 2 输出特性 2上裕量下裕量输出电压漂移与时间的关系短路电流负载 Rev. 0 | Page 5 of 48 10 nF 2 F 0.06 50 V/V 24 V 0 24 mA 0 20 mA 4 20 mA 16 Bits 0.05 0.009 +0.05 % FSR 0.2 0.04 +0.2 % FSR 1

16、00 ppm FSR 0.006 +0.006 % FSR 1 +1 LSB 0.05 0.005 +0.05 % FSR 4 ppm FSR/C 0.05 0.004 +0.05 % FSR 3 ppm FSR/C 0.05 0.008 +0.05 % FSR 5 ppm FSR/C 0.0005 % FSR 0.14 +0.14 % FSR 0.11 0.009 +0.11 % FSR TA = 25C 0.35 +0.35 % FSR 0.2 +0.04 +0.2 % FSR TA = 25C 180 ppm FSR 0.006 +0.006 % FSR 0.004 +0.004 % F

17、SR TA = 25C 1 +1 LSB 0.05 +0.05 % FSR 0.04 0.007 +0.04 % FSR TA = 25C 6 ppm FSR/C 0.12 +0.12 % FSR 0.06 0.002 +0.06 % FSR TA = 25C 9 ppm FSR/C 0.14 +0.14 % FSR 0.1 0.007 +0.1 % FSR TA = 25C 14 ppm FSR/C 0.011 % FSR AD5755 参 数 1 最小值 典 型 值 最大值 单位 测试条件/ 注 释 容性负载稳定性 直流输出阻抗 直流电源抑制比 直流串扰 电流输出输出电流范围分辨率 内部R

18、 SET 保证单调性 1000小时后漂移,T J= 150C 外部R SET 保证单调性 1000小时后漂移,T J= 150C 假设为理想电阻 连接220 pF外部补偿电容 精度(外部R SET )总不可调整误差(TUE)B级A级TUE长期稳定性相对精度(INL)微分非线性(DNL)失调误差失调误差漂移 2增益误差增益TC 2满刻度误差满刻度TC 2直流串扰 精度(内部R SET )总不可调整误差(TUE) 3, 4B级A级TUE长期稳定性相对精度(INL)相对精度(INL)微分非线性(DNL)失调误差 3, 4失调误差漂移 2增益误差增益TC 2满刻度误差 3, 4满刻度TC 2直流串扰

19、4 Rev. 0 | Page 6 of 48 VBOOST_x 2.4 VBOOST_x 2.7 V 90 ppm FSR 140 ppm FSR 1000 100 M 0.02 1 A/V 4.95 5 5.05 V 45 150 M 4.995 5 5.005 V TA = 25C 10 5 +10 ppm/C 7 V p-p 100 nV/Hz 180 ppm 1000 nF 9 mA 10 mA 3 ppm/V 95 ppm/mA 160 ppm 5 ppm 0.425 10 nA 0.8 A 11.5 13 14.5 MHz 89.6 % 2 V 0.8 V 1 +1 A 2.6

20、pF 0.4 V DVDD 0.5 V 1 +1 A 2.5 pF AD5755 参 数 1 最小值 典型值 最大值 单位 测试条件/ 注 释 输出特性 2 电流环路顺从电压 输出电流漂移与时间的关系 阻性负载输出阻抗 直流电源抑制比 基准电压输入/输出 基准输入 2 基准输入电压 直流输入阻抗 基准输出 输出电压 基准 TC 2 输出噪声(0.1 Hz至10 Hz )2 噪声频谱密度输出电压漂移与时间的关系 2 2 容性负载 2 负载电流 短路电流 电压调整率 2 负载调整率 2 热滞 2 DC-DC 开关 开关导通电阻 开关漏电流 峰值电流限制 振荡器 振荡器频率 最大占空比 数字输入 2

21、 V IH ,输入高电压 V IL ,输入低电压 输入电流 引脚电容 数字输出 2 SDA、ALERT V OL ,输出低电压 V OH ,输出高电压高阻抗漏电流 高阻抗输出电容 1000小时后漂移,刻度输出,T J= 150C 外部R SET 内部R SET DC-DC转换器的最大负载为1 k,选择时不超过合规 要求即可;参见图52和表25中的 DC-DC MaxV位。 额定性能 10 kHz时 1000小时后漂移,T J= 150C 见图63 见图64 见图63 第一温度周期 第二温度周期 该振荡器经分频后,给DC-DC转换器提供开关频率410 kHz DC-DC开关频率 符合JEDEC标

22、准 每引脚 每引脚 吸电流 源电流 Rev. 0 | Page 7 of 48 0.4 V 0.6 V 3.6 V AVDD 9 33 V AVSS 26.4 10.8 V DVDD 2.7 5.5 V AVCC 4.5 5.5 V AIDD 8.6 10.5 mA 7 7.5 mA AISS 11 8.8 mA 1.7 mA DICC 9.2 11 mA AICC 1 mA IBOOST 52.7 mA 1 mA 173 mW 表2 11 s 18 s 13 s 1.9 V/s 150 nV-sec 6 nV-sec 25 mV 1 nV-sec 2 nV-sec 0.15 LSB p-p

23、150 nV/Hz 83 dB AD5755 参 数 1 最小值 典型值 最大值 单位 测试条件/ 注 释 参 数 1 最小值 典型值 最大值 单位 测试条件/ 注 释 FAULTV OL ,输出低电压V OL ,输出低电压V OH ,输出高电压 电源要求 功耗 10 k上拉电阻,至DV DD 2.5 mA时 10 k上拉电阻,至DV DD 所有通道均为电压输出模式,输出端空载, 电源电压范围内 所有通道均为电流输出模式 所有通道均为电压输出模式,输出端空载, 电源电压范围内 所有通道均为电流输出模式 V IH= DV DD ,V IL= DGND,内部振荡器处于运行状 态,电源电压范围内输出

24、端空载,电源电压范围内 每通道,电压输出模式,输出端空载,电源电压 范围内 每通道,电流输出模式 AV DD= 15 V,AV SS= 15 V,DC-DC转换器使能, 电流输出模式,输出禁用 1温度范围:40C至+105C,典型值+25C。 2通过设计和特性保证,未经生产测试。 3针对采用内部R SET 的电流输出,失调、满刻度和TUE测量不包括直流串扰。测量在所有4个通道均使能并加载相同代码的情况下进行。 4有关直流串扰的详细说明,参见“采用内部R SET 的电流输出模式”部分。 5图54、图55、图56和图57所示的效率曲线包括IB OOST 静态电流。 交流工作特性 AV DD= V

25、BOOST_x = 15 V ;AV SS= 15 V ;DV DD = 2.7 V 至5.5 V ;AV CC= 4.5 V 至5.5 V ;DC-DC转换器禁用;AGND = DGND = GNDSWx = 0 V;REFIN = 5 V;电压输出:R L= 2 k,CL = 220 pF;电流输出:R L= 300 ;除非另有说明,所有规格均为T MIN 至T MAX 。 动态性能 电压输出 输出电压建立时间 压摆率 上电毛刺能量 数模转换毛刺能量 毛刺脉冲峰值幅度 数字馈通 DAC间串扰 输出噪声(0.1 Hz至10 Hz带宽)输出噪声频谱密度 交流电源抑制比 5 V阶跃至0.03%

26、FSR,0 V至5 V范围 10 V阶跃至0.03% FSR,0 V至10 V范围 100 mV阶跃至1 LSB(16位LSB),0 V至10 V范围0 V至10 V范围 0 V至10 V范围 16位LSB,0 V至10 V范围测量条件:10 kHz、中间电平输出、0 V至10 V范围200 mV、50 Hz/60 Hz正弦波叠加于电源电压上 Rev. 0 | Page 8 of 48 15 s ms 0.15 LSB p-p 0.5 nA/Hz Table 3. t1 33 ns min t2 13 ns min t3 13 ns min t4 13 ns min t5 13 ns min

27、t6 198 ns min t7 5 ns min t8 5 ns min t9 20 s min 5 s min t10 10 ns min t11 500 ns max t12 See the AC Performance Characteristics section s max t13 10 ns min t14 5 s max t15 40 ns max t16 21 s min 5 s min t17 500 ns min t18 800 ns min t19 420 s min 5 s min AD5755 参数 1 参数 1, 2, 3 单位 描述 在T MIN 、T MAX

28、时的限值 最小值 典型值 最大值 单位 测试条件/ 注释 电流输出输出电流建立时间输出噪声(0.1 Hz至10 Hz带宽)输出噪声频谱密度 至0.1% FSR(0 mA至24 mA) 参见图48、图49和图50 16位LSB,0 mA至24 mA范围 测量条件:10 kHz、中间电平输出、 0 mA至24 mA范围 SCLK周期时间 SCLK高电平时间 SCLK低电平时间 SYNC 下降沿到SCLK下降沿建立时间 第24/32个SCLK下降沿到SYNC上升沿(见图77) SYNC 高电平时间 数据建立时间 数据保持时间 SYNC 上升沿到LDAC下降沿(全部DAC更新,或者任意通道使能数字压摆

29、率控制) SYNC 上升沿到LDAC下降沿(单个DAC更新) LDAC 低电平脉冲宽度 LDAC 下降沿到DAC输出响应时间 DAC输出建立时间CLEAR高电平时间 CLEAR激活时间 SCLK上升沿到SDO有效 SYNC 上升沿到DAC输出响应时间(LDAC = 0)(全部DAC更新) SYNC 上升沿到DAC输出响应时间(LDAC = 0)(单个DAC更新) LDAC 下降沿到SYNC上升沿 RESET 脉冲宽度 SYNC 高电平到下一个SYNC低电平(数字压摆率控制使能)(全部DAC更新) SYNC 高电平到下一个SYNC低电平(数字压摆率控制禁用)(单个DAC更新) 参见测试条件 /注

30、释 时序特性 AV DD= V BOOST_x = 15 V;AVSS = 15 V;DVDD = 2.7 V至5.5 V;AVCC = 4.5 V至5.5 V;DC-DC转换器禁用;AGND = DGND = GNDSWx = 0 V;REFIN = 5 V;电压输出:R L = 1 k,CL = 220 pF;电流输出:R L= 300 ;除非另有说明,所有规格均为TMIN 至TMAX。 1通过设计和特性保证,但未经生产测试。 1通过设计和特性保证,但未经生产测试。 2所有输入信号均指定t RISE= t FALL= 5 ns(10%至90% DV DD )并从1.2 V电平起开始计时。

31、3参见图3、图4、图5和图6。 4此特性适用于LDAC在写周期保持低电平时;否则参见t 9 。 Rev. 0 | Page 9 of 48 MSB SCLK SYNC SDIN LDAC LDAC = 0 CLEAR 1 2 24 LSB t 1 V OUT_x V OUT_x V OUT_x t 4 t 6 t 3 t 2 t 5 t 8 t 7 t 10 t 9 t 10 t 11 t 12 t 12 t 16 t 19 t 17 t 13 RESET t 18 t 14 07304-002SYNC MSB MSB LSB LSB INPUT WORD SPECIFIES REGISTER

32、 TO BE READ NOP CONDITION t 6 t 15 SDIN MSB MSB LSB LSB UNDEFINDED SELECTED REGISTER DATA CLOCKED OUT SDO SCLK 24 24 1 1 07304-003AD5755 图4. 回读时序图 图3. 串行接口时序图 Rev. 0 | Page 10 of 48 SDO DISABLED R/W SDIN SCLK SYNC SDO 1 2 MSB DUT_ AD1 SDO_ ENAB DUT_ AD0 X X X DB15 DB14 DB1 DB0 STATUS STATUS STATUS S

33、TATUS 07304-004200A I OL 200A I OH V OH(MIN) OR V OL(MAX) TO OUTPUT PIN C L 50pF 07304-005AD5755 图 6. SDO时序图负载电路 图5. 写入期间回读状态 Rev. 0 | Page 11 of 48 表4 参 数 额定值 ESD警告 绝对最大额定值 除非另有说明,T A= 25C。100 mA以下的瞬态电流不会造 成SCR闩锁。 注意,超出上述绝对最大额定值可能会导致器件永久性损 坏。这只是额定最值,不表示在这些条件下或者在任何其 它超出本技术规范操作章节中所示规格的条件下,器件能 够正常工作。长

34、期在绝对最大额定值条件下工作会影响器 件的可靠性。 ESD(静电放电)敏感器件。 带电器件和电路板可能会在没有察觉的情况下放电。 尽管本产品具有专利或专有保护电路,但在遇到高能 量ESD时,器件可能会损坏。因此,应当采取适当的 ESD防范措施,以避免器件性能下降或功能丧失。 1为使结温低于125C,必须降低芯片额定功耗。 2基于JEDEC 4层测试板 AV DD 、V BOOST_x 至AGND、DGND 0.3 V至+33 V AV SS 至AGND、DGND +0.3 V至28 V AV DD 至AV SS 0.3 V至+60 V AV CC 至AGND 0.3 V至+7 V DV DD

35、至DGND 0.3 V至+7 V 数字输入至DGND 0.3 V至DV DD+ 0.3 V或+7 V(取较小者) 数字输出至DGND 0.3 V至DV DD+ 0.3 V或+7 V(取较小者) REFIN、REFOUT至AGND 0.3 V至AV DD+ 0.3 V或+7 V(取较小者) V OUT_x 至AGND AV SS 至V BOOST_x 或33 V(若使用DC-DC电路) +V SENSE_x 、V SENSE_x 至AGND AV SS 至V BOOST_x 或33 V(若使用DC-DC电路) I OUT_x 至AGND AV SS 至V BOOST_x 或33 V(若使用DC-

36、DC电路) SWx至AGND 0.3 V至+33 V AGND、GNDSWx至DGND 0.3 V至+0.3 V 工作温度范围(T A ) 工业 1 C 0 4 至+105C 存储温度范围 65C至+150C 结温(T J 最大值) 125C 64引脚LFCSP JA 热阻 2 W / C 0 2 功耗 (T J max T A )/ JA 引脚温度 JEDEC工业标准 焊接 J-STD-020 Rev. 0 | Page 12 of 48 引脚配置和功能描述17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 POC RESET AV DD COMP

37、 LV_A V SENSE_A +V SENSE_A COMP DCDC_A V BOOST_A V OUT_A I OUT_A AV SS COMP LV_B V SENSE_B +V SENSE_B V OUT_B COMP DCDC_B 64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49 R SET_C R SET_D REFOUT REFIN COMP LV_D V SENSE_D +V SENSE_D COMP DCDC_D V BOOST_D V OUT_D I OUT_D AV SS COMP LV_C V SENSE_C +V SEN

38、SE_C V OUT_C 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 R SET_B R SET_A REFGND REFGND AD0 AD1 SYNC SCLK SDIN SDO DV DD DGND LDAC CLEAR ALERT FAULT COMP DCDC_C I OUT_C V BOOST_C AV CC SW C GNDSW C GNDSW D SW D AV SS SW A GNDSW A GNDSW B SW B AGND V BOOST_B I OUT_B 48 47 46 45 44 43 42 41 40 39 38 37 36 3

39、5 34 33 AD5755 TOP VIEW (Not to Scale) PIN 1 INDICATOR NOTES 1. THIS EXPOSED PADDLE SHOULD BE CONNECTED TO THE POTENTIALOF THE AV SSPIN, OR, ALTERNATIVELY, IT CAN BE LEFT ELECTRICALLY UNCONNECTED. IT IS RECOMMENDED THAT THE PADDLE BE THERMALLY CONNECTED TO A COPPER PLANE FOR ENHANCED THERMAL PERFORM

40、ANCE. 07304-006表5. 引脚功能描述 引脚编号 引脚名称 描述 AD5755 图7. 引脚配置 1 R SET_B 可将一个外部精密、低漂移、15 k电流设置电阻连接到此引脚,提高I OUT_B 温度漂移性能。参见“ 产品特性” 部分。 2 R SET_A可将一个外部精密、低漂移、15k电流设置电阻连接到此引脚,提高I OUT_A 温度漂移性能。参见“ 产品特性” 部 分。 3 REFGND 内部基准电压源的地基准点。 4 REFGND 内部基准电压源的地基准点。 5 AD0 片上待测器件(DUT)的地址解码引脚。 6 AD1 片上DUT的地址解码引脚。 7 SYNC 低电平输入

41、有效。这是串行接口的帧同步信号。当SYNC处于低电平时,数据在SCLK下降沿输入。 8 SCLK 串行时钟输入。数据在SCLK的上升沿输入移位寄存器。此引脚的工作时钟速率最高达30 MHz。 9 SDIN 串行数据输入。数据必须在SCLK的下降沿有效。 10 SDO 串行数据输出。用于以回读模式从串行寄存器逐个输出数据。参见图4和图5。 11 DV DD数字电源。电压范围为2.7 V至5.5 V。 12 DGND 数字地。 13 LDAC 加载DAC,低电平输入有效。用于更新DAC寄存器和DAC输出。当永久接为低电平时,在SYNC的上升沿更新所 寻址的DAC数据寄存器。如果LDAC在写入周期保

42、持高电平,DAC输入寄存器会更新,但DAC输出直到LDAC的下 降沿才会更新(参见图3)。利用该模式可以同时更新所有模拟输出。LDAC引脚不能悬空。 14 CLEAR 高电平有效边沿敏感输入。置位该引脚可将输出电流和电压设为预编程的清零代码位设置。只有已使能清零功 能的通道才会被清零。更多详情参见“产品特性”部分。当CLEAR功能激活时,不能向DAC输出寄存器写入数据。 Rev. 0 | Page 13 of 48 AD5755 15 ALERT 高电平有效输出。当接口引脚在预定时间内无SPI活动时,该引脚将被置位。更多详情参见“产品特性”部分。 16 FAULT 低电平有效输出。当检测到电流

43、模式的开路或电压模式的短路时,或者检测到PEC错误或者过温状态时,该引 脚将被置位低电平(详见“产品特性”部分)。开漏输出。 17 POC 上电条件。该引脚决定上电条件,在上电期间或器件复位后读取。如果POC = 0,则器件上电时,其电压和电 流通道均为三态模式。如果POC = 1,则器件上电时,电压输出通道上有一个接地的30k下拉电阻,电流通道 为三态模式。 18 RESET 硬件复位,低电平有效输入。 19 AV DD正模拟电源。电压范围为9 V至33 V。 20 COMP LV_AV OUT_A 输出缓冲的可选补偿电容连接。在此引脚与V OUT_A 引脚之间连接一个220 pF电容允许电

44、压输出驱动最高2 F。应注意,增加此电容会降低输出放大器的带宽,从而增加建立时间。 21 V SENSE_A V OUT_A 负电压输出负载连接的检测连接。为保证额定工作性能,此引脚必须保持在AGND的3.0 V范围内。 22 +V SENSE_AV OUT_A 正电压输出负载连接的检测连接。 23 COMP DCDC_ADC-DC补偿电容。应将一个10 nF电容连接在此引脚与地之间。用于调节通道A DC-DC转换器的反馈环路。或 者,当采用外部补偿电阻时,将一个电阻与一个电容串联起来,然后连接在此引脚与地之间(详见“产品特性” 部分中的“DC-DC转换器补偿电容”和“AICC电源要求压摆率”

45、部分)。 24 V BOOST_A通道A电流输出级的电源引脚(见图72)。同时也是V OUT_x 级的电源引脚,由DC-DC转换器调节至15V。若要使用 器件的DC-DC功能,须按照图78所示进行连接。 25 V OUT_ADAC通道A的缓冲模拟输出电压。 26 I OUT_ADAC通道A的电流输出引脚。 27 AVSS 负模拟电源引脚。电压范围为10.8 V至26.4 V。 28 COMP LV_BV OUT_B 输出缓冲的可选补偿电容连接。在此引脚与V OUT_B 引脚之间连接一个220 pF电容允许电压输出驱动最 高2 F。应注意,增加此电容会降低输出放大器的带宽,从而增加建立时间。 2

46、9 V SENSE_B V OUT_B 负电压输出负载连接的检测连接。为保证额定工作性能,此引脚必须保持在AGND的3.0 V范围内。 30 +V SENSE_B V OUT_B 正电压输出负载连接的检测连接。 31 V OUT_BDAC通道B的缓冲模拟输出电压。 32 COMP DCDC_B DC-DC补偿电容。应将一个10 nF电容连接在此引脚与地之间。用于调节通道B DC-DC转换器的反馈环路。或 者,当采用外部补偿电阻时,将一个电阻与一个电容串联起来,然后连接在此引脚与地之间(详见“产品特性” 部分中的“DC-DC转换器补偿电容”和“AICC电源要求压摆率”部分)。 33 I OUT_

47、B DAC通道B的电流输出引脚。 34 V BOOST_B 通道B电流输出级的电源引脚(见图72)。同时也是V OUT_x 级的电源引脚,由DC-DC转换器调节至15V。若要使用 器件的DC-DC功能,须按照图78所示进行连接。 35 AGND 模拟电路的地参考点。此引脚必须连接到0 V。 36 SW B通道B DC-DC电路的开关输出引脚。若要使用器件的DC-DC功能,须按照图78所示进行连接。 37 GNDSW B DC-DC开关电路的地连接引脚。此引脚应始终连接到地。 38 GNDSW A DC-DC开关电路的地连接引脚。此引脚应始终连接到地。 39 SW A通道A DC-DC电路的开关

48、输出引脚。若要使用器件的DC-DC功能,须按照图78所示进行连接。 40 AV SS 负模拟电源引脚。电压范围为10.8 V至26.4 V。如果在单极性电源模式下使用器件,此引脚可以连接到0 V。 41 SW D通道D DC-DC电路的开关输出引脚。若要使用器件的DC-DC功能,须按照图78所示进行连接。 42 GNDSW DDC-DC开关电路的地连接引脚。此引脚应始终连接到地。 43 GNDSW CDC-DC开关电路的地连接引脚。此引脚应始终连接到地。 引脚编号 引脚名称 描述 Rev. 0 | Page 14 of 48 AD5755 引脚编号 引脚名称 描述 44 SW C通道C DC-DC电路的开关输出引脚。若要使用器件的DC-DC功能,须按照图78所示进行连接。 45 AVCC DC-DC电路的电源引脚。 46 V BOOST_C 通道C 电流输出级的电源引脚(见图72)。同时也是V OUT_x 级的电源引脚,由DC-DC转换器调节至15V。若要使用 器件的DC-DC功能,须按照图78所示进行连接。 47 I OUT_CDAC通道C的电流输出引脚。 48 COMP DCDC_CDC-DC补偿电容。应将一个10 nF电容连接在此引脚与地之间。用于调节通道C DC-DC转换器的反馈环路。或 者,当采用外部补偿电阻时,将一个电阻

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报