收藏 分享(赏)

低压电网动态无功补偿装置的设计.doc

上传人:精品资料 文档编号:10984777 上传时间:2020-01-30 格式:DOC 页数:50 大小:899.50KB
下载 相关 举报
低压电网动态无功补偿装置的设计.doc_第1页
第1页 / 共50页
低压电网动态无功补偿装置的设计.doc_第2页
第2页 / 共50页
低压电网动态无功补偿装置的设计.doc_第3页
第3页 / 共50页
低压电网动态无功补偿装置的设计.doc_第4页
第4页 / 共50页
低压电网动态无功补偿装置的设计.doc_第5页
第5页 / 共50页
点击查看更多>>
资源描述

1、青岛理工大学毕业设计(论文)I摘 要本课题研究以低压电网无功补偿改造为背景,研制了一种低压无功功率补偿控制器。作为一种非实时的无功补偿装置,该装置以定时的电网监测数据为依据,以低压电网的无功补偿为对象。本文主要研究了无功补偿对电网性能的改善,以及控制器的软硬件的配置。系统采用 单片机,该单片机是美国 ATMEL 公司生产的低电压,5289CAT高性能的 CMOS 8 位单片机,具有运算速度高,实时性好的特点;软件则使用汇编语言进行编译;人机操作界面采用 LCD 显示,显示效果较好;A/D 转换采用 ,是一款比较实用的 A/D 转换装置。该装置可跟踪电网无功功率0D的变化并自动补偿,实现了无功补

2、偿装置的优化运行,具有体积小、原理简单、智能投切等优点。关键词:无功补偿,单片机,低电压青岛理工大学毕业设计(论文)IIABSTRACTWhat this article studies is based on the alteration of reactive power compensation of low voltage, then design an equipment for reactive power compensation of low voltage. As a kind of reactive power compensation, this equipment is

3、 basis on the electrical network monitor data ,and provides reactive power for citys low voltage power grids. This thesis has discussed the importance of the reactive power compensation for the power grids ,and introduced the hardware and software of the controller.This devices hardware core is AT89

4、C52 SCM ,which has many merits such as high operating speed. This monolithic integrated circuit is the low voltage which American ATMEL Corporation produces, a high performance CMOS 8 monolithic integrated circuits;The software uses the assembly language to carry on the translation;The man-machine o

5、peration contact surface uses the LCD demonstration, the demonstration effect is quite good; A/D transformation uses ADC0809 , it is a section of quite practical A/D switching device. This equipment may track the electrical network reactive power the change and the automatic compensation, and this i

6、nstallment has the volume to be small, the precision is high, the price compared to the higher merit.KEY WORDS: reactive power compensation,SCM(Single Chip Micyoco),low voltage青岛理工大学毕业设计(论文)III目 录摘 要 .IABSTRACT II目 录 III第 1 章 前言 111 无功补偿装置必要性 .112 无功补偿装置的发展史 .213 设计提要 .4第 2 章 无功补偿的理论分析 521 无功补偿的原理 .

7、622 低压电网中的几种无功补偿的方式 .823 确定补偿容量的几种方法 .9231 从提高功率因数需要确定补偿容量 9232 从降低线路有功损耗需要来确定补偿容量 9233 从提高运行电压需要来确定补偿容量 10第 3 章 硬件设计 1231 无功补偿装置的技术要求 .12311 补偿控制应符合技术条件 12312 测量精度 12313 控制器原理 1232 硬件介绍 .13321 微处理器 13322 A/D 转换器选型 17323 看门狗 20324 LCD 显示 .2133 模拟信号调理电路 .23331 电流电压互感器 23332 电压、电流采样及信号处理电路 2434 输出控制电路

8、 .25341 控制电路 25342 固态继电器 26第 4 章 软件设计 2741 功率因数计算 .27青岛理工大学毕业设计(论文)IV42 投切原则 .29第 5 章 结论与展望 31致谢 32参考文献 33附录 1:硬件结构图 .34附图 .34附录 2:软件程序 .35青岛理工大学毕业设计(论文)1第 1 章 前言11 无功补偿装置必要性目前,我国输配电网无功缺乏,备用容量严重不足,无功补偿装置缺少灵活的调节能力,其中由于无功不足原因而产生电压降落、电能传输损耗大、线路输送容量降低和网络稳定性下降等问题表现尤为突出 1。近年来,随着大功率非线性负荷用户的不断增多,对电网的冲击和谐波污染

9、呈不断上升趋势,缺乏无功调节手段造成了母线电压随运行方式的变动很大,导致电网线损增加,使得系统电压合格率不高。此外,电网的发展,系统稳定性问题越发重要。电网的损耗、电压及功角稳定性与无功功率快速、有效提供有关。我国互联电网已经进入了大电网、大机组时代,大量的无功在网间传送,造成了巨大的网络损耗。故此大量的无功不适应于远距离的传输,无功功率一般采取分层分区平衡、就近补偿的原则。在工业应用领域,随着国民经济的发展,大量的冲击性质的负荷如电弧炉、轧机、电气化铁路等接入电网,由于其呈现的冲进性无功特性核非线性负荷特性,对电能质量造成了巨大的污染。主要体现在谐波严重超标,造成变压器、电机、电容器组和线路

10、的损耗加剧,甚至危及设备安全;产生的负序电流对电机等旋转机械产生附加转矩,降低工作效率,增加能耗;由于冲击无功的作用,对电压造成严重的波动和闪变,降低生产效率,单位能耗增加,同时造成产品质量下降。对这些大冲击非线性负荷或不对称负荷应进行就地无功补偿和用电污染治理,即对该类污染从源头进行治理,以达到电能质量治理、节能降耗、增加产量和提高产品质量的目的。近 20 年来,世界各地(包括美国、法国、意大利、英国、俄罗斯、日本等国)发生的由电压稳定和电压崩溃引发的大面积停电事故引起了各国的高度重视。持续了短短 72 小时的 8.14 美加大停电给美国造成了巨大的经济损失和社会影响,这次事故提醒人们,电网

11、运行要有足够的无功备用容量,无功不能靠远距离传输,在电力市场环境下,必须制定统一的法规以激励独立发电商和运营商从维护整个系统安全性的角度提供充足的无功备用。在我国也曾多次发生电压崩溃事故,如 1993 年和 1996 年南方电网的几次事故,这些事故都促使人们采取各种措施以维持电网稳定。无功功率对供电系统和负荷的运行都是十分重要的 2。输电线路中无功功率的存在,不仅占用输电线路和设备容量,并且系统中流动的无功功率会导致电青岛理工大学毕业设计(论文)2压降落,影响电压质量和电力系统的稳定,对用电设备产生影响。因此,在电网规划和运行中,必须控制无功功率,限制其在系统中的流动。据了解,我国每年的电力缺

12、口在 15%左右,同时,每年有 20%以上的电力在输送过程白损耗。无功补偿可以提高功率因数,是一项投资少,收效快的降损节能措施。由于具备改善电能质量、降低电能损耗、挖掘发供电设备潜力、减少用户电费支出等诸多优势,无功补偿的应用开始越来越为区域配网所采纳,而电力电容器市场也由此开辟了更为广泛的发展空间。12 无功补偿装置的发展史早期的无功补偿装置为并联电容器和同步补偿器 3,多用在系统的高压侧进行集中补偿。至今并联电容器仍是一种主要补偿方式,应用范围广泛,只是控制器在不断的更新发展。同步补偿器的实质是同步电机,当励磁电流发生改变时,电动机可随之平滑的改变输出无功电流的大小和方向,对电力系统的稳定

13、运行有好处。但同步补偿器成本高,安装复杂,维护困难,使其推广使用受到限制。随着近代电力电子技术的出现和发展 3,无功补偿技术也随之发展。在第一个工业用晶闸管出现之前,电子半导体由于功率过小,在直流传动,交流传动,电磁合闸,交流不间断电源和无功补偿等领域内一直没有得到应有的推广使用。晶闸管的出现标志着电力电子技术的诞生,并以此为起点,随着半导体制造技术和变流技术的发展,新型的电力电子器件不断问世,由此引发了众多行业的变革,如交流变频调速技术的蓬勃发展。同样电力电子技术对无功补偿技术也带来了新的发展契机。无功补偿技术和电力电子技术的结合主要有以下三方面 3:(1) 是作为投切电容器的开关。因为电力

14、半导体开关的响应时间短(PS 级),所以能够选择电容的投切角度,实现零电压投切,避免了涌流的产生,提高了电容器使用的可靠性和电力系统的稳定性。现代并联电容器补偿装置中的输出回路就引进了该项技术。(2) 是作为无功输出的调节开关。由于电力电子器件的高开关频率,使其能够方便地控制电容器电流的导通角,从而实现无功的连续调节,快速跟踪负载无功的变化。静止型无功补偿器是其中的代表。(3) 是引入电力电子变流技术,将变流器作为无功电源来调节无功的输入和输出,起到补偿负载无功的作用。经常用的是静止调相机和有源滤波器。由无功补偿源在主电路回路中连接方式的不同,无功补偿器可分为并联型青岛理工大学毕业设计(论文)

15、3和串联型两种结构。依据电力电子技术在无功补偿中应用的方式不同,现代无功补偿装置 4大致可分为以下几种类型:(1) TSC (Thyristor Switched Capacitor)型无功补偿装置,它属于并联型无功补偿装置。主回路如图 1-1 所示,是由多台电力电容器并联以及由可控硅构成的执行机构组成。装置根据无功电流的大小来决定投入电容组数。由此可见TSC 的无功调节是有级的,它无法连续的输出无功,这使其在使用中存在合理选择电容,适当分级的问题。但它的优点也明显,即结构简单,控制方便,电容器利用率高,使用中不存在谐波污染等。 U1C23C1cI2cI3cI图 1-1 TSC 型无功补偿装置

16、主回路(2) FC - TCR( Fixed capacitor-Thyristor Controlled Reactor)型无功补偿装置,它属于并联型无功补偿装置。其主回路如图 1-2 所示。FC-TCR 方式是用双相可控硅的相位控制,调整电抗器的电流,从而调整无功功率的方式。当以电压零相位为基准时,调节 TCR 中的可控硅的引燃角 。 可以从 到 范围内变9018化。补偿器的电流 ,此电流可随 角的变化而变化为感性或容性,这LCii样就改变了 FC-TCR 的无功功率,并可连续均匀的调节。由于 TCR 中除可控硅全导通或关断之外器电流都是非正弦的,所以它是一个电流谐波源,对电网有一定的危害

17、。该装置在电容和电感之间形成无功损耗,电容利用率低并且电抗器体积较大,成本高。 cIU图 1-2 FC-TCR 型无功补偿器的主回路(3) 静止调相机 ASVC (Advantage Static Var Compensator),属于串联型补偿器。它由于输出电压可超前或滞后系统电压,因此可以和系统进行有功、无功之间的交换。它可以连续调节无功,并且能够抑制谐波,补偿特性较好。但该cIILI青岛理工大学毕业设计(论文)4系统存在结构复杂,控制难度大,制造和维护都不便,成本高等问题,不便在全国推广使用。13 设计提要该课题的研究主要有两方面内容:第一是无功补偿的基本原理和在电网中最佳无功补偿方式的

18、讨论。首先是对无功补偿中普遍存在的问题进行分析,其次是分析对无功补偿计算方案。第二是在传统的无功补偿装置的基础上,对其控制器和动作执行机构进行优化,从而开发出一种智能化的无功补偿器。文中针对这种补偿器的控制器的硬件电路和软件设计作了较详尽的分析。本文的章节安排:(1) 第 1 章绪论部分对该课题的研究背景和无功补偿技术的发展历史进行概述,并提出本文的主要研究内容和各章的内容安排。(2) 第 2 章无功补偿理论分析部分主要是对无功补偿理论中的基本理论进行分析,对无功补偿带来的降损节能和经济效益等问题展开探讨。(3) 第 3 章控制器的硬件电路部分对此无功补偿控制器的硬件电路进行系统的解析、设计。

19、(4) 第 4 章控制器的软件设计对控制器的几个主要功能模块进行分析,并画出程序流程图。(5) 第 5 章 结论与展望青岛理工大学毕业设计(论文)5第 2 章 无功补偿的理论分析电力网中的变压器和电动机是根据电磁感应原理工做的。磁场所具有的磁场能是由电源供给的。电动机和变压器在能量转换过程中建立交变磁场,在一个周期内吸收的功率和释放的功率相等,这种功率称为感性无功功率。接在交流电网中的电容器,在一个周期内上半周的充电功率与下半周的放电功率相等,这种充电功率叫做容性无功功率。所以无功功率被使用于建立磁场和静电场,它存储于电感和电容中,通过电力网往返于电源和电感、电容之间。无功功率在电力网元件中流

20、动,将会在电力网元件中引起电压损耗和功率损耗,降低电网的电压质量,增加电网的线损率。 R图 2. 1 由局部电力网的等效电路图由局部电力网的等效电路图 21 可知,电力网中由于无功负荷而带来的电压损耗 的计算公式为:U CUXQRPRXIRI 22221 sincos 式中: 电网的额定电压C元件的末端电压2电网中的电压和电流的差角R 电网中元件的等效电阻和电抗X2P元件末端的有功负载和无功负载由式 2.1 可知由负荷的无功功率 在元件引起的损耗 的计算公式为:2QXUCXU而由负荷的有功功率 在元件中引起的电压损耗的计算公式为:2P1I 2S2ISX1 2U(2.1)(2.2)青岛理工大学毕

21、业设计(论文)6CRUP2。可见的元件电阻小于电抗的电网中,无功引起的电压损耗占主要部分。电网中的线损公式如下: )()(3221 jXRQpjXRISC式中: 11jQPS, 22jP其中有功线损 的计算公式为:,RUQC221这其中由于无功功率在电网中流动而引起的有功线损 的计算公式为:QPPCQ2由上述分析可见,要减少电力网中的电压损耗和电网的线损率,提高用户端的电压质量的重要措施之一,是减少电力网元件中的无功传输,可以从提高负荷的自然功率因数和进行无功补偿两方面来解决这个问题。21 无功补偿的原理无功补偿的基本原理是:把具有容性功率负荷的装置与感性功率负荷并联接同一电路,能量在两种负荷

22、之间相互交换。这样,感性负荷所需要的无功功率可由容性负荷输出的无功功率补偿。无功补偿的作用和原理可由图 22 来解释:P QcS图 2.2 无功补偿原理设电感性负荷需要从电源吸取的无功功率为 ,装设无功补偿装置后,补偿无Q(2.3)(2.4)(2.5)(2.6)青岛理工大学毕业设计(论文)7功功率为 ,使电源输出的无功功率减少为 ,功率因数由 提高cQcQ cos到 ,视在功率 减少到 。osS )()(2jXRUPQjC视在功率的减少可相应减少供电线路的截面和变压器的容量,降低供用电设备的投资。例如一台 1000 千伏安的变压器,当负荷的功率因数为 0.7 时,可供700 千瓦的有功负荷,当

23、负荷的功率因数提高到 0.9 时,可供 900 千瓦的有功功率。同一台变压器,因为负荷的功率因数的提高而可多供 200 千瓦负荷,是相当可观的。可见,因采用无功补偿措施后,电源输送的无功功率减少了,相应的也使电网和变压器中的功率损耗的下降,从而提高了供电效率。由电压损耗计算公式 UXQPRC)(可知,采用无功补偿措施后,因通过电力网无功功率的减少,降低了电力网中的电压损耗,提高了用户处的电压质量。并联电容器的无功补偿作用和原理,也可以用图 2.3 加以说明。图 2.3 并联电容器的补偿电流向量图图中的用电负荷总电流 可以分解为有功电流分量 ,和无功电流分量 I PIQI(电感性的) 。当并联电

24、容器投入运行时,流入电容器的容性电流 与 方向相CI反,故可抵消一部分 使电感性电流分量 降低为 ,总电流由QIQIQI(2.7)(2.8)青岛理工大学毕业设计(论文)8降为 ,功率因数也由 提高到 。这时,负荷所需的无功功率全部由I coscs补偿电容供给,电网只需供给有功功率。根据第一章的有功电流 与无功电流 的定义,还可以用图 2.4 理解)(tIR)(tIX电力系统中无功补偿的作用与原理。)(tU)(tIr )(tI)(tIc图 2.4 电力系统无功补偿原理图设负荷实际吸收的电流为 ,为了使输电线路上流过纯有功电流 ,)(tI )(tIr则需要在负荷端接入一个无功补偿器,补偿器提供的电

25、流为 ,则)(tIc)()(tItIcr这里的 就是无功电流 ,这就是电力系统中进行无功补偿的要点。)(tIcX这是完全的补偿,线路上的电流 是为产生负载实际功率(平均功率)而携带tIr能量最小的电流,因而在线路上造成的损失是最小的。此时, 的波形和)(tIr相同,即电压和电流的相位相同。)(tU22 低压电网中的几种无功补偿的方式提高功率因数问题的实质就是减少用电设备的无功功率需要量。因此,影响功率因数的主要因素有三种,一是异步电动机和电力变压器是耗用无功功率的主要设备;二是供电电压超出规定范围也会对功率因数造成很大的影响;三是电网频率的波动也会对异步电机和变压器的磁化无功功率造成一定的影响

26、。针对影响功率因数的一些主要因素,要寻求一些行之有效的、能够使低压电网功率因数提高的一些实用方法,使低压电网能够实现无功的就地平衡,达到降损节能的效果。常采用地方式有三种: 随机补偿、随器补偿、跟踪补偿 1。(1) 随机补偿,是指将低压电容器组与电动机并联,通过控制、保护装置与电机共同投切。随机补偿适用于补偿电动机的无功消耗,以补偿励磁为主,此种方式可较好的限制用电单位的无功负荷。随机补偿地优点是:用电设备运行时,无功补偿投入;用电设备停止运补偿(2.9)青岛理工大学毕业设计(论文)9装置也退出,不需要频繁调整补偿容量。更具有投资少、占位小、配置灵活、维护简单方便、事故率低等优点。为防止电机推

27、出时产生自激过电压,补偿容量一般不大于电机的空载无功。(2) 随器补偿,是指将低压电容器通过低压保险接在配电变压器二次侧,以补偿配电变压器空载无功的补偿方式。配变在轻载或空载时的无功负荷主要是变压器的空载励磁无功,配变空载无功是用电单位无功负荷的主要部分,对于轻负载的配变而言,这部分损耗占供电量的比例很大,从而导致电费单价的增加,从而导致电费单价的增加。随器补偿的优点是:接线简单、维护管理方便、能有效地补偿配变空载无功,限制农网无功基荷,是该部分的无功就地平衡,从而提高配电变压器利用率,降低无功网损,提高用户的功率因数,改善用户的电压质量,具有较高的经济性,是目前无功补偿最有效的方法之一。(3

28、) 跟踪补偿,是指以无功补偿投切装置作为控制保护装置,将低压电容器组补偿在大用户 0.4 母线上的补偿方式,适用于 100 及以上的专用配变kVkVA电用户。跟踪补偿的优点是:可较好的跟踪无功负荷的变化,运行方式灵活,补偿效果好,但是费用高,且自动投切装置较随机、随器补偿的控制保护装置复杂,如有任一元件损坏,则可导致电容器不能投切。且主要适用于大容量大负荷的配变。上述三种补偿方式均可对特定种类无功负荷实现“就地平衡” 的无功补偿,降损节能效果好。23 确定补偿容量的几种方法231 从提高功率因数需要确定补偿容量设电网的最大负荷月的平均有功功率为 ,补偿前的功率因数为 ,RjP1cos补偿后的功

29、率因数为 ,则所需要的补偿容量 的计算公式为2coscQ)(21tgtQpjc若要求将功率因数由 提高的 而小于 ,则补偿容量 计算为1s2os3osc)()( 12tPtgPpjcpj (2.10)(2.11)青岛理工大学毕业设计(论文)10232 从降低线路有功损耗需要来确定补偿容量设补偿前线路中的电流为 ,相应的有功电流为 ,无功电流为 ,补偿1I1rI1xI无功 后线路中的电流为 ,相应的有功电流为 ,无功电流为 ,则Q2 2补偿前的线路损耗为:RIIPr2121)cos(3补偿后的线路损耗为: IRIr22)cos(3则补偿后线损降低的百分值为:%10)cos(1%0221 lP若根

30、据要求 已经确定,则可求得:%1sco2则补偿容量可以按式 )(21tgtPQpjc来计算。233 从提高运行电压需要来确定补偿容量配电线路末端电压较低,通常是通过无功补偿来提高供电电压的,因此,有时要从提高线路电压来确定补偿容量。设补偿前线路电源电压为 ,线路末端电压为 ,线路输送的有功功率为1U2U,无功功率为 ,电阻为 ,电抗为 ,则PQRX212QP补偿无功 后,线路末端电压升为 则c U212)(XPRc(2.12)(2.13)(2.14)(2.15)(2.16)(2.17)(2.18)青岛理工大学毕业设计(论文)11所以投入无功补偿后末端电压增量 为U22XQc故补偿容量 Xc2若

31、为三相线路,则所需的补偿容量为 UQlc2式中 三相线路的线电压增量,iUkV三相线路的线电压,2i (2.19)(2.20)(2.21)青岛理工大学毕业设计(论文)12第 3 章 硬件设计在一系列的理论分析之后,本次设计将采用根据功率因数来确定补偿容量的方法,再根据当前无功补偿技术的发展状况,我们采用 TSC 并联电容器型的无功补偿装置。它具有连线和控制方式简单,电容使用效率高及不产生谐波污染等优点。31 无功补偿装置的技术要求311 补偿控制应符合技术条件本次装置设计的基本技术条件 6:(1) 控制方式:可控硅与接触器联合控制,即在投切时采用可控硅,正常运行时采用接触器的方式。(2) 工作

32、方式:动态跟踪,逻辑判断,自动及时补偿容量。(3) 控制物理量:以无功功率电容器的投切。(4) 补偿方式:采用三相共补。(5) 自动延时功能:电容器投切延时至少 10 秒,同组电容器的投切间隔时间大于 5 分钟 。(6) 保护功能:过电压快速切断功能:当电网电压大于高压保护值时,自动切除全部电容器。短路保护:由快速熔断器和空气开关双重保护。(7) 现场参数显示:可现场显示电网运行参数,比如电压、电流、功率因数。312 测量精度(1) 电压、电流:1.0 级(2) 有功功率、无功功率、功率因数:1.0 级313 控制器原理由以上功能,可得到控制器的机构图如图 3.1青岛理工大学毕业设计(论文)1

33、3图 3.1 控制器结构原理图32 硬件介绍321 微处理器AT89C527是一个低电压,高性能 CMOS 8 位单片机,片内含 8k bytes 的可反复擦写的 Flash 只读程序存储器和 256 bytes 的随机存取数据存储器( RAM) ,器件采用 ATMEL 公司的高密度、非易失性存储技术生产,兼容标准 MCS-51指令系统,片内置通用 8 位中央处理器和 Flash 存储单元,AT89C52 单片机在电子行业中有着广泛的应用。主要功能特性(1) 兼容 MCS51 指令系统。 (2) 8k 可反复擦写(大于 1000 次)Flash ROM。 (3) 32 个双向 I/O 口。 (

34、4) 256x8bit 内部 RAM。 (5) 3 个 16 位可编程定时/计数器中断。(6) 时钟频率 0-24MHz。(7) 2 个串行中断,可编程 UART 串行通道。(8) 2 个外部中断源,共 8 个中断源。(9) 2 个读写中断口线,3 级加密位。 (10) 低功耗空闲和掉电模式,软件设置睡眠和唤醒功能。(11) 有 PDIP、PQFP、TQFP 及 PLCC 等几种封装形式,以适应不同产品的需求。青岛理工大学毕业设计(论文)14图 3.2 PDIP 封装的 AT89C52 引脚图AT89C52 为 8 位通用微处理器,采用工业标准的 C51 内核,在内部功能及管脚排布上与通用的

35、8xc51 相同(如图 3.2) ,其主要用于会聚调整时的功能控制。功能包括对会聚主 IC 内部寄存器、数据 RAM 及外部接口等功能部件的初始化,会聚调整控制,会聚测试图控制,红外遥控信号 IR 的接收解码及与主板CPU 通信等。主要管脚有:XTAL1(19 脚)和 XTAL2(18 脚)为振荡器输入输出端口,外接 12MHz 晶振。RST/Vpd(9 脚)为复位输入端口,外接电阻电容组成的复位电路。VCC(40 脚)和 VSS(20 脚)为供电端口,分别接+5V电源的正负端。P0P3 为可编程通用 I/O 脚,其功能用途由软件定义,在本设计中,P0 端口( 3239 脚)被定义为 N1 功

36、能控制端口,分别与 N1 的相应功能管脚相连接,13 脚定义为 IR 输入端,10 脚和 11 脚定义为 I2C 总线控制端口,分别连接 N1 的 SDAS(18 脚)和 SCLS(19 脚)端口,12 脚、27 脚及 28 脚定义为握手信号功能端口,连接主板 CPU 的相应功能端,用于当前制式的检测及会聚调整状态进入的控制功能。 (1) P0 口:P0 口是一组 8 位漏极开路型双向 I/O 口, 也即地址/ 数据总线复用口。作为输出口用时,每位能吸收电流的方式驱动 8 个 TTL 逻辑门电路,对端口 P0 写 “1”时,可作为高阻抗输入端用。在访问外部数据存储器或程序存储器时,这组口线分时

37、转换地址(低 8 位)和数据总线复用,在访问期间激活内部上拉电阻。在 Flash 编程时,P0 口接收指令字节,而在程序校验时,输出指令字节,校验时,要求外接上拉电阻。(2) P1 口:P1 是一个带内部上拉电阻的 8 位双向 I/O 口, P1 的输出缓冲级可驱动(吸收或输出电流)4 个 TTL 逻辑门电路。对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口。作输入口使用时,因为内部存青岛理工大学毕业设计(论文)15在上拉电阻,某个引脚被外部信号拉低时会输出一个电流(IIL)。与 AT89C51 不同之处是,P1.0 和 P1.1 还可分别作为定时 /计数器 2 的外部计数输

38、入(P1.0/T2)和输入(P1.1/T2EX) 。(3) P2 口: P2 是一个带有内部上拉电阻的 8 位双向 I/O 口,P2 的输出缓冲级可驱动(吸收或输出电流)4 个 TTL 逻辑门电路。对端口 P2 写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口,作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流(IIL)。在访问外部程序存储器或 16 位地址的外部数据存储器(例如执行 MOVX DPTR 指令)时,P2 口送出高 8 位地址数据。在访问 8 位地址的外部数据存储器(如执行MOVX RI 指令)时,P2 口输出 P2 锁存器的内容。Flash

39、 编程或校验时,P2亦接收高位地址和一些控制信号。(4) P3 口: P3 口是一组带有内部上拉电阻的 8 位双向 I/O 口。P3 口输出缓冲级可驱动(吸收或输出电流)4 个 TTL 逻辑门电路。对 P3 口写入“1”时,它们被内部上拉电阻拉高并可作为输入端口。此时,被外部拉低的 P3 口将用上拉电阻输出电流(IIL) 。P3 口除了作为一般的 I/O 口线外,更重要的用途是它的第二功能 P3 口还接收一些用于 Flash 闪速存储器编程和程序校验的控制信号。P3 口作为 AT89C51 的一些特殊功能口,如表 3.1 所示:表 3.1 AT89C52 P3 口备选功能管脚 备选功能P3.0

40、 RXD(串行输入口)P3.1 TXD(串行输出口)P3.2 0INT (外部中断 0)P3.3 1(外部中断 1)P3.4 T0(记时器 0 外部输入)P3.5 T1(记时器 1 外部输入)P3.6 WR(外部数据存储器写选通)P3.7 D(外部数据存储器读选通)P3 口同时为闪烁编程和编程校验接收一些控制信号。(5) RST:复位输入。当振荡器工作时,RST 引脚出现两个机器周期以上高电平将使单片机复位。(6) ALE/PROG:当访问外部程序存储器或数据存储器时, ALE(地址锁存青岛理工大学毕业设计(论文)16允许)输出脉冲用于锁存地址的低 8 位字节。一般情况下,ALE 仍以时钟振荡

41、频率的 1/6 输出固定的脉冲信号,因此它可对外输出时钟或用于定时目的。要注意的是:每当访问外部数据存储器时将跳过一个 ALE 脉冲。对 Flash 存储器编程期间,该引脚还用于输入编程脉冲(PROG) 。如有必要,可通过对特殊功能寄存器(SFR)区中的 8EH 单元的 D0 位置位,可禁止 ALE 操作。该位置位后,只有一条 MOVX 和 MOVC 指令才能将 ALE 激活。此外,该引脚会被微弱拉高,单片机执行外部程序时,应设置 ALE 禁止位无效。 (7) PSEN:程序储存允许(PSEN )输出是外部程序存储器的读选通信号,当 AT89C52 由外部程序存储器取指令(或数据)时,每个机器

42、周期两次 PSEN有效,即输出两个脉冲。在此期间,当访问外部数据存储器,将跳过两次PSEN 信号。(8) EA/VPP:外部访问允许。欲使 CPU 仅访问外部程序存储器(地址为0000HFFFFH) ,EA 端必须保持低电平(接地) 。需注意的是:如果加密位LB1 被编程,复位时内部会锁存 EA 端状态。如 EA 端为高电平(接 VCC 端) ,CPU 则执行内部程序存储器中的指令。Flash 存储器编程时,该引脚加上 +12V的编程允许电源 VPP,当然这必须是该器件是使用 12V 编程电压 VPP。(9) XTAL1:振荡器反相放大器的及内部时钟发生器的输入端。(10)XTAL2:振荡器反

43、相放大器的输出端。时钟振荡器:AT89C52 中有一个用于构成内部振荡器的高增益反相放大器,引脚 XTAL1 和 XTAL2 分别是该放大器的输入端和输出端。这个放大器与作为反馈元件的片外石英晶体或陶瓷谐振器一起构成自激振荡器,外接石英晶体(或陶瓷谐振器)及电容 、 接在放大器的反馈回路中构成并联振荡电路。1C2对外接电容 、 虽然没有十分严格的要求,但电容容量的大小会轻微影响振12荡频率的高低、振荡器工作的稳定性、起振的难易程序及温度稳定性,如果使用石英晶体,推荐电容使用 ,而如使用陶瓷谐振器适宜选择pF103。用户也可以采用外部时钟。这种情况下,外部时钟脉冲接到pF04XTAL1 端,即内

44、部时钟发生器的输入端,XTAL2 则悬空。由于外部时钟信号是通过一个 2 分频触发器后作为内部时钟信号的,所以对外部时钟信号的占空比没有特殊要求,但最小高电平持续时间和最大的低电平持续时间应符合产品技术条件的要求。青岛理工大学毕业设计(论文)17322 A/D 转换器选型图 3.3 ADC0809 内部结构及封装ADC08098是美国国家半导体公司生产的 CMOS 工艺 8 通道,8 位逐次逼近式 A/D 转换器。其内部有一个 8 通道多路开关,它可以根据地址码锁存译码后的信号,只选通 8 路模拟输入信号中的一个进行 A/D 转换。是目前国内应用最广泛的 8 位通用 A/D 芯片 主要特性:(

45、1) 8 路输入通道,8 位 A/D 转换器,即分辨率为 8 位。 (2) 具有转换起停控制端。 (3) 转换时间为 100 (时钟为 640 时),130 (时钟为 500 时) 。 skHzskHz(4) 单个+5V 电源供电。 (5) 模拟输入电压范围 0+5 ,不需零点和满刻度校准。 V(6) 工作温度范围为-40+85 摄氏度。 (7) 低功耗,约 15 。 mW内部结构:ADC0809 是 CMOS 单片型逐次逼近式 A/D 转换器,内部结构如图 3.3 所示,它由 8 路模拟开关、地址锁存与译码器、比较器、8 位开关树型 A/D 转换器、逐次逼近寄存器、逻辑控制和定时电路组成。

46、外部特性(引脚如图 3.3):(1) ADC0809 芯片有 28 条引脚,采用双列直插式封装,如图 3.3 所示。下面说明各引脚功能。 (2) IN0IN7:8 路模拟量输入端。 (3) 2-12-8:8 位数字量输出端。 (4) ADDA、ADDB、ADDC:3 位地址输入线,用于选通 8 路模拟输入中的一路。青岛理工大学毕业设计(论文)18(5) ALE:地址锁存允许信号,输入,高电平有效。 (6) START: A/D 转换启动脉冲输入端,输入一个正脉冲(至少 100 宽)ns使其启动(脉冲上升沿使 0809 复位,下降沿启动 A/D 转换) 。 (7) EOC: A/D 转换结束信号

47、,输出,当 A/D 转换结束时,此端输出一个高电平(转换期间一直为低电平) 。 (8) OE:数据输出允许信号,输入,高电平有效。当 A/D 转换结束时,此端输入一个高电平,才能打开输出三态门,输出数字量。 (9) CLK:时钟脉冲输入端。要求时钟频率不高于 640 。 kHz(10) REF(+) 、REF(-):基准电压。 (11) VCC:电源,单一 +5 。 V(12) GND:地。 ADC0809 的工作过程:ADC0809 芯片可以分时处理 8 路模拟量输入信号,使用模拟开关切换。首先输入 3 位地址,并使 ALE=1,将地址存入地址锁存器中。此地址经译码选通8 路模拟输入之一到比

48、较器。START 上升沿将逐次逼近寄存器复位。下降沿启动 A/D 转换,之后 EOC 输出信号变低,指示转换正在进行。直到 A/D 转换完成,EOC 变为高电平,指示 A/D 转换结束,结果数据已存入锁存器,这个信号可用作中断申请。表 3.2 所示 C、B、A 是三条通道的地址线。当地址所存信号ALE 为高电平时, C、B、A 三条线上的数据送入 ADC0809 内部的地址锁存器中,经过译码器译码后选中某一通道。当 ALE=0 时,地址锁存器处于锁存状态,模拟开关始终与刚才选中的输入通道接通。表 3.2 8 路模拟开关与输入通道的关系表同入通道 IN0 IN1 IN2 IN3 IN4 IN5

49、IN6 IN7A 0 1 0 1 0 1 0 1B 0 0 1 1 0 0 1 1C 0 0 0 0 1 1 1 1转换数据的传送 A/D 转换后得到的数据应及时传送给单片机进行处理。数据传送的关键问题是如何确认 A/D 转换的完成,因为只有确认完成后,才能进行传送。为此可采用下述三种方式。 (1) 定时传送方式 对于一种 A/D 转换其来说,转换时间作为一项技术指标是已知的和固定的。例如 ADC0809 转换时间为 128 ,相当于 6 的 MCS-51 单片机共 64 个机sMHz器周期。可据此设计一个延时子程序,A/D 转换启动后即调用此子程序,延迟时间一到,转换肯定已经完成了,接着就可进行数据传送。 青岛理工大学毕业设计(论文)19(2) 查询方式 A/D 转换芯片由表明转换完成的状态信号,例如 ADC0809 的 EOC 端。因此可以用查

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报