2 .逻辑代数与硬件描述语言基础,2.1 逻辑代数的基本定理和恒等式2.2 逻辑函数表达式的形式2.3 逻辑函数的代数化简法2.4 逻辑函数的卡诺图化简法2.5 硬件描述语言Verilog HDL基础,教学基本要求,1、熟悉逻辑代数常用基本定律、恒等式 和规则。,4、熟悉硬件描述语言Verilog
数字电子技术自测练习第5 章Tag内容描述:
1、2 .逻辑代数与硬件描述语言基础,2.1 逻辑代数的基本定理和恒等式2.2 逻辑函数表达式的形式2.3 逻辑函数的代数化简法2.4 逻辑函数的卡诺图化简法2.5 硬件描述语言Verilog HDL基础,教学基本要求,1、熟悉逻辑代数常用基本定律、恒等式 和规则。,4、熟悉硬件描述语言Verilog HDL,2、掌握逻辑代数的表示方法;,3、掌握逻辑代数的变换和卡诺图化简法;,2.1.1 逻辑代数的基本定律和恒等式,2.1 逻辑代数的基本定理和规则,2.1.2 逻辑代数的基本规则,2.1 逻辑代数的基本定理和规则,逻辑代数又称布尔代数。它是分析和设计现代数字逻辑电路不可缺少的。
2、5 锁存器和触发器,5.1 双稳态电路,5.2 SR锁存器,5.4 触发器的电路结构和工作原理,5.5 触发器的逻辑功能,5.3 D锁存器,5.6 用Verilog HDL描述锁存器和触发器,教学基本要求,1、掌握锁存器、触发器的电路结构和工作原理,2、熟练掌握SR触发器、JK触发器、D触发器及T 触发器的逻辑功能,3、正确理解锁存器、触发器的动态特性,1、时序逻辑电路与锁存器、触发器:,时序逻辑电路:,概述,锁存器和触发器是构成时序逻辑电路的基本逻辑单元 。,结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。,工作特征:时序逻辑电路的工作特点是任意时刻的输。
3、1 习题解答 第五章 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 。
4、第 5章 数字电路基础 v 5.1 数制与码制v 5.2 逻辑代数的基本知识v 本章小结www.jiaocaiwang.com2018/5/7 1电子技术的分类电子技术的分类模拟电子技术数字电子技术模拟信号 :在时间和幅值上都连续变化的信号。数字信号 :在时间和幅值上都为离散的信号。模拟电路 :处理和传输模拟信号的电路。数字电路 :处理和传输数字信号的电路。www.jiaocaiwang.com2018/5/7 25.1 数制与码制一、常用数制www.jiaocaiwang.com数码 数码 :由数字符号构成且表示物理量大小的数字和数字组合。计数制 计数制 (简称数制):多位数码中每一位的构成方法,。
5、第五章 触发器,5.1 概述 1. 什么是触发器?具有记忆功能的基本逻辑单元,能存储一位二值信号的电路。全称:双稳态触发器(FlipFlop),简写FF。是构成数字系统的另一种基本逻辑单元。 2. FF的特点具有两个稳定的状态 0状态、1状态FF在0状态 存0;在1状态 存1。只要不去打扰它,状态始终不变。能够在输入信号作用下建立状态,且当输入信号撤离后,建立的状态能保留下来。如何控制存0、存1?在输入信号作用下 FF 的两个状态可以改变(称翻转),3. FF的分类 按有无时钟信号分类:基本FF:无时钟信号;时钟FF:有时钟信号。 按逻辑功能分类:RS。
6、5.4 边沿触发器,5.4.1 维持阻塞触发器5.4.2 下降沿触发的边沿触发器5.4.3 CMOS传输门构成的边沿触发器,置0阻塞线,置0维持线,置1阻塞线,置1维持线,图5-4-1 维持阻塞R-S触发器,维持阻塞触发器基本工作原理,&,&,F,G,R,S,CP,&,&,A,B,Q,Q,&,&,C,E,SD,RD,a,b,5.4.1 维持阻塞触发器,由上可见:由于维持阻塞的作用,使得触发器仅在CP的上升沿触发,其余时间保持不变。,当CP=0时,触发器状态保持不变。当CP由0跳变至1时,触发器状态发生转移。若S=0、R=1,则RD=1、 SD=0,这使得:(1) 触发器置1;(2)通过置0阻塞线封锁C门,阻塞了将触发器置0的渠道。
7、第五章 数字电子技术基础,实验一 TTL集成与非门的测试,实验二 简单组合逻辑电路的设计,实验三 集成触发器的测试,实验四 计数器、译码、显示电路,实验五 555定时器及其应用,实验六 D/A转换器的测试,实验七 A/D转换器的测试,1、掌握TTL集成与非门的逻辑功能的测试方法。 2、熟悉TTL与非门的主要参数和静态特性的方法,并加深对各参数意义理解。 3、熟悉TTL器件的使用规则。,实验一 TTL集成与非门的测试,一、实验目的,二、实验原理,1、TTL与非门的主要参数:(1)电压传输特性,图3-34,采用逐点测试法,即调节RW,逐点测得Ui及UO,然后绘成输出。
8、自测练习1获得矩形脉冲的方法通常有两种:一种是( ) ;另一种是( ) 。2触发器有( )个稳定状态,分别是( )和( ) 。3单稳态触发器有( )个稳定状态。4多谐振荡器有( )个稳定状态。1 用脉冲产生电路直接产生;对已有的信号进行整形产生。2 2,0,13 14 0自测练习1多谐振荡器( ) (需要,不需要)外加触发脉冲的作用。2利用门电路的传输延迟时间,将( ) (奇数,偶数,任意)个非门首尾相接就构成一个简单的多谐振荡器。3多谐振荡器的两个暂稳态之间的转换是通过( )来实现的。4石英晶体振荡器的振荡频率由( ) (R,C,晶。
9、第 1 页,数 字 电 子 技 术 自 测 练 习,第 7 章 半导体存储器,第 2 页,数字电子技术 第 7 章 半导体存储器 单项选择题,1、可由用户以专用设备将信息写入,写入后还可以用专门方法(如 紫外线照射)将原来内容擦除后再写入新内容的只读存储器称为( ) 。,MROM : 掩膜ROM,完全只读存储器。PROM: 可编程只读存储器,但只能一次编程。EPROM : 用紫外线照射擦除的可擦除可编程只读存储器。EEPROM:用电信擦除的可擦除可编程只读存储器。,第 3 页,数字电子技术 第 7 章 半导体存储器 单项选择题,2、下列存储器中,存储的信息在断电后将消失。
10、第 1 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,1、时序逻辑电路在结构上 ( ) 。,根据时序逻辑电路任一时刻的输出信号,不仅取决于该时刻的输入信号,还与输入信号作用前电路所处的状态有关的功能特点,在结构上必须有存储电路记忆电路以前所处的状态。,第 2 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,2、同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序逻辑 电路 ( ) 。,异步时序逻辑电路在结构上,各触发器的时钟端不接到同一个时钟信号上,没有统一的时钟脉冲控制,状态变化时不和时钟脉冲同步 。,第 3 页,数字。