收藏 分享(赏)

SN 芯片引脚功能.pdf

上传人:精品资料 文档编号:9776478 上传时间:2019-09-03 格式:PDF 页数:7 大小:86.89KB
下载 相关 举报
SN 芯片引脚功能.pdf_第1页
第1页 / 共7页
SN 芯片引脚功能.pdf_第2页
第2页 / 共7页
SN 芯片引脚功能.pdf_第3页
第3页 / 共7页
SN 芯片引脚功能.pdf_第4页
第4页 / 共7页
SN 芯片引脚功能.pdf_第5页
第5页 / 共7页
点击查看更多>>
资源描述

1、 SN 芯片引脚功能;*SN8P1602B引脚 ; 说明引脚名 类型 说 明VDD, VSS P ; 电源输入引脚, 建议在VDD 与 VSS 之间接一个0.1F 的旁路电容RST/VPP I,PRST: ; 系统复位输入端,施密特结构,低电平触发,通常保持高电平.VPP: ; OTP ROM 编程引脚XIN I ; 外部振荡器输入端,RC 模式的输入端XOUT/P1.4 I/O ; 外部振荡器输出端,在RC 模式中为基本输入输出功能引脚(P1.4),无上拉电阻。P0.0/INT0 I ; Port 0.0/INT0 触发引脚(施密特结构),内置上拉电阻。P1.0P1.4 I/O ; 输入/输

2、出端,内置上拉电阻。P2.0P2.7 I/O ; 输入/输出端,内置上拉电阻。;*1702A-03A1.5 引脚说明PIN 类型 ; 说 明VDD, VSS P ; 数字电路电源输入端RST/VPP I RST: ; 系统复位输入端,施密特结构,低电平触发,通常保持高电平.VPP: ; OTP ROM 编程引脚XIN, XOUT I, O ; 外部振荡器引脚(RC 模式中为XIN.)P0.0 / INT0 I ; P 0.0 / INT0 触发引脚 (施密特结构) ,内置上拉电阻P1.0 P1.1 I/O ; P1.0P1.1 输入/输出引脚,内置上拉电阻P4.0 P4.3 I/O ; P4.

3、0P4.3 输入/输出引脚,内置上拉电阻P5.0P5.2, P5.5 I/O ; P5.0P5.2, P5.5 输入/输出引脚,内置上拉电阻P5.3 / BZ1 / PWM1 I/O ; P5.3 输入/输出引脚,Buzzer 或PWM1 输出端,内置上拉电阻P5.4 / BZ0 / PWM0 I/O ; P5.4 输入/输出引脚,Buzzer 或PWM0 输出端,内置上拉电阻AVREFH I ; A/D 转换模拟参考电压高电平输入端AIN0 AIN3 I ; A/D 转换输入通道;*1702-1708:1.8 引脚说明引脚名称 类型 ; 说 明VDD, VSS P ; 数字电路电源输入端AV

4、DD, AVSS P ; 模拟电路电源输入端VPP/VDD P ; OTP ROM 编程引脚,一般接到VDDRST I ; 系统复位输入端,施密特结构,低电平触发,通常保持高电平XIN, XOUT I,O ; 外部振荡器引脚(RC 模式中为XIN)P0.0 / INT0 I ; Port 0.0 / INT0 触发引脚 (施密特结构),内置上拉电阻P0.1 / INT1 I ; Port 0.1 / INT1 触发引脚 (施密特结构),内置上拉电阻P0.2 / INT2 I ; Port 0.2 / INT2 触发引脚 (施密特结构),内置上拉电阻P1.0 P1.5 I/O ; Port 1.

5、0Port 1.5 输入/输出引脚,内置上拉电阻P2.0 P2.7 I/O ; Port 2.0Port 2.7 输入/输出引脚,内置上拉电阻P4.0 P4.7 I/O ; Port 4.0Port 4.7 输入/输出引脚,内置上拉电阻P5.0 / SCK I/O ; Port 5.0 输入/输出引脚/SIO 时钟输入输出端,内置上拉电阻P5.1 / SI I/O ; Port 5.1 输入/输出引脚/SIO 数据输入端,内置上拉电阻P5.2 / SO I/O ; Port 5.2 输入/输出引脚/SIO 的数据输出端,内置上拉电阻P5.3 / BZ1 / PWM1 I/O ; Port 5.

6、3 输入/输出引脚/Buzzer 或PWM1 输出端,内置上拉电阻P5.4 / BZ0 / PWM0 I/O ; Port 5.4 输入/输出引脚/Buzzer 或PWM0 输出端,内置上拉电阻P5.5 P5.7 I/O ; Port 5.5Port 5.7 输入/输出引脚,内置上拉电阻AVREFH I ; A/D 转换模拟参考电压高电平输入端AIN0 AIN7 I ; A/D 转换输入通道DAO O DAC ; 信号输出端;*2501B 引脚功能说明:引脚 类型 ; 说明VDD, VSS P 数字电路电源输入端P1.1/RST/VPP I, P ; P1.1:禁止外部复位的情况下仅作输入引脚

7、 (施密特触发器)P1.1 无内置上拉电阻.具有唤醒功能.RST: ; 系统复位输入引脚,施密特触发器结构,低电平触发,一般处于高电平状态VPP: ; OTP 烧录引脚P1.3/XIN I/O ; P1.3 输入/输出引脚,输入时为施密特触发器结构.内置上拉电阻.具有唤醒功能.XIN: ; 外部振荡器(晶振或RC)有效时作为振荡器输入引脚P1.2/XOUT I/O ; P1.2 输入/输出引脚,输入引脚为施密特触发器结构,内置上拉电阻.唤醒功能.XOUT: ; 外部晶振模式时作为振荡器输出引脚P0.0/INT0 I/O ; P0.0 输入/输出引脚,输入引脚为施密特触发器结构.内置上拉电阻.具

8、有唤醒功能.INT0 触发引脚(施密特触发器).TC0 事件计数器时钟输入引脚.P1.0 I/O ; P1.0 输入/输出引脚,漏极开路输入引脚为施密特触发器结构.内置上拉电阻.P2 5:0 I/O ; 输入/输出引脚,输入引脚为施密特触发器结构.内置上拉电阻.P5.4/BZ0.PWM0 I/O ; P5.4 输入/输出引脚,输入引脚为施密特触发器结构.内置上拉电阻.TC0 2 分频输出引脚,PWM 和蜂鸣器引脚.;*2602B 1.4 引脚说明引脚名 类型 描述VDD, VSS P ; 数字电路电源输入端P1.5/RST/VPP I, PP1.5: ; 外部复位无效时仅可作输入口使用 (施密

9、特触发器结构),P1.5无内置上拉电阻,具有唤醒功能RST: ; 系统复位输入端,施密特触发器结构,低电平有效,通常保持高电平VPP: ; OTP 烧录引脚XIN I/O ; 外部振荡信号输入端P1.4/XOUT I/O ; 输入/输出端,作输入端使用时为施密特触发器结构,具有唤醒功能,XOUT: ; 采用外部振荡器的时晶振输出端P0.0/INT0 I/O ; 输入/输出端,作输入端使用时为施密特触发器结构,具有唤醒功能,内置上拉电阻,INT0 触发端 (施密特触发结构),TC0 事件计数信号输入端P1.0 I/O ; 输入/输出端,漏极开路,作输入端使用时为施密特触发结构,内置上拉电阻P1

10、3:1 I/O ; 输入/输出端,作输入端使用时为施密特触发结构,内置上拉电阻P5 7:0 I/O ; 输入/输出端,作输入端使用时为施密特触发结构,内置上拉电阻P5.4/BZ0.PWM0 I/O ; 输入/输出端,作输入端使用时为施密特触发结构,内置上拉电阻,蜂鸣器及PWM 输出端;*2604B 引脚说明引脚名称 类型 ; 说明VDD, VSS P ; 数字电路的电源输入引脚P0.2/RST/VPP I, P ; P0.2:禁止外部复位功能时为单向输入引脚(施密特结构)/无内置上拉电阻。RST:系统复位输入引脚,施密特结构,低电平触发,通常保持高电平。VPP:OTP ROM 编程引脚。XIN

11、 I ; 选择外部振荡器(晶体或RC)时为振荡器输入引脚。XOUT/Fcpu I/O ; XOUT:选择外部晶体振荡器时为振荡器输出引脚.Fcpu:使能外部RC 模式时为信号输出引脚。P0.0/INT0 I/O ; P0.0:双向输入输出引脚,施密特结构(作输入时)。内置上拉电阻。INT0 触发引脚(施密特结构)P0.1/INT1 I/O ; P0.1:双向输入输出引脚,施密特结构(作输入时)。内置上拉电阻。INT1 触发引脚(施密特结构),TC1 事件计数器时钟输入引脚。P1.0P1.1 I/O ; P1.0, P1.1:双向输入输出引脚/漏极开路引脚/施密特结构(作输入时)/内置上拉电阻。

12、P1.2P1.7 I/O P1.2P1.7:双向输入输出引脚/施密特结构(作输入时)/内置上拉电阻。P2.0P2.7 I/O ; 双向输入输出引脚/施密特结构(作输入时)/内置上拉电阻。P5.0P5.2, P5.4 I/O ; P5:双向输入输出引脚/施密特结构(作输入时)/内置上拉电阻。P5.3/BZ1/PWM1 I/O ; P5.3:双向输入输出引脚/施密特结构(作输入时)/内置上拉电阻。TC1 /2 :Buzzer 或PWM 信号输出引脚。;*2608B 引脚说明:引脚名称 类型 ; 说明VDD, VSS P ; 数字电路的电源输入引脚P4.7/RST/VPP I, P ; P4.7:禁

13、止外部复位功能时为单向输入引脚(施密特结构)P4.7 无内置上拉电阻,RST:系统复位输入引脚,施密特结构,低电平触发,通常保持高电平,VPP:OTP 编程引脚XIN I ; 选择外部振荡器(晶体或RC)时为振荡器的输入引脚XOUT/Fcpu I/O XOUT: ; 选择外部晶体振荡器时为振荡器的输出引脚.Fcpu:使能外部RC 模式时为信号输出引脚P0.0/INT0 I/O ; P0.0:双向输入输出引脚,施密特结构(作输入时)内置上拉电阻,INT0 触发引脚(施密特结构),P0.1/INT1 I/O ; P0.1:双向输入输出引脚,施密特结构(作输入时),内置上拉电阻,INT1 触发引脚(

14、施密特结构),TC1 事件计数器时钟输入引脚 P0.2P0.7 I/O ; 双向输入输出引脚,施密特结构(作输入时)内置上拉电阻P1.0P1.1 I/O ; 双向输入输出引脚,施密特结构(作输入时)内置上拉电阻P1.2P1.7 I/O ; 双向输入输出引脚,施密特结构(作输入时)内置上拉电阻P2.0P2.7 I/O ; 双向输入输出引脚,施密特结构(作输入时)内置上拉电阻P4.0P4.6 I/O ; 双向输入输出引脚,施密特结构(作输入时)内置上拉电阻 P5.0P5.2,P5.4P5.7 I/O ; 双向输入输出引脚,施密特结构(作输入时)内置上拉电阻P5.3/BZ1/PWM1 I/O ; P

15、5.3:双向输入输出引脚,施密特结构(作输入时)内置上拉电阻,TC1/2:Buzzer 或PWM1 信号输出引脚;*2612_13 引脚说明引脚名称 类型 ; 说明VDD, VSS P ; 数字电路电源输入P1.5/RST/VPP I, P ; P1.5:禁止外部复位功能时为单向输入引脚(施密特触发结构),无内置上拉电阻,具有唤醒功能,RST:系统复位引脚,施密特触发结构,低电平有效,通常保持高电平,VPP:OTP 烧录引脚P1.6/XIN I/O ; P1.6:双向输入输出引脚,输入模式时为施密特触发结构,内置上拉电阻,具有唤醒功能,允许外部振荡器(石英或RC)时为振荡器输入引脚 P1.4/

16、XOUT I/O ; P1.4:双向输入输出引脚,输入模式时为施密特触发结构,内置上拉电阻,具有唤醒功能,XOUT:允许外部晶振时为振荡器输出引脚P0.0/INT0 I/O ; P0.0:双向输入输出引脚,输入模式时为施密特触发结构,内置上拉电阻,具有唤醒功能,INT0 触发引脚(施密特结构),TC0 事件计数时钟输入引脚P0.1/INT1 I/O ; P0.1:双向输入输出引脚,输入模式时为施密特触发结构,内置上拉电阻,具有唤醒功能,INT1 触发引脚(施密特结构)P1.0 I/O P1.0: ; 双向输入输出引脚,漏极开路,输入模式时为施密特触发结构,内置上拉电阻,具有唤醒功能P1 3:1

17、, P1.7 I/O ; 双向输入输出引脚,输入模式时为施密特触发结构,内置上拉电阻,具有唤醒功能.P5 7:0 I/O 双向输入输出引脚,输入模式为施密特触发结构,内置上拉电阻P5.4/BZ0/PWM0 I/O ; P5.4:双向输入输出引脚,输入模式时为施密特触发结构,内置上拉电阻,Buzzer 和PWM0 的TC0/2 信号输出引脚;*2624 引脚描述引脚名称类型 描述VDD, VSS P ; 供电输入引脚为了数字电路.P0.2/RST/VPP i, P ; P0.2: 仅作输入引脚(施密特触发) 如果取消外部重置功能. P0.2 无内部上拉电阻. P0.2 是仅作输入引脚不用上拉电阻

18、 在P0.2 模式. 增加这100外部电阻在P0.2, 当它是设定到是输入引脚. 内建唤醒功能. RST: 系统重置输入引脚. 施密特触发结构,低的活动的, 正常逗留到“高”. VPP: OTP 编程序引脚. XIN I 振荡器输入引脚当外部振荡器 启动(晶体和RC). XOUT/Fcpu I/O ; XOUT: 振荡器输出引脚当外部晶体启动. Fcpu: 信号输出引脚当外部RC 模式启动.P0.0/INT0 I/O ; 端口0.0 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻. 内建唤醒功能. INT0 触发引脚(施密特触发).P0.1/INT1 I/O ; 端口0.1 双向引脚.

19、 施密特触发结构作输入模式时. 内建上拉电阻. 内建唤醒功能. INT1 触发引脚(施密特触发). TC1 事件计数器时钟输入引脚.P1.0P1.1 I/O ; 端口1.0, P1.1 双向引脚和开漏引脚. 施密特触发结构作输入时. 内建上拉电阻.P1.2P1.7 I/O ; 端口1.2P1.7 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻.P2.0P2.7 I/O ; 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻.P5.0P5.2, P5.4 I/O ; 端口5 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻.P5.3/BZ1/PWM1 I/O ; 端口5.3 双

20、向引脚. 施密特触发结构作输入模式时. 内建上拉电阻.TC1 2 信号输出引脚为了buzzer 或PWM1 输出引脚.;*2308 引脚描述引脚名称类型 描述VDD, VSS P ; 供电输入引脚为了数字电路. VDD1 P 连接到VDD 当P3.0P3.7 I/O启动.连接到VLCD 当SEG24SEG31 启动.VLCD P ; LCD 供电 V1, V2 P ; LVD 偏斜电压,在LCD R 类型模式: 连接这外部电阻到调整VLCD 电压. C1, C2 I ; 连接电容器为了内部VLCD 充电泵. RST/VPP/P0.2 i, P ; P0.2: 仅作输入引脚(施密特触发) 如果取

21、消外部重置功能. P0.2 无内部上拉电阻,内建唤醒功能. RST: 系统重置输入引脚. 施密特触发结构, 低的活动的, 正常操作必须逗留到“高”. VPP: OTP 编程序引脚.XIN I ; 振荡器输入引脚当外部振荡器 启动(晶体和RC). XOUT/P0.3 I/O ; 端口0.3 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻. 内建唤醒功能. XOUT: ; 振荡器输出引脚当外部晶体启动.LXIN I ; 外部低速振荡器输入引脚(32768Hz 晶体或RC).LXOUT O ; 外部低速振荡器输出引脚. P0.0/INT0 I/O ; 端口0.0 双向引脚. 施密特触发结构作

22、输入模式时. 内建上拉电阻. 内建唤醒功能. INT0 触发引脚(施密特触发). TC0 事件计数器时钟输入引脚. P0.1/T1IN I/O ; 端口0.1 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻. 内建唤醒功能. T1 事件计数器时钟输入引脚. P1 6:0 I/O ; 端口1 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻. 内建唤醒功能. P3 7:0 I/O ; 端口3 双向引脚在P3SEG=1. 施密特触发结构作输入模式时. 内建上拉电阻.上电后或重置,P3 预设的状态如输入低的.P5.0/ RFC0 I/O ; 端口5.0 双向引脚. 施密特触发结构作输入

23、模式时. 内建上拉电阻. RFC0 是RFC 通道0 输入引脚. P5.1/RFC1 I/O ; 端口5.1 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻. RFC1 是RFC 通道1 输入引脚. P5.2/RFC2 I/O ; 端口5.2 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻. RFC2 是RFC 通道2 输入引脚. P5.3/RFCI I/O ; 端口5.3 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻. RFCI 是RFC 回馈输入引脚. P5.4/BZ0/PWM0 I/O ; 端口5.4 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻. T

24、C1 2 信号输出引脚为了buzzer 或PWM 输出引脚.P5.5/RFCOUT I/O ; 双向引脚. 施密特触发结构作输入模式时. 内建上拉电阻. RFCOUT 是RFC 输出引脚. COM0COM3 O ; LCD 驱动 COM 引脚 SEG0SEG31 O ; LCD 驱动 SEG 引脚 ;*2617 引脚描述引脚名称类型 描述VDD, VSS P ; 供电输入引脚 为了数字电路. RST i, P ; RST 是系统外部重置输入引脚. 施密特触发结构, 活动的“低”, 正常逗留到“高”. XIN I ; XIN: 振荡器输入引脚.XOUT/Fcpu O ; XOUT: 振荡器输出引

25、脚. Fpcu: 系统时钟输出引脚如RC 模式. P0.0/INT0 I/O ; P0.0: 端口0 双向引脚. 施密特触发结构和内建上拉电阻作输入时.建造唤醒功能. INT0: 外部中断输入引脚. TC0 事件计数器输入引脚. P02:1/INT2:1 I/O ; P02:1: 端口0 双向引脚. 施密特触发结构和内建上拉电阻作输入时. 建造唤醒功能. INT2:1: 外部中断输入引脚. P04:3 I/O ; P0.3, P0.4: 端口0 双向引脚. 施密特触发结构和内建上拉电阻作输入时.建造唤醒功能. P17:0 I/O ; P1: 端口1 双向引脚. 施密特触发结构和内建上拉电阻作输

26、入时. 建造唤醒功能被控制经由P1W 寄存器. P27:0 I/O ; P2: 端口2 双向引脚. 施密特触发结构和内建上拉电阻作输入时. P47:0 I/O ; P4: 端口4 双向引脚. 施密特触发结构和内建上拉电阻作输入时.P5.0/SCK I/O ; P5.0: 端口5.0 双向引脚. 施密特触发结构和内建上拉电阻作输入时. SIO: SIO 时钟引脚. P5.1/SI I/O ; P5.1: 端口5.1 双向引脚. 施密特触发结构和内建上拉电阻作输入时. SI: SIO 资料输入引脚. P5.2/如此I/O ; P5.2: 端口5.1 双向引脚. 施密特触发结构和内建上拉电阻作输入时

27、. 如此: SIO 资料输出引脚. 可编程开漏类型被控制经由P1OC 寄存器. P57:3 I/O ; P5: 端口5 双向引脚. 施密特触发结构和内建上拉电阻作输入时. ;*2704-2708:引脚说明引脚名称 类型 ; 说明P0 2:0 / INT 2:0 I/O P0 0:2 / INT 0:2: ; 双向输入输出引脚/唤醒功能/内置上拉电阻/外部中断/施密特触发P1 7:0 I/O P1 7:0: ; 双向输入输出引脚/唤醒功能/内置上拉电阻/施密特触发P1 1:0: ; 可设置为漏极开路P2 7:0 I/O P2 7:0 : ; 双向输入输出引脚/内置上拉电阻/施密特触发P3.0 I

28、/O ; 双向输入输出引脚/内置上拉电阻/施密特触发P4 7:0 /AIN 7:0 I/O : ; 双向输入输出引脚/内置上拉电阻/ADC 输入端/施密特触发P5 7:0 I/O : ; 双向输入输出引脚/内置上拉电阻/施密特触发P5.0/SCK,P5.1/SI,P5.2/SO,P5.2 ; 在SIO 从动模式中可设为漏极开路,P5.4:PWM0/BZ0,P5.3:PWM1/BZ1AVREFH I ; ADC 参考电压高电平输入端AVREFL I ; ADC 参考电压低电平输入端DAO O ; DAC 信号输出端RST/VPP I/P RST: ; 外部复位输入端,通常保持高电平 VPP: ;

29、 OTP 编程引脚XIN I ; 外部振荡器输入端 / 外部RC 振荡器输入端XOUT/Fcpu O ; 外部振荡器输出端 / RC 模式时为Fcpu 时钟输出端 VDD, VSS P ; 电源输入端;*2714_15 引脚说明引脚名称 类型 ; 说明 P0 1:0 / INT 1:0 I ; P0 1:0:单向输入引脚/唤醒功能引脚/上拉电阻/施密特触发,INT 1:0:外部中断P0 .2 I ; P0.2 单向输入引脚/上拉电阻/施密特触发P2 7:0 I/O ; P2 7:0双向输入输出引脚/上拉电阻/施密特触发P4 7:0 / AIN 7:0 I/O ; 双向输入输出引脚/上拉电阻/A

30、DC 输入/施密特触发P5 5:0 I/O ; 双向输入输出引脚/上拉电阻/施密特触发,P5.4:PWM0/BZ0,P5.3:PWM1/BZ1AVREFH I ; ADC 参考电压输入端 DAO O ; DAC 信号输出端 P0.3/RST/VPP I/P ; P0.3:施密特触发/唤醒功能引脚/没有上拉电阻/RC 模式,RST:外部复位,低电平有效,VPP:OTP 编程引脚 XIN I ; 外部振荡器输入引脚/外部RC 振荡器输入 XOUT/P5.6 I/O ; XOUT:外部振荡器输出引脚,P5.6:双向输入输出/上拉电阻/在RC 模式中施密特触发VDD, VSS P ; 电源输 ;*27

31、142_142 引脚描述:引脚名称类型 ; 描述P0 1:0 / INT 1:0 I ; P0 1:0: 仅作输入引脚/唤醒/上拉电阻/施密特触发输入INT 1:0: 外部中断P0 .2 I ; P0.2: 仅作输入引脚/唤醒/上拉电阻/施密特触发输入P2 7:0 I/O ; P2 7:0 双向引脚/上拉电阻/施密特触发输入P4 7:0 / AIN 7:0 I/O ; 双向引脚/上拉电阻 /ADC 输入/ 不用施密特触发输入P5 5:0 I/O ; 双向引脚/上拉电阻/施密特触发输入,P5.4: PWM0/BZ0, P5.3: PWM1/BZ1AVREFH I ; ADC 最高的参考电压输入,

32、(注意:这ADC 参考电压(AVREFH) 之SN8P27142 和SN8P27143 是VDD.)DAO O ; 电流类型DAC 输出P0.3/RST/VPP I /P ; P0.3: 施密特触发输入引脚/ 不是上拉电阻, 无唤醒功能/ 在RC 模式,P0.3 是仅作输入引脚不用上拉电阻在P0.3 模式. 增加这100 外部电阻在P0.3, 当它是设定到是输入引脚. RST: 外部重置, 活动的“低” ,VPP: OTP 编程序引脚XIN I ; 外部振荡器输入引脚. / 外部RC 振荡器输入XOUT/P5.6 I/O ; XOUT: 外部振荡器输出引脚. P5.6: 双向引脚/上拉电阻/施密特触发输入在RC 模式VDD, VSS P ; 供电引脚.;*;*

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报