收藏 分享(赏)

AltiumDesigner操作大全.doc

上传人:精品资料 文档编号:9381179 上传时间:2019-08-04 格式:DOC 页数:50 大小:4.18MB
下载 相关 举报
AltiumDesigner操作大全.doc_第1页
第1页 / 共50页
AltiumDesigner操作大全.doc_第2页
第2页 / 共50页
AltiumDesigner操作大全.doc_第3页
第3页 / 共50页
AltiumDesigner操作大全.doc_第4页
第4页 / 共50页
AltiumDesigner操作大全.doc_第5页
第5页 / 共50页
点击查看更多>>
资源描述

1、第一天Altium Designer 概述a.(1)电子开发辅助软件的发展;(2)软件安装及破解;(3)软件开发环境;(4)软件功能;(5)preference setting(优先项)b.(1)help文档knowledge center和shortcut keys;(2)基本的窗口操作(移动、合并、split vertical垂直分割、open in new window) ;(3)reference designs and exampals;(4)home page;第二天电子设计基础知识a.(1)PCB(Printed Circuit Board)印制电路板设计流程:双面覆铜板下料叠板

2、数控钻导通孔检验、去毛刺涮洗化学镀(导通孔金属化,全板电镀覆铜)检验涮洗网印负性电路图形、固化(干膜或湿膜曝光,显影)检验、修版线路图形电镀电镀锡(抗腐蚀镍/金)去印料(感光膜)刻蚀铜(退锡)清洁刷洗网印阻焊图形(常用热固化绿油)清洁、干燥网印标记字符图形、固化(喷锡)外形加工清洗、干燥电气通断检测检验包装成品出厂;(2)EDA设计基本流程:原理图设计网络报表的生成印制板的设计;(3)印制板总体设计的基本流程:原理图设计原理图仿真网络报表的生成印制板的设计信完整性分析文件储存及打印;(4)原理图的一般设计流程:启动原理图编辑器设置原理图图纸设置工作环境装载元件库放置元件并布局原理图布线原理图的

3、电气检查网络报表及其他报表的生成文件储存及打印;(5)PCB设计的一般流程:启动印制板编辑器设置工作环境添加网络报表设置PCB设计规则放置原件并布局印制电路板布线设计规则检查各种报表的生成文件储存及打印;(6)基本概念:层(Layer):印制电路板的各铜箔层;过孔(Via):为连通各层之间的线路的公共孔;埋孔(Buriedvias):中间一层到表面,不穿透整个板子;盲孔(Blindvias):只连接中间几层的PCB,在表面无法识别其位置;丝印层(Overlay):标志图案代号和文字;网格填充区(External Plane):网状铜箔;填充区(Fill Plane):完整保留铜箔;SMD封装:

4、表面焊装器件;焊盘(Pad) ;膜(Mask):元件面助焊膜,元件面阻焊膜;(7)印制板的基本设计准则抗干扰设计原则热设计原则抗振设计原则可测试型设计原则b.(1)抗干扰设计原则1.电源线的设计:(1)选择合适的电源;(2)尽量加宽电源线;(3)保证电源线、底线走线与数据传输方向一致;(4)使用抗干扰元器件(磁珠、磁环、屏蔽罩、电源滤波器) ;(5)电源入口添加去耦电容2.地线的设计:(1)模拟地与数字地分开;(2)尽量采用单点接地;(3)尽量加宽地线;(4)将敏感电路连接到稳定的接地参考源;(5)对PCB板进行分区设计,把高宽带的噪声电路与低频电路分开;(6)尽量减少接地环路的面积3.元器件

5、的配置:(1)不要有过长的平行信号线;(2)保证PCB的时钟发生器、晶振和CPU的时钟输入端尽量靠近,同时远离其他低频器件;(3)元器件应围绕核心器件进行配置,尽量减少引线长度;(4)对PCB板按频率和开关特性进行分区布局,保证噪声元器件和非噪声元器件的距离;(5)考虑PCB板在机箱中位置和方向(放出热量高的器件在机箱上方) ;(6)缩短高频元件之间的引线以减小热量和电磁干扰;4.去耦电容的配置:(1)每10个集成电路要加一片充放电电容(一般10uF) ;(2)引线式电容用于低频,贴片式电容用于高频;(3)每个集成芯片要布置一个0.1uF的陶瓷电容;(4)对抗噪声能力弱、关断时电源变化大的器件

6、(RAM、ROM的电源与地线之间)要加高频去耦电容;(5)电容之间不要共用过孔;(6)去耦电容引线不能太长5.降低噪声和磁干扰的原则:(1)尽量采用45度折线而不是90度折线(减少对外发出信号与耦合) ;(2)用串联电阻的方法来降低电路信号边沿的跳变速率同时也能吸收接受端的反射;(3)石英晶振的外壳要接地,石英晶振下面也不能走线;(4)闲置不用的门电路输出端不要悬空,闲置的运放正极端接地,负极端接输出端;(5)时钟线垂直于I/O线时干扰小,时钟线的引脚要远离I/O电缆;(6)尽量让时钟线周围的电动势趋于零(一般采用用地线把时钟区隔离起来的措施) ,同时时钟线也应尽量短;(7)I/O驱动电路尽量

7、靠近PCB的边缘;(8)任何信号不要形成回路,如果无法避免则应当尽量减少回路面积;(9)对高频板,电容的分布电感不能忽略,电感的分布电容也不能忽略;(10)通常功率线、交流线尽量布置在和信号线不同的板子上;6.其他设计原则:(1)CMOS的未使用引脚要通过电阻接地或接电源;(2)用RC电路来吸收继电器等原件的放电电流;(3)总线上加10K左右上拉电阻有助于抗干扰;(4)采用全译码有更好的抗干扰性;(5)元器件不用引脚通过10K电阻接电源;(6)总线尽量短,尽量保持一样长度;(7)两层之间的布线尽量垂直(减少耦合) ;(8)发热元器件尽量避开敏感元件;(2)PCB走线1.要有良好的地线层(良好的

8、地线层处处等电位,不会产生共膜电阻耦合,也不会经地线形成环流产生天线效应);2.走线保持足够距离(对于可能出现有害耦合或辐射的两根线要保持足够的距离) ;3.长线加低通滤波器(走线尽量短捷,不得已的长线应当在合理的位置插入C、RC或LC低通滤波器) ;4.除了地线,能用细线的不要用粗线(因为PCB上的每一根走线既是有信号的载体,有是接受辐射干扰的干线,走线越长、越粗,天线效应越强)(3)布线宽度与电流(4)PCB板堆叠与分层(5)元件的布局原则第三天原理图设计初步a.原理图环境下的菜单栏(1)文件基本概念1.管理一个项目(共享文件,更改项目名字,利用 workspace 将相关文件分组 gro

9、uping related projects )2.文件组织图(workspace projectdocument)(2)新建项目1.建立工作空间2.新建项目3.添加源文件(原理图)(3)文件转换1.FileImport Wizard2.knowledge centerenvironmentmoving form other tools(4)视图操作缩放查看1.Ctrl+鼠标滚轮2.Ctrl+鼠标右键3.PageUp 和 PageDown移动查看1.右键移动2.Shift+鼠标滚轮3.按下滚轮上下移动(5)格点 Grid(6)单位转换 View Toggle Unit(7)项目设置Projec

10、t Project Optionsb.原理图下的工具栏(1)视图操作1.适合当前所有对象的视图2.适合当前所选对象的视图(2)实用工具1.插入基本图形文字2.元件对齐方式3.插入电源网络4.插入常见元件5.插入激励源6.结点工具(cycle 对默认的结点参数进行循环更改)(3)Document Options1.打开方式(1.双击原理图的工作区的外围空白区;2.DesignDocument Option;3.原理图的工作区右击Options)2.概念:1.参考区(如图示为 A1 参考区)2.结点原理图图纸方向标题框格式显示参考区显示边界黏附结点电气结点(在连接 wire 时在 3mil 内自动

11、搜索有电气属性的结点)3.首先,执行 Design-Document Option,打开文档属性对话框,设置其中 title等参数。其次,执行 Place-Text String,按 TAB键,将 Text属性中设置为“=title“,并将 Text String放在标题栏的 title的右侧。其他同设置,当输入“=“后,会自动提示。第三,执行 Tool-Schematic Preference,切换到Graphic Editing,选中其中的 Convert Special Strings。单击 OK后,你会发现见面的标题栏中的内容都显示出来了,如果没有设置的参数以*号表示出来(4)pref

12、erence setting(优先项)中英文对照可视结点最多撤销多少步第四天原理图设计进阶a.(1)断线操作EditBreakwire(在 preference 中 Schematic Breakwire)(2)模板设置DesignTemplateSet Template File Name打开利用引用模板来完成题目的设置(3)元器件操作1.寻找元件(Search;检索栏中输入 Component 的名称;列表中直接键入要查找的元件)纵向检索栏列表SearchSimpleAdvancedHelper2.修改元器件属性3.放置元器件4.原理图连线(布线方式的切换 Shift+Space:直角、4

13、5 度角、任意角)5.元器件删除6.元器件整体选择、移动注释引脚编辑信号完整性分析封装第五天b.(1)元件1.移动(Move)2.拖曳(Drag ) Ctrl+鼠标拖拽(2)元件复制(Cope)1.Shift+鼠标拖拽2.Ctrl+C Ctrl+V3.橡皮印章(Rubber Stamp 快捷键 Ctrl+R)(3)网络标号(Net)(4)快速连接多个引脚的操作(比方说连单片机的 I/O 与某些芯片的连接)先建立连接关系,再使用 Drag 操作(5)总线(Bus)1.总线规则2.总线入口(Bus Enter )总线绘制第一步接入总线入口第二步建立网络标号先总线命名然后明细(6)元件注释注释次序注

14、释参数自动注释(7)电气规则检查ProjectCompile Document电气规则屏蔽(Compile Mask)是否屏蔽第六天原理图设计提高a.(1)参数集Parameter Set(在原理图中提出了对 PCB 的约束条件)Name ValueMiniwidth(最小线宽)Miniviahole(最小孔径)(2)PCB Layout1.Add.添加自定义的规则2.Add as Rule.添加一个规则的模板3.Rule这是一个未定义的规则,可以通过添加一个未定义的规则来限定原理图对应的 PCB 规则(3)粘贴 word 中的文本表格(4)智能粘贴例如如下设置的复制复制对象智能复制设置复制效

15、果复制行列设置及其间隔(5)搜索功能1.Ctrl+F 搜索2.Ctrl+H 替换(6)常用面板1.SCH Inspector(原理图检查)在指定范围内以整个文字作为检索对象检索,否者将在指定范围内以部分文字为检索对象检索检索范围替换前弹出对话框来确认操作大小写敏感2.SCH List从列表中找取所选内容位置3.Sheet列表陈列内容的范围列表陈列内容的筛选第七天原理图设计提高b.(1)全局修改(shift+F)第一步:右键某一元件find similar objects.Edit 菜单 find similar objects.其实在搜索完成后找到目标元件时,目标元件以高亮显示,若要消除蒙皮,

16、单击右下角即可(shirt+C )第二步:在 SCH Inspector 中修改(注:在蒙皮中要全部选择 ctrl+A)在筛选后选择查找出的元件(2)封装管理器(3)从原理图生成成库(4)创建联合体选中元件右键unionscreate(5)创建 snippet(快捷文档)(6)生成报表第八天原理图设计深入a.大型电路原理图设计子块设计形式一:(Flat)用网络标号和端口连接多个原理图原理图都处于同一等级形式二:(Hierarchical )分层次设计分层次设计基本概念网络标识符Net label(网络标号)作用于全局Port(端口)Sheet entry(页入口)Power port(电源端口)作用于全局Hidden pin(隐藏引脚)标识域水平连接:同等级 sheet 与 sheet 之间的联系垂直连接:子页的 sheet 与 sheet 之间的联系(1)如何设置作用域范围端口网络标号网络标号电源端口1.Flat:2.Global:3.Hierarchical4.Automatic(2)绘图(由上至下)(3)如何进行检查

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报