1、 毕业设计(论文)开题报告设计(论文)题目基于 FPGA 的 LED 1616 点阵汉字显示设计一、选题的背景和意义:LED 点阵显示屏是集微电子技术、计算机技术、信息处理技术于一体的大型显示屏系统。它以其色彩鲜艳,动态范围广,亮度高,寿命长,工作稳定可靠等优点而成为众多显示媒体以及户外作业显示的理想选择。受到体育场馆用 LED 显示屏需求快速增长的带动,近年来,中国 LED显示屏应用逐步增多。目前,LED 已经广泛应用在银行、火车站、广告、体育场馆之中。而随着奥运会、世博会的临近,LED 显示屏将广泛的应用在体育场馆以及道路交通指示中,LED 显示屏在体育广场中的应用将出现快速增长。因此,本
2、设计是很有必要的,之所以基于 FPGA 设计是因为现场可编程门阵列(FPGA)设计周期小,灵活度高,适合用于小批量系统,提高系统的可靠性和集成度。并且采用编写灵活的VHDL 语言编写主程序。本设计可以方便的应用到各类广告宣传中。二、课题研究的主要内容:1. 实现 1616 点阵的汉字显示;2. 实现有限汉字显示;4. 实现汉字的滚动显示;5. 完成方案论证。三、主要研究(设计)方法论述:通过去图书馆查阅书籍收集资料,同时在搜索引擎上检索资料,分析借鉴已有类似产品、设计方案与成功经验,选择几种可行方案比对,最后确定最切实可行的方案展开设计。通过 Multisim 或 Quartus 软件对系统进
3、行模拟仿真,对电路功能进行改进与完善。在 EDA 试验箱上进行调试。四、设计(论文)进度安排:时间(迄止日期) 工 作 内 容2010.5.17-5.23(第 1 周) 理解并确认毕业设计任务书,撰写完成毕业设计开题报告2010.5.24-5.30(第 2 周) 完成调研与资料收集、整理2010.5.31-6.6(第 3 周) 设计方案及原理框图确定2010.6.7-7.4(第 4、5、6、7周)电路资料收集,单元电路设计2010.7.5-7.18(第 8、9 周) 电路仿真与改进、完善2010.19-8.1(第 10、11 周) 资料整理20108.2-8.8(第 12 周) 书写毕业设计报
4、告2010.8.9-8.16(第 13 周) 修改毕业设计报告并整理装订五、指导教师意见:指导教师签名: 年 月 日六、系部意见:系主任签名: 年 月 日目录摘要ABSTRACT第一章 前言 .11.1 本设计的研究背景和研究目的 11.2 LED 点阵显示特点 .11.3 FPGA 设计的特点 1第二章 系统设计 .32.1 设计任务与要求.32.1.1 设计任务 .32.1.2 设计要求 .32.2 设计原理.32.2.1 总体设计方案 .32.2.2 方案的比较 .42.3 扫描控制模块.42.3.1 LED 的显示原理 .42.3.2 汉字的存储 .52.4 汉字显示 52.4.1 列
5、循环扫描 .52.4.2 字符样式设计 .62.4.3 字母循环扫描及期间的延时环节 .92.5 整个完整的程序 9第三章 系统调试与仿真 143.1 开发环境介绍143.2 调试与仿真143.2.1 创建工程 .143.2.2 编 译 前 设 置 143.2.3 全 程 编 译 163.2.4 时 序 仿 真 .17第四章 结束语 18答谢辞 .18参考文献 .18摘要主要研究基于 VHDL 的 Led 点阵汉字滚动显示。首先描述了基于现场可编程门阵(FPGA)的硬件电路,以及点阵显示汉字的原理;然后在单个 16X16 LED 发光二极管点阵上滚动汉字的原理;最后给出了描述其功能的 VHDL
6、 语言程序设计方法。通过编程、调试、仿真、下载正确地实现了汉字滚动显示扫描结果,其硬件系统的实验验证也获得了与软件模拟仿真结论相吻合的结果。关键词:LED 点阵;FPGA;VHDL 语言;汉字滚动显示AbstractPrimary research is based on VHDL, Led Scrolling dot matrix characters. First described based on field programmable gate array (FPGA) hardware circuit, as well as the principle character dot m
7、atrix display; and then in a single 16X16 LED scrolling LED dot matrix on the principles of Chinese characters; Finally, the VHDL description language program of its functions design. Through programming, debugging, simulation, download the correct character scroll achieved scan results, the experim
8、ental verification of its hardware and software are also obtained findings consistent with simulation results.Keywords: LED dot-matrix; FPGA; VHDL language; character scrolling displa1第一章 前言1.1 本设计的研究背景和研究目的受到体育场馆用 LED 显示屏需求快速增长的带动,近年来,中国 LED 显示屏应用逐步增多。目前,LED 已经广泛应用在银行、火车站、广告、体育场馆之中。而随着世博会的临近,LED 显示
9、屏将广泛的应用在体育场馆以及道路交通指示中,LED 显示屏在体育广场中的应用将出现快速增长。目前,国内从事 LED 显示屏生产的企业众多,同时,受到外资企业 LED 显示屏价格过高的影响,在中国 LED 显示屏市场上多以本土企业为主。目前,本土 LED 显示屏生产企业除供应国内需求外,还不断把产品出口到国外市场。而近年来,受到成本压力的影响,国际上一些知名的 LED 显示屏企业也逐步把 生产基地移到了中国,如巴可在北京设立了显示屏生产基地,Lighthouse 在惠州也拥有生产基地,Daktronics、莱茵堡都在国内设立了生产工厂。随着国际 LED 显示屏生产大厂不断把生产基地转移至国内,
10、加之国内众多的 LED 显示屏本土企业,中国正在成为全球 LED 显示屏的主要生产基地。因此研究 LED 汉字滚动显示屏的设计方法具有重要的理论和现实意义。随着我国经济的高速发展,对公共场合发布信息的需求日益增长,利用 LED 点阵滚动显示汉字的出现正好适应了这一市场需求,已经成为信息传播的一种重要手段。采用传统方法设计的汉字滚动显示器,通常需要使用单片机、存储器和制约逻辑电路来进行 PCB 板级的系统集成。尽管这种方案有单片机软件的支持较为灵活,但是由于受硬件资源的限制,未来对设计的变更和升级,总是难以避免要付出较多研发经费和较长投放市场周期的代价。随着电子设计自动化(EDA)技术的进展,基
11、于可编程FPGA 器件进行系统芯片集成的新设计方法,也正在快速地到代基于 PCB 板的传统设计方式。因此,本设计的研究是很有必要的,之所以基于 FPGA 设计是因为现场可编程门阵列(FPGA)设计周期小,灵活度高,适合用于小批量系统,提高系统的可靠性和集成度。并且采用编写灵活的 VHDL 语言编写主程序。1.2 LED点阵显示特点(1)可以显示各种数字、文字、图表、曲线、图形;(2)采用纯红、高绿作双基色发光器件,发光亮度高,色彩鲜艳、丰富;(3)显示效果清晰、稳定、功耗低、寿命长;(4)优质铝合金结构,磨沙、银镜或钛金不锈钢包边。尺寸和规格可根据需要灵活组合;(5)支持各种计算机网络,编辑软
12、件丰富、易用;(6)适用于室内、外所有信息发布及广告宣传场所。如:银行、证券交易所、商场、市场、宾馆、洒楼、电信、邮政、医院、车站、机场等。1.3 FPGA设计的特点FPGA 通常被认为是 ASIC 实现的一种替代手段. 一般 ASIC 包括三种, 既全定制、半定制(含标准单元和门阵列) 以及可编程器件。对于前两种, 需要支付不可重复使用2的工程费用 NRE (Non recurring Engineering) , 主要用于芯片的流片、中测、分析的工程开销, 一次费用一般在 1 万至数万美元以上。如果一次不成功、返工、甚至多次返工,NRE 费用将要上升。成本高、风险大, 而通常对每个 ASI
13、C 品种的需求量往往不大,NRE 费用分摊到每个产品上价太高, 用户无法接受。而对于可编程器件 PLD (Programmable Logic Device) 正是可以解决上述问题的新型 ASIC, PLD 以其操作灵活、使用方便、开发迅速、投资风险小等突出优点, 特别适合于产品开发初期、科研样品研制或小批量的产品. FPGA 是一种新型的 PLD, 其除了具有 PLD 的优点外, 其规模比一般的 PLD 的规模大。目前,Xilinx 推出的 XC4025 可以达到 25000 门的规模,Altera 公司的 FLEX10K100 系列芯片可达到十万门的规模,完全可以满足用户的一般设计需要。F
14、PGA 的主要特点是: 寄存器数目多, 采用查找表计数,适合时序逻辑设计。 但是互连复杂, 由于互连采用开关矩阵,因而使得延时估计往往不十分准确。FPGA 也有其自身的局限性, 其一就是器件规模的限制,其二就是单元延迟比较大。所以, 在设计者选定某一 FPGA 器件后, 要求设计者对器件的结构、性能作深入的了解, 在体系结构设计时, 就必须考虑到器件本身的结构及性能, 尽可能使设计的结构满足器件本身的要求. 这样就增加了设计的难度。离开对 FPGA 结构的详细了解, 设计人员就不可能优化设计。因而设计人员必须了解 FPGA 器件的特性和限制, 熟悉 FPGA 的结构。在了解 FPGA 结构特点
15、的基础上, 就可以利用 VHDL 语言描写出高效的电路描述实现性能优化的电路。3第二章 系统设计2.1设计任务与要求2.1.1设计任务(1)设计一个 1616 的 LED 点 阵 显 示 器 ;(2)在设计过程中,EDA 试验箱进行仿真调试。2.1.2设计要求(1)输出预定义“王、日、田、口”四个汉字;(2)输出汉字循环显示;(3)操作方便、可维护性高;(4)程序简捷,便于修改。2.2设计原理2.2.1总体设计方案方案一:本设计所使用的 1616 的点阵,EDA 实验箱上有其接口电路,列选信号为 SEL0,SEL1,SEL2,SEL3,经 4 线 16 线译码器输出 16 列,从左起为第一列,
16、列选信号是由一个 4 位向量 SEL30控制;行选信号为 H0H15,是由 16 个行信号组成的,每一行由一个单独的位来控制,高电平有效。例如“0000”表示第 0 列,“0000000000000001”表示第一行的点亮。由于列是由一个向量决定,而每一时刻的值只能有一个固定的值,因而只能使某一列的若干个点亮,因此就决定了只能用逐列扫描的方法。例如要使第一列的 2,4,6,8,行亮,则列为“0001” 、行为“0000000010101010”就可以实现了。方案二:VHDL 程序设计的是硬件,他和编程语言的最大区别是它可以“并发执行”。本设计可以将 LED 显示屏要的显示内容抽象成一个二维数组
17、(数组中的1对映点阵显示屏上面的亮点),用 VHDL 语言设计一个进程将这个数组动态显示在 LED 显示屏上,再利用另一个进程对这个数组按一定频率进行数据更新,更新的方式可以有多种。因为两个进程是同时进行的(并发执行),如果对数组中的汉字数据按滚动的方式更新,则可实现汉字的滚动显示。如图 2-1 为该方案原理图。4更新数组数据 二维数组 动态显示图 2-1 方案二原理图2.2.2方案的比较方案一很容易实现,而且占用 FPGA 的资源较少。但是由于其实现方式的局限性,该方案只能实现汉字的滚动显示。方案二中将 LED 点阵抽象成了一个二维数组。可以设计一些比较复杂的算法来控制这个数组,使设计的系统
18、不但可以滚动显示汉字,还可以扩展一些其它的显示效果。但是方案二中对数组的处理部分对 FPGA 芯片的资源消耗太大学校实验室里的 EPF10K10LC84-4 芯片只有 576 个逻辑单元远远不够设计要求。所以最终选择方案一。2.3扫描控制模块2.3.1 LED的显示原理1616 扫描 LED 点阵的工作原理同 8 位扫描数码管类似。它有 16 个共阴极输出端口,每个共阴极对应有 16 个 LED 显示灯,所以其扫描译码地址需 4 位信号线(SEL0-SEL3) ,其汉字扫描码由 16 位段地址(0-15)输入。 通过时钟的每列扫描显示完整汉字。图 2-2 LED 灯红绿信号 图 2-3 161
19、6 点阵 LED 等效电路点阵 LED 一般采用扫描式显示,实际运用分为三种方式: (1)点扫描(2)行扫描(3)列扫描5若使用第一种方式,其扫描频率必须大于 1664=1024Hz,周期小于 1ms 即可。若使用第二和第三种方式,则频率必须大于 168=128Hz,周期小于 7.8ms 即可符合视觉暂留要求。此外一次驱动一列或一行(8 颗 LED)时需外加驱动电路提高电流,否则LED 亮度会不足。2.3.2汉字的存储用动态分时扫描技术使 LED 点阵模块显示图像,需要进行两步工作。第一步是获得数据并保存,即在存贮器中建立汉字数据库。第二步是在扫描模块的控制下,配合行扫描的次序正确地输出这些数
20、据。获得图像数据的步骤是,先将要显示的每一幅图像画在一个如图 3.3 所示的被分成 1616 共 256 个小方格的矩形框中,再在有笔划下落处的小方格里填上“1”,无笔划处填上“0”,这样就形成了与这个汉字所对应的二进制数据在该矩形框上的分布,再将此分布关系以 3216 的数据结构组成 64 个字节的数据,并保存在只读存贮器 ROM 中。以这种方式将若干个汉字的数据贮存在存贮器内,就完成了图像数据库的建立工作。 2.4 汉字显示汉字显示使用的是 1616 的点阵,EDA 实验箱上有其接口电路,列选信号为SEL0,SEL1,SEL2,SEL3,经 4 线 16 线译码器输出 16 列,从左起为第
21、一列,列选信号是由一个 4 位向量 SEL30控制;行选信号为 H0H15,是由 16 个行信号组成的,每一行由一个单独的位来控制,高电平有效。例如“0000”表示第 0 列,“0000000000000001”表示第一行的点亮。由于列是由一个向量决定,而每一时刻的值只能有一个固定的值,因而只能使某一列的若干个点亮,因此就决定了只能用逐列扫描的方法。例如要使第一列的 2,4,6,8,行亮,则列为“0001” 、行为“0000000010101010”就可以实现了。下面是各个部分的程序设计:2.4.1列循环扫描列循环扫描通过对每一列的扫描来完成对字母的现实,只要扫描的频率足够快,就能给人以连图
22、2-4 1616LED 点阵模块6续的感觉。因此要控制扫描的频率,不能太低,否则,就会造成视觉上的不连续,本设计的扫描频率不得低于 50Hz,扫描程序如下:7Library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;Entity dz_xs isPort(enable,clk:in std_logic; -端口定义 输入信号Sel:out std_logic_vector(3 downto 0); -端口定义 输出信号End dz_xs;Architecture count of dz_xs is Sign
23、al lie:std_logic_vector(3 downto 0);BeginProcess(clk,enable) -脉冲、使能信号beginIf clkevent and clk=1thenIf enable=1 thenIf lie“0000“ thenLieCase lie is -“王”字设计When “0011“=h0h0h0h0h0h0h0h0h0h0h0h0Case lie is -“日”字设计9When“0101“=h0h0h0h0h0h0h0h0Case lie is -“田”字设计 When“0100“=h0h0h0h0h0h0h0h0h0h0Case lie is
24、-“口”字设计When“0101“=h0h0h0h0h0h0h0h0h0“0000“ thenLieCase lie is When “0011“=h0h0h0h0h0h0h0h0h0h0h0h0Case lie is When“0101“=h0h0h0h0h0h0h0h0Case lie is When“0100“=h0h0h0h0h0h0h0h0h0h0Case lie is When“0101“=h0h0h0h0h0h0h0h0h0=“00000000“;h8=“00000000“;End case;14End if;End if;End process;a3:process(clk)v
25、ariable int: integer range 0 to 10000;beginif clkevent and clk=1thenif int10000 thenint:=int+1;elseint:=0;if next1=”11”thennext1=”00”;elsenext1= next1+1;end if;end if;end if;end process;end count;15第三章 系统调试与仿真3.1开发环境介绍Quartus II 是 Altera 公司的综合性 PLD 开发软件,支持原理图、VHDL、Veril-ogHDL 以及 AHDL(Altera Hardware
26、 Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整 PLD 设计流程。Quartus II 支 持 Altera 的 IP 核 , 包 含 了 LPM/MegaFunction 宏 功 能 模 块 库 ,使 用 户 可 以 充 分 利 用 成 熟 的 模 块 , 简 化 了 设 计 的 复 杂 性 、 加 快 了 设 计 速 度 。 对 第 三方 EDA 工 具 的 良 好 支 持 也 使 用 户 可 以 在 设 计 流 程 的 各 个 阶 段 使 用 熟 悉 的 第 三 方EDA 工 具 。此 外 , Quartus
27、 II 通 过 和 DSP Builder 工 具 与 Matlab/Simulink 相 结 合 , 可以 方 便 地 实 现 各 种 DSP 应 用 系 统 ; 支 持 Altera 的 片 上 可 编 程 系 统 ( SOPC) 开 发 ,集 系 统 级 设 计 、 嵌 入 式 软 件 开 发 、 可 编 程 逻 辑 设 计 于 一 体 , 是 一 种 综 合 性 的 开 发 平台 。3.2调试与仿真3.2.1 创建工程在 Quartus II 中 新 建 一 个 VHDL File 文 件 , 将 VHDL 代 码 输 入 这 个 文 件 , 并保 存 到 工 作 目 录 , 名 为
28、yz_ok.vhd。利 用 new preject wizard 工 具 创 建 一 个 工 程 , 工 程 名 为 yz_ok,顶 层 文 件 实体 名 为 yz_ok, 并 将 上 面 创 建 的 yz_ok.vhd 文 件 加 入 到 工 程 中 。3.2.2 编 译 前 设 置( 1) 选 择 目 标 芯 片 。 用 assignmemts-settings 命 令 , 弹 出 settings 对 话框 , 选 择 目 标 芯 片 为 EP2C5T144C8。16图 3-1 选 择 目 标 器 件( 2) 选 择 工 作 方 式 , 编 程 方 式 , 及 闲 置 引 脚 状 态单
29、击 上 图 中 的 device 毛 刺 检 测 Glitch detection 为 1ns 宽 度 ;选中 Run simulation until all vector stimuli 全 程 仿 真 。现 在 所 有 设 置 进 行 完 毕 , 在 菜 单 processing 项 下 选 择 start simulation,直 到 出 现 simulation was successful, 仿 真 结 束 。 仿 真 文 件 simulation report 通 常 会 自 动 弹 出 , 否 则 选 择 processingsimulation report 。图 3-7 仿
30、 真 波 形 输 出19第四章 结束语经过为期十三周的毕业设计,我对 VHDL 语言有了更加深刻的认识。VHDL 是超高速集成电路的硬件描述语言,它能够描述硬件的结构、行为与功能。另外,VHDL 具有并发性,采用自上而下的结构式设计方法,适合大型设计工程的分工合作。在编写程序的时候,我才发现能看懂程序和能自己写程序是两个完全不同的概念,自己一开始写程序时,即便是一个很简单的功能模块,在编译时也可能产生很多错误,在不断的改错过程中,自己对 VHDL 语言的语法结构有了深刻的理解,对编译过程中常见的错误也有了全面的认识。通过这十三周的课程设计,我在熟悉了基于 FPGA 设计的同时,也学到了很多在学
31、习课本知识时所体会不到的东西。完成此次设计后,我不仅能对 MAX+plus II 开发仿真软件熟练操作,能达到学以致用,同时还掌握了矩阵键盘和 1616 点阵的工作原理。经过这一过程,我发现平常的学习在注重理论知识的掌握同时,要加强实验环节,只有通过不断地实践,我们才能把知识掌握的更牢固,理解的更透彻。答谢辞参考文献1综合电子设计与实践,王振红,清华大学出版社,2008 年 9 月第 2 版;2EDA 实用技术及应用,刘艳萍,国防工业出版社,2006 年第 1 版;3基于 QuartusII 的 FPGA/CPLD 数字系统设计实例,张丽敏,电子工业出版社,2007;4CPLD/FPGA 常用模块与综合系统设计实例精讲,罗苑棠,电子工业出版社,2007。答辩小组评价意见(建议等第):答辩小组组长教师签名: 年 月 日三、系答辩委员会审定表1 审定意见2审定成绩(等第)_ _ 系主任签字: 年 月 日