1、1,第四章 EDA工具应用初步,2,第四章 目录,4.2 引脚锁定与硬件测试,4.1 硬件逻辑电路的一般设计和测试流程,4.3 嵌入式逻辑分析仪使用方法,4.4 编辑SignalTap II的触发信号,4.5 原理图编辑输入设计流程,4.6 keep属性应用,4.7 SignalProbe使用方法,4.8 Settings设置,4.9 Fitter Settings项设置,4.10 HDL版本设置及Analysis & Synthesis功能,4.11 功能块Chip Planner应用,4.12 Synplify的应用及接口方法,3,本章介绍基于Quartus II软件的数字电路设计流程 软
2、件版本: Quartus II 9.x,4,4.1 硬件逻辑电路的一般设计和测试流程,4.1.1 编辑和输入设计文件,本节内容基于第3章 例3.22 软件版本: Quartus II 9.x FPGA芯片型号: 开发板:DE2,4.1.2 创建工程,4.1.3 全程编译前约束项目设置,4.1.4 全程综合与编译,4.1.5 仿真测试,4.1.6 RTL图观察器应用,5,4.2 引脚锁定与硬件测试,4.2.1 引脚锁定,4.2.2 编译文件下载,4.2.3 AS直接编程模式,4.2.4 JTAG间接编程模式,4.2.5 USB-Blaster编程配置器件使用方法,4.2.6 利用引脚属性定义方式锁定引脚,本节内容基于第3章 例3.22 软件版本: Quartus II 9.x FPGA芯片型号: 教材中EP3C5E144C8;课件中EP2C35F672C6 开发板: 教材中KX-7C5E+;课件中DE2,