1、195实验 18 触发器、计数器及其应用一、实验目的1. 掌握集成 J-K 触发器和 D 触发器的逻辑功能,学习用触发器组成计数器。2. 掌握集成计数器 74LS290 的逻辑功能和使用方法。3. 学习中规模集成显示译码器和数码显示器配套使用的方法。二、实验原理1触发器常见的集成触发器有 D 触发器和 JK 触发器,根据电路结构,触发器受时钟脉冲触发的方式有维持阻塞型和主从型。维持阻塞型又称边沿触发方式,触发状态的转换发生在时钟脉冲的上升或下降沿。而主从型触发方式状态的转换分两个阶段,在 CP=1 期间完成数据存入,在 CP 从 1 变为 0 时完成状态转换。 JK 触发器:在输入信号为双端的
2、情况下,JK 触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用 74LS112 双 JK 触发器,是下降边沿触发的边沿触发器。引脚如图 4.18.1 所示。U C C 1 R D 2 R D 2 C P 2 K 2 J 2 S D 2 Q_ _ _ _ _ _1 C P 1 K 1 J 1 S D 1 Q 1 Q 2 Q G N D_ _ _ _ _1 2 3 4 5 6 7 891 01 11 21 31 41 51 67 4 L S 1 1 2图 4.18.1 74LS112 双 JK 触发器外引线排列JK 触发器的状态方程为: nnJ 和 K 是数据输入端,是触发器状态更新
3、的依据,若 J、K 有两个或两个以上输入端时,组成“与”的关系。后沿触发 JK 触发器的功能如表 4.18.1 所示。JK 触发器常被用作缓冲存储器,移位寄存器和计数器。表 4.18.1 74LS112 双 JK 触发器逻辑功能表输 入 输 出SDRCP J K 1nQ1n0 1 1 01 0 0 10 0 不定 不定1 1 0 0 nn1 1 1 0 1 01 1 0 1 0 11 1 1 1 nQn D 触发器:在输入信号为单端的情况下,常使用 D 触发器。其输出状态的更新发生196在 CP 脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来时 D 端的状态。本实验
4、采用 74LS74 双 D 触发器,它是上升边沿触发的 D 触发器。引脚如图 4.18.2 所示。UCC 2RD 2D 2CP 2SD 2Q 2Q_1RD 1D 1CP 1SD 1Q 1Q GND_1 2 3 4 5 6 789101112131474LS74图 4.18.2 74LS74 双 D 触发器外引线排列表 4.18.2 74LS74 双 D 触发器逻辑功能表输 入 输 出SDDCP D 1n1n0 1 1 01 0 0 10 0 不定 不定1 1 1 1 01 1 0 0 1D 触发器的状态方程为: nDQD 触发器的应用很广,可用作数字信号的寄存、移位寄存、分频和波形发生等。2计
5、数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数体制的不同,分为二进制计数器,十进制计数器和任意进制计数器。根据计数的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等等。目前,无论是TTL 还是 CMOS 集成电路,都有品种较齐全的中规模集成计数电路。使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。图 4.18.3 所示为二五十进制异步计数器 74L
6、S290 的外引线排列。U C C R O B R 0 A 2 C P 1 1 C P 0 Q 0 Q 3_ _ _S 9 A S 9 B Q 2 Q 1 G N D1 2 3 4 5 6 7891 01 11 21 31 47 4 L S 2 9 0图 4.18.3 计数器 74LS290 的外引线排列74LS290 其内部是由四个下降沿触发的 J-K 触发器组成的两个独立计数器。一个是二进197制计数器,CP 0 为时钟脉冲输入端,Q 0 为输出端;另一个是异步五进制计数器,CP 1 为时钟脉冲输入端,Q 3 Q2 Q1 为输出端。R 0A、R 0B 称为异步复位(清零)端,S 9A、S
7、9B 称异步置 9端。其功能如表 4.18.3 所示。表 4.18.3 74LS290 异步计数器逻辑功能表输 入 输 出复 位 端 置 9 端R0A R0B S9A S9BQ3 Q2 Q1 Q01 1 0 0 0 0 01 1 0 0 0 0 0 1 1 1 0 0 10 0 0 00 0 0 0 计 数3译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示还用于数据分配、存贮器寻址和组合控制信号等。不同的功能可选用不同种类的译码器。(1) 七段发光二极管( LED)数码管是目前最常用的数字显示器,图 4.18.4 为共阴管和共阳管的电路以及共阳 LED 七段数码管外引线排列。
8、 UCabcdefgUCabcdefga bcdefg+ U C C- U C Cgf baedc(a) (b)图 4.18.4 共阴管和共阳管的电路以及共阳 LED 七段数码管外引线排列(a) 共阴管和共阳管的电路 (b) 共阳 LED 七段数码管外引线排列一个 LED 数码管可用来显示一位 09 十进制数和一个小数点。小型数码管(0.5 吋和0.36 吋)每段发光二极管的正向压降,随显示光(通常为红、绿、黄、橙色)颜色不同略有差别,通常约为 2-2.5V,每个发光二极管的点亮电流在 5-10mA。LED 数码管要显示 BCD码所表示的十进制数字就需要有一个专门的译码器,有些译码器不但要完成
9、译码功能,还带有驱动电路,以驱动数码管工作。(2) BCD 码七段译码驱动器,此类译码器有共阳和共阴两类。型号有 74LS47(共阳) 、74LS48(共阴) 、CC4511 (共阴)等。本实验采用共阳接法的 74LS247 BCD 七段显示译码198器,图 4.18.5 为 74LS247 的外引线排列。表 4.18.4 为 74LS247 BCD 七段显示译码器功能表。U C CA 2 A 3 A O_ _A 1 L T B I / R B O R B I G N D1 2 3 4 5 6 7 891 01 11 21 31 47 4 L S 2 4 71 51 6abcdefg_ _ _
10、 _图 4.18.5 74LS247 的外引线排列表 4.18.4 74LS247 BCD 七段显示译码器功能表输 入 端 输 出 端十进制功 能 LTRBI/A3 A2 A1 A0 a b c d e f g 字形灭灯 0 1 1 1 1 1 1 1 全灭试灯 1 0 0 0 0 0 0 0 80 1 1 1 0 0 0 0 0 0 0 0 0 0 1 01 1 1 0 0 0 1 1 0 0 1 1 1 1 12 1 1 0 0 1 0 0 0 1 0 0 1 0 23 1 1 0 0 1 1 0 0 0 0 1 1 0 34 1 1 0 1 0 0 1 0 0 1 1 0 0 45 1
11、1 0 1 0 1 0 1 0 0 1 0 0 56 1 1 0 1 1 0 0 1 0 0 0 0 0 67 1 1 0 1 1 1 0 0 0 1 1 1 1 78 1 1 1 0 0 0 0 0 0 0 0 0 0 89 1 1 1 0 0 1 0 0 0 0 1 0 0 9数码管正常工作时每段电流约为 8mA,所以数码管与显示译码器配套使用时,在两者之间应串入 510 左右的限流电阻。本实验将 74LS247 显示译码器、数码管和限流电阻已配套连接在实验板上。如图 4.18.6 所示:U C CA 2A 3A OA 1L TB I / R B OR B IG N D12345678 9
12、1 01 11 21 31 41 51 6abcdefg_ _ _ _ _5 1 0 7图 4.18.6 译码显示电路三、实验仪器、设备和元器件数字实验箱 1 台;直流稳压电源 1 台;信号发生器 1 台;74LS112、74LS74、74LS290 ;译码显示电路板等。199四、实验内容和步骤1J-K 触发器(1)按表 4.18.5 的要求改变 J、K、CP 端状态,观察 、 状态变化,观察触发器状Q态更新是否发生在 CP 脉冲的下降沿,记录于表中。表 4.18.5Qn+1J K CP 0n1n010 010010 110011 010011 110(2)按图 4.18.7 接线,用 74L
13、S112 双 JK 触发器构成同步三进制加法计数器J2 J1K1K2 Q2 Q1RD1 RD2CP1CP2Q2 Q1_ _Q2 Q1清 零脉 冲 CP图 4.18.7 同步三进制加法计数器 手动输入 CP 单次脉冲,记录计数器工作状态。 CP 端送入频率为 1kHz 的 TTL 矩形脉冲,用示波器观察并记录 CP、Q 1、Q 2 的波形的关系。2D 触发器(1) 按表 4.18.6 的要求改变 D、CP 端状态,观察 、 状态变化,观察触发器状态更新是否发生在 CP 脉冲的上升沿,记录于表中。表 4.18.6Qn+1D CP 0n1n0101020001110(2) 按图 4.18.8 接线,
14、用两个 74LS74 双 D 触发器构成异步二进制加法计数器。 手动输入 CP 单次脉冲,记录计数器工作状态。 CP 端送入频率为 1kHz 的 TTL 矩形脉冲,用示波器观察并记录CP、Q 3、Q 2、 Q1、Q 0 的波形关系。Q Q Q QQ Q Q Q_ _ _ _D D D D RDCP0Q0Q1Q2Q3图 4.18.8 74LS74 双 D 触发器构成异步二进制加法计数器3二五十进制计数器(1) 按表 4.18.7 的要求改变复位端、置 9 端状态,观察 Q3、Q2 、Q1、Q0 状态变化,验证复位端、置 9 端功能。 表 4.18.7输 入 输 出复位端 置 9 端 Q3 Q2
15、Q1 Q0ROA ROB S9A S9B1 1 0 1 1 0 1 1(2) 按图 18.9 接线,用 74LS290 构成十进制计数器、六进制计数器(a ) (b)图 4.18.9 74LS290 的应用电路(a)十进制计数器 (b) 六进制计数器 手动输入 CP 单次脉冲,记录计数器工作状态。 将电路中输出端 Q3、Q 2、Q 1、Q 0 与译码显示电路的 A3、A 2、A 1、A 0 端相联。手动输入 CP 单次脉冲,观察 Q3、 Q2、Q 1、Q 0 状态以及相应数码管显示字符。201 CP 端送入频率为 1kHz 的 TTL 矩形脉冲,用示波器观察并记录CP、Q 3、Q 2、 Q1、Q 0 的波形关系。五、预习内容1复习有关触发器、计数器的内容。2复习有关译码器的工作原理。3绘出各实验内容的详细线路图。4拟出各实验内容所需的测试记录表格。六、实验总结报告1画出实验线路图,记录、整理实验现象及实验所得的有关波形。对实验结果进行分析。2总结使用集成触发器、计数器的体会。