收藏 分享(赏)

第二章课后习题.ppt

上传人:kpmy5893 文档编号:7184055 上传时间:2019-05-09 格式:PPT 页数:9 大小:214.50KB
下载 相关 举报
第二章课后习题.ppt_第1页
第1页 / 共9页
第二章课后习题.ppt_第2页
第2页 / 共9页
第二章课后习题.ppt_第3页
第3页 / 共9页
第二章课后习题.ppt_第4页
第4页 / 共9页
第二章课后习题.ppt_第5页
第5页 / 共9页
点击查看更多>>
资源描述

第二章 基本门电路 和触发器, 课后习题,课后习题1,试写图示CMOS逻辑电路的输出(P、F)表达式;输入变量为A、B、C。,课后习题2,试计算下述NMOS电路可能的最低输出低电平VOLmin和最高输出低电平VOLmax的值。设VDD = 5V,VT = 0.7V,W/L如图所示。,课后习题3,考虑采用NMOS管和PMOS管传输门实现的逻辑电路图,假定输入和它们的互补信号是全摆幅的,这两个电路实现的功能是什么?,课后习题4,有下降沿触发JK触发器电路如下图所示,设各触发器的初始状态为0,试画出CP脉冲作用下Q1、Q2端的波形。,课后习题5,试画出一E/D MOS的R-S-T触发器线路图。如果最小线宽为2um,晶体管阈值电压VP =3V,VTN =1V,VDD =5 V,电路的输出低电平VOL =0.4 V,则电路中各管的W/L值为多少?(忽略VOL 二级效应),课后习题6,试根据优先置0触发器 (RSS) 的真值表和逻辑式画出其线路图。,课后习题7,应用优化的CMOS电路可以实现全加器的快速进位链电路,试画出CMOS四位超前进位链的线路图。,

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报