收藏 分享(赏)

青岛科技大学数电11第2节 电平触发的触发器.ppt

上传人:myw993772 文档编号:6521134 上传时间:2019-04-14 格式:PPT 页数:11 大小:1.87MB
下载 相关 举报
青岛科技大学数电11第2节 电平触发的触发器.ppt_第1页
第1页 / 共11页
青岛科技大学数电11第2节 电平触发的触发器.ppt_第2页
第2页 / 共11页
青岛科技大学数电11第2节 电平触发的触发器.ppt_第3页
第3页 / 共11页
青岛科技大学数电11第2节 电平触发的触发器.ppt_第4页
第4页 / 共11页
青岛科技大学数电11第2节 电平触发的触发器.ppt_第5页
第5页 / 共11页
点击查看更多>>
资源描述

1、1,11.3 同步RS触发器,电路结构与工作原理,触发方式的动作特点,下页,总目录,2,11.3、同步RS触发器,实际工作中,触发器的工作状态不仅要由触发输入信号决定,而且要求按照一定的节拍工作。为此,需要增加一个时钟控制端 CLK。,具有时钟脉冲控制的多个触发器称为同步触发器。,3,一. 电路结构与工作原理,2.工作原理, CLK = 0 时,G3、G4 被封锁,输入信号 R、S 不起作用。基本 SR 锁存 器的输入均为 1,触发器 状态保持不变。, CLK = 1 时,G3、G4 解除封锁,将输入信号R 和 S 取非后送至基本 SR锁存器的输入端。,基本 SR 锁存器,增加了由时钟 CLK

2、 控制的门 G3、G4,1.同步SR触发器电路结构,4,特 性 表,3. 逻辑功能与逻辑符号,输出不定(禁用),置 0,置 1,保持原状态,CLK=0:状态不变,高电平有效,CLK = 1时与基本RS 触发器的特性表相同,*CLK回到低电平后状态不定,S,R,5,(1)只有当CLK = 1时,输入信号 S和R的变化才能引起触发器输出状态的变化。, (2) CLK = 1的全部时间里,输入信号 R 和S的变化都可能引起 触发器输出端状态的变化。,二、同步RS触发器的动作特点,这降低了电路的抗干扰能力。,6,下页,返回,上页,例11.3.1 已知电平触发SR触发器的输入波形如图所示,画出Q和Q端的

3、电压波形。假定触发器的初始状态为Q=0。,7,下页,返回,上页,D型触存器,数据输入端,控制端,特点:Q* 跟随 D 信号,8,下页,返回,上页,CMOS传输门(TG),时,传输门导通。,时,传输门截止。,控制电压为互补信号,如C=0,C=1,双向器件,9,下页,返回,上页,在CMOS电路中,经常利用CMOS传输门组成电平触发D触发器。,因为在CLK的有效电平期间输出状态始终跟随输入状态变化,输出与输入的状态相同,所以又将这个电路称为“透明的D型锁存器”。,10,返回,例11.2.2 若用CMOS传输门组成的电平触发D触发器的CLK和输入端D的电压波形如右图中所给出,画出Q和Q端的电压波形。假定触发器的初始状态为Q=0,上页,同步触发器在 CLK = 1 期间能发生多次翻转,这种现象称为空翻,11,作业,P240 11.311.4,

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 高等教育 > 大学课件

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报