1、通信 0715 班 20 08 20 09 学年 第 二 学期 数字电子技术基础 课试卷 试卷类型: A 卷题号 一 二 三 四 五 六 七 八 九 总成 绩得分一、 单项选择题(每小题 2 分,共 24 分)1、8421BCD 码 01101001.01110001 转换为十进制数是:( c )A:78.16 B:24.25 C:69.71 D:54.562、最简与或式的标准是:( c ) A:表达式中乘积项最多,且每个乘积项的变量个数最多 B:表达式中乘积项最少,且每个乘积项的变量个数最多C:表达式中乘积项最少,且每个乘积项的变量个数最少 D:表达式中乘积项最多,且每个乘积项的变量个数最多
2、3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:(B ) A:消去 1 个表现形式不同的变量,保留相同变量B:消去 2 个表现形式不同的变量,保留相同变量C:消去 3 个表现形式不同的变量,保留相同变量 表 1D:消去 4 个表现形式不同的变量,保留相同变 量4、已知真值表如表 1 所示,则其逻辑表达式为: ( A ) A:ABC B:AB + BC C:AB + BC D:ABC(A+B+C)5、函数 F(A,B,C)=AB+BC+AC 的最小项表达式为:( B )A:F(A,B,C)= m(0,2,4) B:F(A,B,C)=m(3,5,6,7)C:F(A,B,C)=m(0,2,
3、3,4) D:F(A,B,C)= m(2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32) 10 需要( C )个移位脉冲。A:32 B: 10 C:5 D: 67、已知 74LS138 译码器的输入三个使能端( E1=1,E 2A=E2B=0)时,地址码A2A1A0=011,则输出 Y7 Y 0 是:( C ) A:11111101 B:10111111 C:11110111 D:111111118、要实现 n1Q,JK 触发器的 J、K 取值应是:(D ) A:J=0,K=0 B:J=0,K=1 C:J=1,K=0 A B C F0 0 0 00 0 1 10 1 0 10 1
4、1 01 0 0 11 0 1 01 1 0 01 1 1 1 D:J=1,K=19、能够实现线与功能的是:( B )A: TTL 与非门 B:集电极开路门 C:三态逻辑门 D: CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 1kHz,经过( B )可转换为 4 位并行数据输出。A:8ms B: 4ms C:8s D:4s11、表 2 所列真值表的逻辑功能所表示的逻辑器件是:( C ) 表 2A:译码器B:选择器C:优先编码器D:比较器12、 图 1 所示为 2 个 4 位二进制数相加的串接全加器逻辑电路图,运算后的 C4S4S3S2S1结果是:( A )A:110
5、00B:11001C:10111D:10101图 1二、判断题(每题 1 分,共 6 分)1、当选用共阳极 LED 数码管时,应配置输出高电平有效的七段显示译码器。 ( F )2、若两逻辑式相等,则它们对应的对偶式也相等。 ( T )3、单稳触发器和施密特触发器是常用的脉冲信号整形电路。 ( T ) 4、与逐次逼近型 ADC 比较,双积分型 ADC 的转换速度快。 ( F )5、钟控 RS 触发器是脉冲触发方式。 (F I7 I6 I5 I4 I3 I2 I1 I0 Y2 Y1 Y01 1 1 10 1 1 1 00 0 1 1 0 10 0 0 1 1 0 00 0 0 0 1 0 1 10
6、 0 0 0 0 1 0 1 00 0 0 0 0 0 1 0 0 10 0 0 0 0 0 0 1 0 0 0输 入 输 出)6、A/D 转换过程通过取样、保持、量化和编码四个步骤。 ( T )三、填空题(每小题 1 分,共 20 分)1、逻辑代数的三种基本运算规则 代入定理 、 反演定理 、 对偶定理 。 2、逻辑函数的描述方法有 逻辑真值表 、逻辑函数式 、逻辑图 、 波形图 、卡诺图 等。3、将 8k4 位的 RAM 扩展为 64k8 位的 RAM,需用 16 片 8k4 位的 RAM,同时还需用一片 38 译码器。4、三态门电路的输出有 低电平 、 高电平 和 高阻态 3 种状态。5
7、、Y= ABC+AD+C 的对偶式为 YD= (A+B+C)(A+D)C 。6、一个 10 位地址码、8 位输出的 ROM,其存储容量为 213 。7、若用触发器组成某十一进制加法计数器,需要 4 个触发器,有 5 个无效状态。8、欲将一个正弦波电压信号转变为同频率的矩形波,应当采用 施密特触发器 电路。9、图 2 所示电路中,74161 为同步 4 位二进制加计数器, DR为异步清零端,则该电路为 6 进制计数器。10、图 3 所示电路中触发器的次态方程 Qn+1 为 AQ 。 图 2 图 3 四、分析题(共 20 分)1、分析用图 4(a) 、 (b)集成十进制同步可逆计数器 CT74LS
8、192 组成的计数器分别是几进制计数器。CT74LS192 的 CR 为异步清零端(高电平有效) , LD为异步置数控制端(低电平有效) ,CP U、CP D 为加、减计数脉冲输入端(不用端接高电平) , CO和 B分别为进位 和借位输出端。 (4 分)6 和 23图 4 (a) 图 4 (b)2、 用 ROM 设计一个组合逻辑电路,用来产生下列一组逻辑函数DBYCADCAB 4321列出 ROM 应有的数据表,画出存储矩阵的点阵图。3、试画出图 5 所示电路在 CP、 DR信号作用下 Q1、Q 2、Q 3 的输出电压波形,并说明Q1、Q 2、Q 3 输出信号的频率与 CP 信号频率之间的关系
9、。 (6 分)图 5五、设计题(共 20 分)1、用 74LS161 设计一个 10 进制计数器。 (1)同步预置法,已知 S00001。 (2)异步清零法。 (10 分)2、集成定时器 555 如图 6(a)所示。 (1)用该集成定时器且在规格为100K、 200K、500K 的电阻,0.01uf、0.1uf 、1uf 的电容器中选择合适的电阻和电容,设计一个满足图 5(b)所示波形的单稳态触发器。 (2)用该集成定时器设计一个施密特触发器,画出施密特触发器的电路图。当输入为图 5(c)所示的波形时,画出施密特触发器的输出 U0波形。 (10 分)图 6(a) 图 6(b) 图 6(c)六、
10、综合分析计算题(共 10 分)试分析图 7 所示电路的工作原理,画出输出电压 0 的波形图,列出输出电压值 0 的表。表 3 给出了 RMA 的 16 个地址单元中所存的数据。高 6 位地址 A9A4 始终为 0,在表中没有列出。RAM 的输出数据只用了低 4 位,作为 CB7520 的输入。因 RAM 的高 4 位数据没有使用,故表中也未列出。 (8 分)表 3A3 A2 A1 A0 D3 D2 D1 D00 0 0 0 0 0 0 00 0 0 1 0 0 0 10 0 1 0 0 0 1 10 0 1 1 0 1 1 10 1 0 0 1 1 1 10 1 0 1 1 1 1 10 1
11、1 0 0 1 1 10 1 1 1 0 0 1 11 0 0 0 0 0 0 11 0 0 1 0 0 0 01 0 1 0 0 0 0 11 0 1 1 0 0 1 11 1 0 0 0 1 0 1图 7 0 的电压值2008 _2009_学年第 二 学期 数字电子技术基础课 程试卷标准 答案及评分标准 A()卷 专业_通信_ 班级 _2007 15_一、单项选择题(每小题 2 分,共 24 分)1、C; 2、C; 3、B; 4、A; 5、B ; 6、C ; 7、C; 8、:D; 9、B; 10、B11、C 12、A二、判断题(每题 1 分,共 6 分)1 1 0 1 0 1 1 11 1
12、 1 0 1 0 0 11 1 1 1 1 0 1 1A3 A2 A1 A0 D3 D2 D1 D0 0(V)0 0 0 0 0 0 0 00 0 0 1 0 0 0 10 0 1 0 0 0 1 10 0 1 1 0 1 1 10 1 0 0 1 1 1 10 1 0 1 1 1 1 10 1 1 0 0 1 1 10 1 1 1 0 0 1 11 0 0 0 0 0 0 11 0 0 1 0 0 0 01、 ( ) 2、 ( ) 3、 ( ) 4、 ( ) 5、 ( ) 6、 ( )三、填空题(每小题 1 分,共 20 分)1、代入定理、反演定理、对偶定理2、逻辑真值表、逻辑函数式、 逻辑
13、图、波形图、卡诺图3、16、3 线-8 线4、高电平、低电平、高阻5、 (A+B+C)(A+D) C 、6、8K 或 2137、4、58、施密特触发器9、六10、 nQA四、分析题(共 20 分)1、解:(a)为 6 进制加计数器;(2 分) (b)为 23 进制加计数器。 (2 分)2、解:将函数化为最小项之和形成后得到1531087520410338725501 mmY(2 分)ROM 的数据表(3 分)ROM 的存储矩阵图(3 分)3、 )( CPQn11 )( 221 分)( 313 n1 分 3 分 CP1Q23Qf8f4ff1 分 五、设计题(共 20 分)1、解:(1)S 100
14、01,M 10,则 SM-11010(5 分) (2)S 00000,M10,则SM1010(5 分)2、 (1)解:要实现的单稳态触发器设计如下 (5 分,其中图 3 分,R、C 参数各 1 分) 因为 , 所以选 。(2)施密特触发器及波形如图所示 (5 分,图 3 分,波形 2分)六、综合分析计算题(共 10 分)解:十进制计数器 74LS160 工作在计数状态,在 CP 脉冲序列的作用下,Q 3Q2Q1Q0 的状态从 0000 到 1001 循环计数,将存储器 A9A0=0000000000 0000001001 这十个地址单元中存储的数据依次读出,作为 CB7520 的数字量输入。
15、CB7520 高四位数字量输入d9d8d7d6 每位为 1 时产生的输入模拟电压分别为+4V、+2V、+1V、+0.5V。输出电压值见表所示。输出电压 V0 的波形如图所示。 0 的电压值V0 的输出电压波形A3 A2 A1 A0 D3 D2 D1 D0 0(V)0 0 0 0 0 0 0 0 00 0 0 1 0 0 0 1 1/20 0 1 0 0 0 1 1 3/20 0 1 1 0 1 1 1 7/20 1 0 0 1 1 1 1 15/20 1 0 1 1 1 1 1 15/20 1 1 0 0 1 1 1 7/20 1 1 1 0 0 1 1 3/21 0 0 0 0 0 0 1 1/21 0 0 1 0 0 0 0 0