1、第 1 页 共 8 页广东海洋大学 学年第二学期数字电子技术基础课程试题考试 A 卷 闭卷课程号: 16632205 考查 B 卷 开卷题 号 一 二 三 四 五 六 七 总分 阅卷教师各题分数 15 10 10 6 22 12 25 100实得分数一、填空题(每空 1分,共 15分):1 (93) 10=( ) 2=( ) 16=( ) 8421BCD 码 。2 ( -58) 10的反码为 ;补码为 。 (用 8 位二进制表示)3一个 8 位 D/A 转换器的转换比例系数 k 为 0.12V,当输入代码为 00110010 时,输出电压为 。 4对 n 个变量来说,最小项共有 个;所有的最小
2、项之和恒为 。 5三个 D 触发器构成计数器,最多有效状态为 ;若要成十进制计数器,则需要 个触发器,它的无效状态有 个。6若输入变量 A=1,则 F = AB = 。7对于 JK 触发器,若 =1,则构成 触发器。KJ8一个 8 位数的 D/A 它的分辨率是 。9数字电路中存在回差电压的电路是 。二、判断题(对的打,错的打;每小题 1分,共 10分):( )1、对于或门、或非门电路不用的输入端都可以通过一个电阻接地。( )2、把 二 个 4 进 制 计 数 器 进 行 级 联 可 得 到 一 个 8 进 制 计 数 器 。( )3、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。
3、( )4、OC 门和 TSL 门均可实现“线与”功能。 班级: 姓名: 学号: 试题共 7 页 加白纸 1 张密 封 线GDOU-B-11-302第 2 页 共 8 页( )5、当与门的控制端为 0 时,信号不可以传送。( )6、一个模十的计数器可做一个十二分频器使用。( )7、计数器和数字比较器同属于时序逻辑电路。( )8、若接通电源后能自动产生周期性的矩形脉冲信号,则该电路是多谐振荡器。( )9、用 4 片 2568 的 RAM 芯片可构成 10248 的存储器。( )10、单稳态触发器的分辨时间 Td,由外加触发脉冲决定。三、单项选择题:(每小题 1 分,共 10 分;请将正确答案的编号
4、填入表格中)1 2 3 4 5 6 7 8 9 1015 个 触 发 器 可 以 构 成 能 寄 存 ( ) 位 二 进 制 数 码 的 寄 存 器 。A、 4; B、 5; C、 6; D、 10;2若逐次逼近型 ADC 的输出为 8 位,设时钟脉冲频率为 1MHz,则完成一次转换操作需要( ) 。A、8us; B、10us; C、12us; D、16us ;3十六路数据选择器应有( )选择控制端。A、8; B、6; C、4 ; D、2。4若某模拟输入信号含有 600Hz、1KHz 、3KHz、 6KHz 等频率的信号,则该 ADC电路的采样频率应大于等于( ) 。A、1.2KHz; B、6
5、KHz ; C、2KHz; D、12KHz; 5如图(1)真值表,B、C 为输入变量,则输入与输出变量是( ) 。B C F001101010110A、与非门; B、或非门;C、异或门;D、同或门; 图(1)6三态门电路的输出可以为高电平、低电平及( ) 。第 3 页 共 8 页A、 0 ; B、1; C、高阻态; D、导通状态;7有一计数器,其状态转换图如图(2)所示,则该计数器( ) 。A、能自启动; B、不能自启动;C、不好判断。图(2)8有门电路如图(3)所示,则其输出 Z 的逻辑表达式为( ) 。A、Z=0;B、 Z=( A+B);C、 Z=1;D、Z=(AB)。图(3)9下列所示触
6、发器中属上降沿触发的是( ) 。(A) (B) (C)10.正逻辑的高电平表示为( ) 。A、 0 ; B、1; C、原变量; D、反变量;四、逻辑函数化简(每小题 3 分,共 6 分):(1)F 1(A,B ,C)= BA1 1 10 0 01 0 0 0 1 10 0 1 010 1 1 01 0 1/0/0 /0/0/0/1 /0 /0第 4 页 共 8 页(2)F 2(A,B ,C,D) = m(0,2,6,7,8)+d(10,11,12,13,14,15)五、分析题(共 22 分)1、 (8 分)写出如图(4)所示电路的输出 Y1、Y2 的逻辑函数式。(74HC138 是 3-8 线
7、译码器)图(4)2、 (8 分)由集成计数器 74LS161 组成的电路如图(5)所示,分析电路(1)画出电路的状态转换图(Q 3Q2Q1Q0) ;(2)分析电路的功能。 (74161的功能表见第8页附录) 第 5 页 共 8 页图(5)3 (6 分)有一逻辑电路如图(6)所示,试写出其输出逻辑表达式。图(6)六、 (12 分)电路如图(7)所示。设各触发器的初态为 0,试写出电路的驱动方程、状态方程和 Z 的输出方程;画出 CP 脉冲作用下 Q1、Q 2 和 Z 端的输出波形。图(7)ACPD JKFF1 FF2Q1 Q2Z1第 6 页 共 8 页七、设计题(25 分):1 (12 分)设计
8、一个三人表决电路,结果按“少数服从多数”的原则决定。要求用八选一数据选择器 CT54LS151 实现。CPAD1 D6 D7 SF=ABC+ABC+ABCT54LS151D2 D4 D5D0A0A1A2ABC“1“D3第 7 页 共 8 页2 (7 分)试利用复位端 将同步十进制计数器 74LS160 接成六进制计数器。rC且画出状态转换图。 (其功能表见第 8 页附录)3 (6 分)试用 555 定时器设计一个单稳态触发器,要求输出脉冲宽度为 11ms。(设电阻为 10K)D3 D2 D1 D0CrETEPCPQ3 Q2 Q1 Q0 COLD74LS160第 8 页 共 8 页附录:74LS161、74LS160 功能表(161 为十六进制、160 为十进制):输 入 输 出ET EP CPrCLDD3 D2 D1 D0 Q3 Q2 Q1 Q00 0 0 0 0 1 0 d c b a d c b a1 1 0 保 持1 1 0 保 持1 1 1 1 计 数555VOVCOVCC RDGNDTHDISCTR726358 41