1、CDUESTC-WDZ,电路整理 Hxdesigner,CDUESTC-WDZ,Hierux Designer 电路图整理软件,用来将平面化的电路图整理成层次化的电路图。Hierux Designer 会维护电路的连接性,确保不会由于用户失误而引入连接错误。 用来整理的平面化电路图通常是用 ChipAnalyzer 提取并导出生成的,CDUESTC-WDZ,常用快捷键,ctrl+r 刷新当前设计 ctrl+tab 切换至下一窗口 shift+tab 切换至上一窗口 alt+1 打开关闭工程面板 alt+2 打开关闭输出窗口 alt+x 关闭当前电路图 shif+v 打开关闭annotation
2、视图的雷达图窗口 f2 打开单元库管理器 f3 打开窗口列表,CDUESTC-WDZ,ctrl+z 放大显示 shift+z 缩小显示 F4 显示输出窗口内的下一条信息 shift+f4 显示输出窗口内的上一条信息 b加亮显示选中的数据 ctrl+b去除选中数据的加亮显示 shift+b 去除所有数据的加亮显示 F7 交叉定位 f8显示/消隐视图中的annotation或者所有标号,CDUESTC-WDZ,主要的快捷键,R 旋转选中数据 H 左右翻转选中数据 V 上下翻转选中数据 Shift + i 等距离摆放 Shift 方向键 (方向键的方向对其),CDUESTC-WDZ,3.拷贝设计库,
3、1.运行 ftp:192.168.1.99用户名:ic99密码:123456 2.将 压缩包 ADC 和电路整理 PPT拷贝到自己所用电脑 E盘 3.将压缩包 ADC解压在E盘,将解压后的文件命名为 ADC27*(即自己学好后四位),CDUESTC-WDZ,4.打开设计库,(1)用Hx designer软件打开设计库 打开软件后,点击浏览 在E盘下ADC27*文件夹下的adc .hds 点击确定 (2)在快捷窗口中 (设计 跟踪 整理 图像) 选择 设计 选择 TEST_EDS 设计库 点击 EDS_1单元 右击选择复制单元 输入名称 EDS_27* (3)打开单元EDS_27*进行整理,CD
4、UESTC-WDZ,主要的快捷键,R 旋转选中数据 H 左右翻转选中数据 V 上下翻转选中数据 Shift + i 等距离摆放 Shift 方向键 (方向键的方向对其),CDUESTC-WDZ,跟踪,在跟踪标签页中,可以用不同的色显示某个实例: 在当前窗口中的实例显示黑色; 在当前电路图但不在当前窗口的实例示蓝色; 不在当前电路图中的实例显示红色;,CDUESTC-WDZ,设置顶层单元,如果一个单元电路中有子电路,首先设置一个顶层单元才能创建子电路。(方法)选中要设为顶层单元 右击 选择设为顶层单元,CDUESTC-WDZ,练习一 静电放电保护 ESD 所有器件带网表连接,CDUESTC-WD
5、Z,主要的快捷键,R 旋转选中数据 H 左右翻转选中数据 V 上下翻转选中数据 Shift + i 等距离摆放 Shift 方向键 (方向键的方向对其),CDUESTC-WDZ,静电放电保护 ESD整理后,CDUESTC-WDZ,练习2 单级差分放大器,点击库 OP_TOP中的OP01单元,选择复制 填入名称OP_27* 点击 i调用电源和底线到此单元 整理次差分放大器的电路,CDUESTC-WDZ,练习2 单级 差分放大器 整理后电路图,CDUESTC-WDZ,练习3 两级差分放大器 OP2_TOP中op2单元 复制单元 命名为op2_27*,CDUESTC-WDZ,练习3 两级差分放大器
6、结果,CDUESTC-WDZ,练习四 模拟工作区 A2 电路整理 此题 不检查是练手用,库ADCA2中ADCA2TOP为未整理的电路 复制ADCA2TOP命名为ADCA227* 整理电路,CDUESTC-WDZ,练习四 整理后参考 库 ADCA2中ADCA2SCH,CDUESTC-WDZ,练习5 小数字部分网表提取与电路真理,1.在analyzer中提取网表 工作区坐标(2688,11285)(4279,16575) 命名 adc_a3_27* 2.在hx composer中建立工作区adc_a3_27*所有数字单元 3.导出adc_a3_27*的hierux库 (方法见 导出hierux库 ppt) 4.整理导出的单元库(也可以整理 ADC设计库中A3_TOP库中A3_TOP_27单元,