收藏 分享(赏)

维修电工高级(1 X)新版 答案.doc

上传人:dreamzhangning 文档编号:4344070 上传时间:2018-12-24 格式:DOC 页数:195 大小:1.82MB
下载 相关 举报
维修电工高级(1 X)新版 答案.doc_第1页
第1页 / 共195页
维修电工高级(1 X)新版 答案.doc_第2页
第2页 / 共195页
维修电工高级(1 X)新版 答案.doc_第3页
第3页 / 共195页
维修电工高级(1 X)新版 答案.doc_第4页
第4页 / 共195页
维修电工高级(1 X)新版 答案.doc_第5页
第5页 / 共195页
点击查看更多>>
资源描述

1、電子技術一、判斷題01、具有回饋元件的放大電路即為回饋放大電路。 ( )02、正回饋主要用於振盪電路,負反饋主要用於放大電路。 ( )03、若回饋信號使淨輸入信號增大,因而輸出信號也增大,這種回饋稱為正回饋。( )04、把輸出電壓短路後,如果回饋不存在了,則此回饋是電壓回饋。 ( )05、把輸出電壓短路後,如果回饋仍存在,則此回饋是電流回饋。 ( )06、在回饋電路中回饋量是交流分量的稱為交流回饋。 ( )07、在回饋電路中回饋量是直流分量的稱為直流回饋。 ( )08、要求放大電路帶負載能力強、輸入電阻高,應引入 電流 串聯負反饋。 ( )要求放大電路帶負載能力強、輸入電阻高,應引入電壓串聯負

2、反饋09、射極跟隨器是 電流並聯 負反饋電路。 ( )射極跟隨器是電壓並聯負反饋電路。10、採用負反饋既可提高放大倍數的穩定性, 又可增大放大倍數 。 ( )採用負反饋既可提高放大倍數的穩定性,但減小了放大倍數。11、放大電路要穩定靜態工作點,則必須加直流負反饋電路。 ( )12、交流負反饋不僅能穩定取樣物件, 而且能提高輸入電阻 。 ( )交流負反饋不僅能穩定取樣物件,而且能提高輸入電阻13、放大電路中上限頻率與下限頻率之間的頻率範圍稱為放大電路的通頻帶。 ( )14、為了提高放大器的輸入電阻、減小輸出電阻,應該採用 電流 串聯負反饋。 ( )為了提高放大器的輸入電阻、減小輸出電阻,應該採用

3、電壓串聯負反饋。15、深度負反饋放大電路的閉環電壓放大倍數為 ( (1)fAF)16、在深度負反饋下,閉環增益與管子的參數幾乎無關,因此可任意選用管子組成放大電路。( )17、在深度負反饋條件下,串聯負反饋放大電路的輸入電壓與回饋電壓近似相等 ( )18、負反饋放大電路產生低頻自激振盪的原因是多級放大器的附加相移大。 。 ( )19、消除 低頻 自激振盪最常用的方法是在電路中接入 RC 校正電路。 ( )消除高頻自激振盪最常用的方法是在電路中接入 RC校正電路。20、為防止集成運算放大器輸入電壓偏高,通常可採用兩輸入端間並接 一個 二極體( )為防止集成運算放大器輸入電壓偏高,通常可採用兩輸入

4、端間並接二個二極體21、共模抑制比 KCMR 越大,抑制放大電路的零點飄移的能力越強。 ( )22、 在運算電路中 ,集成運算放大器的反相輸入端均為虛地。 ( )反相比例運算電路中集成運算放大器的反相輸入端均為虛地23、集成運算放大器工作在線性區時,必須加入負反饋。 ( )24、運算放大器組成的反相比例放大電路,其反相輸入端與同相輸入端的電位近似相等。( )25、 同相比例 運算電路中集成運算放大器的反相輸入端為虛地。 ( )反相比例運算電路中集成運算放大器的反相輸入端均為虛地26、運算放大器的加法運算電路,輸出為各個輸入量 之和 。 ( )運算放大器的加法運算電路,輸出為各個輸入量之代數和2

5、7、運算放大器組成的積分器,當輸入為恒定直流電壓時,輸出即從初始值起線性變化。( )28、微分器在 輸入越大時,輸出變化越快 。 ( )微分器在變化越快時,輸出越大。29、當集成運算放大器工作在非線性區時,輸出電壓不是高電平,就是低電平。 ( )30、比較器的輸出電壓可以是電源電壓範圍內的任意值。 ( )31、電平比較器比滯回比較器唱反抗干擾能力強,而滯回比較器比電平比較器 靈敏度高 。( )電平比較器比滯回比較器唱反抗干擾能力強,而滯回比較器比電平比較器靈敏度低。32、在輸入電壓從足夠低逐漸增大到足夠高的過程中,電平比較器和滯回比較器的輸出電壓 均只躍變一次 。 ( )在輸入電壓從足夠低逐漸

6、增大到足夠高的過程中,電平比較器的輸出電壓躍變一次,滯回比較器的輸出電壓躍變二次。33、用集成運算放大器組成的自激式方波發生器,其充放電共用一條回路。 ( )34、數位電路處理的資訊是二進位數字碼。 ( )35、若電路的輸出與各輸入量的狀態之間有著一一對應的關係,則此電路是 時序 邏輯電路。( )若電路的輸出與各輸入量的狀態之間有著一一對應的關係,則此電路是組合邏輯電路。36、八進位數有 18 共 8 個數碼,基數為 8,計數規律是逢 8 進 1。 ( )八進位數有 07 共 8個數碼,基數為 8,計數規律是逢 8進 1。37、把十六進位數 26H 化為二十進位數字是 0010 0110。 (

7、 )把十六進位數 26H化為二十進位數字是 0011 1000。38、BCD 碼就是二十進位編碼。 ( )39、由三個開關並聯控制一個電燈時,電燈的亮與不亮同三個開關的閉合或斷開之間的對應關係屬於 “與” 的邏輯關係。 ( )由三個開關並聯控制一個電燈時,電燈的亮與不亮同三個開關的閉合或斷開之間的對應關係屬於“或”的邏輯關係。40、對於反及閘來講,其輸入輸出關係為有 0 出 1,全 1 出 0。 ( )41、對於反或閘來講,其輸入輸出關係為 有 0 出 1,全 1 出 0。 ( )對於反或閘來講,其輸入輸出關係為有 1出 0,全 0出 1。42、1001 個“1”連續異或的 結果是 1。 (

8、)1001 個“1 ”連續異或的 結果是 0。43、對於任何一個邏輯函數來講,其 邏輯圖 都是唯一的。 ( )對於任何一個邏輯函數來講,其真值表都是唯一的。44、變數和函數值均只能取 0 或 1 的函數稱為邏輯函數。 ( )45、已知 ABAC,則 BC 。 ( )若 A0,則 B不一定等於 C46、已知 A+BA+C ,則 BC。 ( )A1 時與 BC無關,A0 時,BC47、坎諾圖是真值表的另外一種排列方法。 ( )48、TTL 電路的輸入端是三極管的發射極。 ( )49、TTL 電路的低電平輸入電流遠大于高電平輸入電流。 ( )50、門電路的傳輸特性是指輸出電壓與輸入電壓之間的關係。

9、( )51、三態門的第三種輸出狀態是高阻狀態。 ( )52、TTL 電路的 OC 門輸出端可以關聯使用。 ( )53、TTL 輸入端允許懸空,懸空時相當於輸入 低電平 。 ( )TTL輸入端允許懸空,懸空時相當於輸入高電平54、MOS 管是用柵極 電流 來控制漏極電流大小的。 ( )MOS管是用柵極電壓來控制漏極電流大小的。55、CMOS 集成門電路的內部電路由場效應管構成。 ( )56、CMOS 電路的工作速度可與 TTL 相比較,而它的功耗和抗干擾能力則遠優於 TTL。( )57、TTL 集成門電路與 CMOS 集成門電路的 靜態功耗差不多 。 ( )CMOS積體電路與 TTL積體電路相比

10、較,靜態功耗低(100M),抗干擾能力強58、組合邏輯電路的功能特點是:任意時刻的輸出只取決於該時刻的輸入,而與電路的過去狀態無關。 ( )59、在組合邏輯電路中,門電路 存在 回饋線。 ( )在組合邏輯電路中,門電路不存在回饋線。60、編碼器的特點是在任一時刻只有一個輸入有效。 ( )61、一位元 8421BCD 碼解碼器的資料登錄線與解碼輸出線的組合是 4:10。 ( )62、帶有控制端的基本解碼器可以組成資料分配器。 ( )63、共陰極的半導體數碼管應該配用 低電平 有效的數碼管解碼器。 ( )共陰極的半導體數碼管應該配用高電平有效的數碼管解碼器。64、用一個十六選一的資料選擇器可以實現

11、任何一個輸入為四變數的組合邏輯函數。( )65、一位半加器具有兩個輸入和兩個輸出。 ( )一位全加器具有三個輸入和兩個輸出。比較器具有兩個輸入和三個輸出66、時序邏輯電路一般是由記憶部分觸發器和控制部分組合電路兩部分組成的。 ( )67、觸發器是能夠記憶一位元二值量資訊的基本邏輯單元電路。 ( )68、凡是稱為觸發器的電路 都具有記憶功能 。 ( )凡是稱為觸發器的電路不是都具有記憶功能69、在基本 RS 觸發器的基礎上,加兩個 反或閘 即可構成同步 RS 觸發器。 ( )在基本 RS觸發器的基礎上,加兩個反及閘即可構成同步 RS觸發器。70、維持阻塞 D 觸發器是下降沿觸發。 ( )71、J

12、K 觸發器都是下降沿觸發的,D 觸發器都是上升沿觸發的。 ( )72、T 觸發器都是下降沿觸發的。 ( )73、用 D 觸發器組成的資料寄存器在寄存資料時 必須先清零 ,然後才能輸入資料。( )用 D觸發器組成的資料寄存器在寄存資料時不必先清零,就能輸入資料。74、移位暫存器除具有寄存器的功能外,還可將數碼移位。 ( )75、CC40194 是一個 4 位雙向通用移位暫存器。 ( )76、計數脈衝引至所有觸發器的 CP 端,使應翻轉的觸發器同時翻轉,稱為同步計數器。( )77、計數脈衝引至所有觸發器的 CP 端,使應翻轉的觸發器同時翻轉,稱為 非同步 計數器。( )計數脈衝引至所有觸發器的 C

13、P端,使應翻轉的觸發器同時翻轉,稱為同步計數器78、二進位非同步減法計數器的接法必須把低位觸發器的 Q 端與高位觸發器的 CP 端相連。( )79、集成計數器 40192 是一個可預置數二十進位可逆計數器。 ( )80、只要將移位暫存器的最高位的輸出端接至最低的輸入端,即構成環形計數器。( )81、扭環形計數器中,其回饋到移位暫存器的串列輸入端 的信號不是取自 ,而是1nD0Q取自 。 ( 0Q)82、555 計時器可以用外接控制電壓來改變翻轉電平。 ( )83、多諧振盪器是一種非正弦振盪器,它不需外加輸入信號,只要接通電源,靠自激產生矩形脈衝信號,其輸出脈衝頻率由電路參數 R,C 決定。 (

14、 )84、石英晶體多諧振盪器的輸出頻率 可以方便 地進行調節。 ( )石英晶體多諧振盪器的輸出頻率不可以方便地進行調節。85、多諧振盪器、單移態觸發器和施密特觸發器輸出的都是矩形波,因此它們在數位電路中得到廣泛應用。 ( )86、減小電容 C 的容量,可提高 RC 環形振盪器的振盪頻率。 ( )87、555 計時器組成的單穩態觸發器是在 TH 端加入 正 脈衝觸發的。 ( )555計時器組成的單穩態觸發器是在 TR端加入負脈衝觸發的。88、單穩態觸發器可以用來作定時控制。 ( )二、單項選擇題01、回饋就是把放大電路(B)通過一定的電路倒送回輸入端的過程。A、輸出量的一部分 B、輸出量的一部分

15、或全部C、輸出量的全部 D、擾動量02、若引回的回饋信號使淨輸入信號(B) ,則稱這種回饋為負反饋。A、增大 B、減小C、不變 D、略增大03、若引回的回饋信號使淨輸入信號(B) ,則稱這種回饋為正回饋。A、增大 B、減小C、不變 D、略增大04、放大器中,凡是電壓回饋,其回饋量(C) 。A、一定是電壓 B、一定是電流C、電壓電流都有可能 D、為 005、電流負反饋穩定的是(B) 。A、輸出電壓 B、輸出電流C、輸入電壓 D、輸入電流06、在放大電路中通常採用負反饋,其目的是為了(B) 。A、改善放大電路的靜態性能 B、改善放大電路的動態性能C、改善放大電路的靜態工作點 D、改善放大電路的 U

16、07、直流負反饋是指(B) 。A、存在於 RC 耦合電路中的負反饋 B、直流通路的負反饋C、放大直流信號時才有的負反饋 D、只存在於直接耦合電路中的負反饋08、帶有負反饋的差動放大器電路,如果信號從一個管子的基極輸入、回饋信號回到一個管子的基極,則回饋組態為(A ) 。A、串聯負反饋 B、並聯負反饋C、電壓負反饋 D、電流負反饋09、線性應用的運算放大器電路,如果信號是從反相端輸入的,則回饋組態為(B) 。A、串聯負反饋 B、並聯負反饋C、電壓負反饋 D、電流負反饋10、採用負反饋既可提高放大倍數的穩定性,又可(B) 。A、增大放大倍數 B、減小放大倍數C、增大輸入電阻 D、減小輸出電阻11、

17、以下關於直流負反饋作用的說法中(D )是正確的。A、能擴展通頻帶 B、能抵制雜訊C、能減小放大倍數 D、能穩定靜態工作點12、為了擴展寬頻帶,應在放大電路中引入(D ) 。A、電流負反饋 B、電壓負反饋C、直流負反饋 D、交流負反饋13、以下關於負反饋對通頻帶的影響的說法中, (A )是正確的。A、交流負反饋擴展了通頻帶 B、交流負反饋縮短了通頻帶C、直流負反饋擴展了通頻帶 D、直流負反饋縮短了通頻帶14、為了提高放大器的輸入電阻、減小輸出電阻,應該採用(C) 。A、電流串聯負反饋 B、電流並聯負反饋C、電壓串聯負反饋 D、電壓並聯負反饋15、深度負反饋放大電路的閉環放大倍數為(C) 。A、

18、B、)1(ffA )(ffAC、 D、fFFf16、負反饋對放大電路性能的改善與回饋深度(A ) 。A、有關 B、無關C、由串並聯形式決定 D、由電壓電流形式決定17、在深度負反饋條件下,串聯負反饋放大電路的(A ) 。A、輸入電壓與回饋電壓近似相等 B、輸入電流與回饋電流近似相等C、回饋電壓等於輸出電壓 D、回饋電流等於輸出電流18、負反饋放大電路產生高頻自激振盪的原因是(A ) 。A、多級放大器的附加相移大 B、電源存在內阻C、信號源存在內阻 D、負載太重19、消除因電源內阻引起的低頻自激振盪的方法是(B) 。A、減小發射極旁路電容 B、電源採用去耦電路C、增加級間耦合電容 D、採用高頻管

19、20、集成運算放大器的互補輸出級採用(B) 。A、共基接法 B、共集接法C、共射接法 D、差分接法21、KMCR 是集成運算放大器的一個主要技術指標,它反映放大電路(A)的能力。A、放大差模抑制共模 B、輸入電阻高C、輸出電阻低 D、放大共模抑制差模22、理想運算放大器的兩個輸入端的輸入電流等於零,其原因是(B) 。A、同相端和反相端的輸入電流相等,而相位相反B、運算放大器的差模輸入電阻接近無窮大C、運算放大器的開環電壓放大倍數接近無窮大 D、同相端和反相端的輸入電壓相等而相位相反23、分析運算放大器線性應用電路時, (D )的說法是錯誤的。A、兩個輸入端的淨輸入電流與淨輸入電壓都為 0B、運

20、算放大器的開環電壓放大倍數為無窮大C、運算放大器的輸入電阻無窮大 D、運算放大器的反相輸入端電位一定是 “虛地”24、欲實現 的放大電路,應選用(A ) 。10uA、反相比例運算電路 B、積分運算電路C、微分運算電路 D、加法運算電路25、運算放大器組成的(B) ,其輸入電阻接近無窮大。A、反相比例放大電路 B、同相比例放大電路C、積分器 D、微分器26、運算放大器組成的加法電路,所有的輸入信號(D ) 。A、只能從反相端輸入 B、只能從同相端輸入C、可以任意選擇輸入端 D、只能從同一個輸入端輸入27、欲將方波電壓轉換成三角波電壓,應選用(B) 。A、反相比例運算電路 B、積分運算電路C、微分

21、運算電路 D、加法運算電路28、欲將方波電壓轉換成尖頂波電壓,應選用(C) 。A、反相比例運算電路 B、積分運算電路C、微分運算電路 D、加法運算電路29、以下集成運算放大電路中,處於非線性工作狀態的是(D) 。A、反相比例放大電路 B、同相比例放大電路C、同相電壓跟隨器 D、過零電壓比較器30、集成運算放大器的組成比較器必定(D ) 。A、無回饋 B、有正回饋C、有負反饋 D、無回饋或有正回饋31、用集成運算放大器組成的電平比較器電路工作於(B) 。A、線性狀態 B、開關狀態C、放大狀態 D、飽和狀態32、在下面各種電壓比較器中,抗干擾能力最強的是(D) 。A、過零比較器 B、單限比較器C、

22、雙限比較器 D、滯回比較器33、用運算放大器組成的鋸齒波發生器一般由( C )兩部分組成。A、積分器和微分器 B、微分器和比較器C、積分器和比較器 D、積分器和差動放大34、數位電路中的工作信號為(D ) 。A、隨時間連續變化的信號 B、脈衝信號C、直流信號 D、開關信號35、含用觸發器的數位電路屬於(B)A、組合邏輯電路 B、時序邏輯電路C、邏輯電路 D、門電路36、二進位是以 2 為基數的進位數制,一般用字母(B)表示。A、H B、BC、A D、O 37、一位十六進位數可以用(C)位元二進位來表示。A、1 B、2C、4 D、1638、下列說法中與 BCD 碼的性質不符的是(B) 。A、一組

23、四位二進位數字組成的碼只能表示一位十進位數字 B、BCD 碼是一種人為選定的 09十個數位的代碼C、BCD 碼是一組四位二進位數字年,能表示十六以內的任何一個十進位數字 D、BCD 碼有多種39、對於及閘來講,其輸入 輸出關係為(C) 。A、有 1 出 0 B、有 0 出 1C、全 1出 1 D、全 1 出 040、一個四輸入反及閘,使其輸出為 0 的輸入變數取值組合有(D)種。A、15 B、8C、7 D、141、一個四輸入反及閘,使其輸出為 1 的輸入變數取值組合有(D)種。A、15 B、8C、7 D、142、若將一個 TTL 異或閘(輸入端為 A,B)當做反相器使用,則 A,B 端(A)連

24、接。A、有一個接 1 B、有一個接 0C、關聯使用 D、不能實現43、由函數式 Y=A/B+BC 可知,只要 A=0,B=1,輸出 Y 就(C) 。A、等於 0 B、等於 1C、不一定,要由 C值決定 D、等於 BC44、符合邏輯運算法則的是(D ) 。A、 B、2 0C、 D、01 1A45、下列說法正確的是(A) 。A、已知邏輯函數 A+B=AB,則 A=B B、已知邏輯函數 A+B=A+C,則 B=CC、已知邏輯函數 AB=AC,則 B=C D、已知邏輯函數 A+B=A,則 B=146、已知 Y=A+BC,則下列說法正確的是( C) 。A、當 A=0,B=1 ,C=0 時,Y=1 B、當

25、 A=0,B=0 ,C=1 時,Y=1C、當 A=1,B=0,C=0 時, Y=1 D、當 A=1,B=0,C=0 時,Y=047、在四變數坎諾圖中,邏輯上不相鄰的一組最小項為(D) 。A、m1 與 m3 B、m4 與 m6C、m5 與 m13 D、m2 與 m848、TTL 集成門電路是指(B) 。A、二極體三極管集成門電路 B、電晶體電晶體集成門電路C、N 溝道場效應管集成門電路 D、P 溝道場效應管集成門電路49、已知 TTL 反及閘電源電壓為 5V,則它的輸出高電平 (A)V 。OHUA、3.6 B、0C、1.4 D、550、門電路的傳輸特性是指(C) 。A、輸出端的伏安特性 B、輸入

26、端的伏安特性C、輸出電壓與輸入電壓之間的關係 D、輸出電流與輸入電流之間的關係51、三態門的第三種輸出狀態是(A ) 。A、高阻狀態 B、低電平C、零電平 D、高電平52、集電極開路輸出的 TTL 門電路需要(A)電阻,接在輸出端和+5V 電源之間。A、集電極 B、基極C、發射極 D、柵極53、對於 TTL 反及閘閒置輸入端的處理,可以(A) 。A、接電源 B、接低電平C、接零電平 D、接地54、PMOS 管的開啟電壓 為(B ) 。TUA、正值 B、負值C、零值 D、正負值都有可能55、COMS 集成邏輯門電路內部是以( )為基本元件構成的。A、二極體 B、三極管C、晶閘管 D、場效應管56

27、、CMOS 數位積體電路與 TTL 數位積體電路相比突出的優點是( ) 。A、微功耗 B、高速度C、高抗干擾能力 D、電源範圍寬57、CMOS74HC 系列邏輯門與 TTL74LS 系列邏輯門相比,工作速度和靜態功損( ) 。A、低、低 B、不相上下、遠低C、高、遠低 D、高、不相上下58、組合邏輯門電路在任意時刻的輸出狀態只取決於該時刻的(C) 。A、電壓高低 B、電流大小C、輸入狀態 D、電路狀態59、組合邏輯電路通常由(A )組合而成。A、門電路 B、觸發器C、計數器 D、寄存器60、編碼器的邏輯功能是(B) 。A、把某種二進位碼轉換成某種輸出狀態B、把某種狀態轉換成相應的二進位碼C、把

28、二進位數字轉成十進位數字 D、把十進位數字轉成二進位數字61、一位元 8421BCD 碼解碼器的資料登錄線與解碼輸出線的組合是(C) 。A、4 :6 B、1 :10C、4 :10 D、2 :462、八選一資料選擇器當選擇碼 S2,S1,S0 為 1,1,0 時(D) 。A、選擇資料從 Y3 輸出 B、選擇資料從 I3 輸出C、選擇資料從 Y6 輸出 D、選擇資料從 I6輸出63、7 段碼解碼器當輸入二進位數字為 0001 時,7 段碼顯示為(A) 。A、b,c B、f,eC、a,d D、b,d64、一個四選一資料選擇器,其位址輸入端有(B)個。A、16 B、2C、4 D、865、半加器的邏輯式

29、為(C) 。A、 B、SABSACBC、 D、66、時序邏輯電路中一定含(A ) 。A、觸發器 B、組合邏輯電路C、移位暫存器 D、解碼器67、根據觸發器的(C) ,觸發器可分為 RS 觸發器、JK 觸發器、D 觸發器、T 觸發器等。A、電路結構 B、電路結構邏輯功能C、邏輯功能 D、用途68、已知 R,S 是反及閘構成的基本 RE 觸發器的輸入端,則約束條件為(B) 。A、RS=0 B、R+S=1C、R+S=0 D、RS=169、觸發器的 Rd端是(A) 。A、高電平直接置零端 B、高電平直接置 1 端C、低電平直接置零端 D、低電平直接置 1 端70、維持阻塞 D 觸發器是( A) 。A、

30、上升沿觸發 B、下降沿觸發C、高電平觸發 D、低電平觸發71、某 JK 觸發器,每來一個時鐘脈衝就翻轉一次,則其 J,K 端的狀態應為(D ) 。A、 B、1,0JK 0,1C、 D、72、T 觸發器中,當 T1 時,觸發器實現(C )功能。A、置 1 B、置 0C、計數 D、保持73、四位並行輸入寄存器輸入一個新的四位元資料時需要(B)個 CP 時鐘脈衝信號。A、0 B、1C、2 D、474、 (D)觸發器可以用構成移位暫存器。A、基本 RS B、同步 RSC、同步 D D、邊沿 D75、CC40914 的控制信號 S10,S 01 時,它所完成的功能是( ) 。A、保持 B、並行輸入C、左

31、移 D、右移76、同步計數器是指(B)的計數器。A、由同類型的觸發器構成 B、各觸發器時鐘端連在一起,統一由系統時鐘控制C、可用前級的輸出做後級觸發器的時鐘 D、可用後極的輸出做前級觸發器的時鐘77、同步時序電路和非同步時序電路比較,其差異在於後者(B) 。A、沒有觸發器 B、沒有統一的時鐘脈衝控制C、沒有穩定狀態 D、輸出只在內部狀態有關78、在非同步二進位計數器中,從 0 開始計數,當十進位數字為 60 時,需要觸發器的個數為(C)個。A、4 B、5C、6 D、879、集成計數器 40192 置數方式是( ) 。A、同步 0 有效 B、非同步 0 有效C、非同步 1 有效 D、同步 1 有

32、效80、由 3 級觸發器構成的環形計數器的計數模值為(D ) 。A、9 B、8C、6 D、381、由 n 位寄存器組成的扭環移位暫存器可以構成(B)進制計數器。A、n B、2nC、4n D、6n82、555 計時器中的緩衝器的作用是(D ) 。A、反相 B、提高帶負載能力C、隔離 D、提高帶負載能力同時具有隔離作用83、多諧振盪器有(C) 。A、兩個穩定狀態 B、一個穩定狀態,一個暫穩態C、兩個暫穩態 D、記憶二進位數字的功能84、石英多晶體多諧振盪器的輸出頻率取決於(B) 。A、晶體的固有頻率和 RC 參數 B、晶體的固有頻率C、門電路的傳輸時間 D、RC 參數85、施密特觸發器的主要特點是

33、(A ) 。A、有兩個穩態 B、有兩個暫穩態C、有一個暫穩態 D、有一個穩態86、環形振盪器是利用邏輯門電路的(D ) ,將奇數個反相器首尾相連構成一個最簡單的環形振盪器。A、傳輸特性 B、門檻電平C、扇出係數 D、傳輸延遲時間87、單穩態觸發器中,兩個狀態一個鑒幅態,另一個為( )態。單穩態觸發器中,兩個狀態一個暫穩態,另一個為穩態A、高電平 B、低電平C、存儲 D、高阻88、單穩態觸發器的主要用途是(D ) 。A、產生鋸齒波 B、產生正弦波C、觸發 D、整形三、多項選擇題01、帶有回饋的電子電路包含有(B C )部分。A、振盪電路 B、基本放大電路C、回饋電路 D、加法電路E、減法電路02

34、、下列說法正解是(A D) 。A、負反饋能抑制回饋環內的干擾和雜訊 B、負雞蛋能抑制輸入信號所包含的干擾和雜訊C、負反饋主要用於振盪電路 D、負反饋主要用於放大電路E、負反饋能增大淨輸入信號03、正回饋主要用於(C D) 。A、放大電路 B、功放電路C、振盪電路 D、滯回比較器E、諧波電路04、以下關於電壓負反饋說法正確的是(A B) 。A、電壓負反饋穩定的是輸出電壓B、把輸出電壓短路後,如果回饋不存在了,則此回饋是電壓回饋C、電壓負反饋穩定的是輸入電壓D、把輸出電壓短路後,如果回饋仍存在,則此回饋是電壓回饋E、電壓負反饋穩定的是輸出電流05、以下關於電流負反饋說法正確的是(B C ) 。A、

35、把輸出電壓短路後,如果回饋不存在了,則此回饋是電流回饋B、電流負反饋穩定的是輸出電流C、把輸出電壓短路後,如果回饋仍存在,則此回饋是電流回饋D、電流負反饋穩定的是輸入電流E、電流負反饋穩定的是輸出電壓06、若回饋信號只與在輸出回路的(A D)有關,則稱為交流回饋,其作用是改善放大電路的交流性能。A、交流電流量 B、直流電壓量C、直流電流量 D、交流電壓量E、電阻量07、若回饋信號只與在輸出回路的(B C )有關,則稱為直流回饋,其作用是穩定放大電路的直流工作狀態。A、交流電流量 B、直流電壓量C、直流電流量 D、交流電壓量E、電阻量08、以下關於串聯回饋的說法(A D)是正確的。A、串聯負反饋

36、提高放大器的輸入電阻 B、串聯負反饋減小放大器的輸入電阻C、串聯負反饋增大放大器的輸出電阻 D、串聯負反饋能穩定放大倍數E、串聯負反饋減小放大器的輸出電阻09、以下關於並聯回饋的說法(B D)是正確的。A、並聯負反饋提高放大器的輸入電阻 B、並聯負反饋減小放大器的輸入電阻C、並聯負反饋減小放大器的輸出電阻 D、並聯負反饋能穩定放大倍數E、並聯負反饋增大放大器的輸出電阻10、以下關於負反饋對於放大倍數的影響說法(A B)是正確的。A、能穩定放大倍數 B、能減小放大倍數C、能增大放大倍數 D、對放大倍數無影響E、使放大倍數的穩定性變弱11、以下關於直流負反饋作用的說法中(B D)是正確的。A、能擴

37、展通頻帶 B、能抵制零漂C、能減小放大倍數 D、能穩定靜態工作點E、能抑制雜訊12、交流負反饋對放大電路的影響有(A C E) 。A、穩定放大倍數 B、增大輸入電阻C、改善失真 D、能定靜態工作點E、擴展通頻帶13、下列說法正確的是(B D) 。A、帶有負反饋放大電路的頻帶寬度 (1)WFAB、 ()HLWfC、 D、 稱為回饋深度 (1)AFE、在放大電路中加了直流負反饋擴展了通頻帶14、為了增大放大器的輸入電阻和輸出電阻,應該採用(A C) 。A、電流負反饋 B、電壓負反饋C、串聯負反饋 D、電壓並聯負反饋E、串並聯負反饋15、以下關於負反饋放大電路及深度負反饋放大電路的閉環放大倍數的說法

38、中, (A C)是正確的。A、負反饋放大電路的閉環放大倍數為 (1)ufAFB、負反饋放大電路的閉環放大倍數為 fC、深度負反饋放大電路的閉環電壓放大倍數為 ufD、深度負反饋放大電路的閉環電壓放大倍數為 fAFE、深度負反饋放大電路的閉環電壓放大倍數為 ufA16、以下關於負反饋對放大電路的影響的說法中, (A C)是正確的。A、負反饋對放大電路性能的改善與回饋深度有關 B、負反饋對放大電路性能的改善與回饋深度無關C、在運算放大器電路中,引入深度負反饋的目的之一是使運算放大器工作在線性區,提高穩定性 D、在運算放大器電路中,引入深度負反饋的目的之一是使運算放大器工作在非線性區,提高穩定性E、

39、在運算放大器電路中,引入深度負反饋的目的之一是使運算放大器工作在線性區,但穩定性降低了17、以下關於深度回饋放大電路的說法中, (A D)是正確的。A、在深度負反饋條件下,串聯負反饋放大電路的輸入電壓與回饋電壓近似相等 B、在深度負反饋條件下,串聯負反饋放大電路的輸入電流與回饋電流近似相等C、在深度負反饋條件下,並聯負反饋電路的輸入電壓與回饋電壓近似相等 D、在深度負反饋條件下,並聯負反饋電路的輸入電流與回饋電流近似相等E、在深度負反饋條件下,串聯負反饋放大電路的輸入電壓與回饋電壓相等18、以下情況中, (B C)有可能使多級負反饋放大器產生高頻自激。A、2 級放大器 B、附加相移達到 以上1

40、80C、負反饋過深 D、直接耦合E、附加相移小於 9019、消除放大器自激振盪的方法可採用(D E) 。A、變壓器耦合 B、阻容耦合C、直接耦合 D、校正電路E、去耦電路20、集成運算放大器採用的結構是(A B C D) 。A、輸入為差動放大 B、恒流源偏置C、直接耦合 D、射極輸出E、電感濾波21、運算放大器的(A B E)越大越好。A、開環放大倍數 B、共模抑制比C、輸入失調電壓 D、輸入偏置電流E、輸入電阻22、當集成運算放大器線性工作時,有兩條分析依據(A B) 。A、 B、 U 0IC、 D、0i 1uAE、23、集成運算放大器的線性應用電路存在(A B D)的現象。A、虛短 B、虛

41、斷C、無地 D、虛地E、實地24、運算放大器組成的反相比例放大電路的特徵是(B C D E) 。A、串聯電壓負反饋 B、並聯電壓負反饋C、虛地 D、虛斷E、虛短25、運算放大器組成的同相比例放大電路的特徵是(A D) 。A、串聯電壓負反饋 B、並聯電壓負反饋C、虛地 D、虛斷E、虛短26、集成運算放大器的應用有(A B D) 。A、放大器 B、模擬運算(加法器、乘法器、微分器、積分器)C、A/D 轉換器 D、比較器E、耦合器27、運算放大器組成的積分器,電阻 R20K ,電容 C0.1 ,在輸入電壓為 0.2V 時,F經過 50ms 時間後可能使輸出電壓( B D) 。A、從 0 V 升高到

42、5 V B、從 5 V降低到 0 VC、從 2 V 降低到 -5 V D、從 6 V降低到 1 VE、不變 28、微分器具有(A D)的功能。A、將方波電壓轉換成尖頂波電壓 B、將三角波電壓轉換成方波電壓C、將尖頂波電壓轉換成方波電壓 D、將方波電壓轉換成三角波電壓E、將尖頂波電壓轉換成三角波電壓29、 (C D)屬於集成運算放大器的非線性應用電路。A、反相比例放大電路 B、同相比例放大電路C、同相型滯回比較器 D、反相型滯回比較器E、同相電壓跟隨器30、集成運算放大器的組成比較器必定(A B E) 。A、無回饋 B、有正回饋C、有負反饋 D、有深度負反饋E、開環31、電平比較器的主要特點有(

43、B D) 。A、抗干擾能力強 B、靈敏度高C、靈敏度低 D、用做波形變換E、抗干擾能力弱32、集成運算放大器組成的滯回比較器必定(B E) 。A、無回饋 B、有正回饋C、有負反饋 D、無回饋或有負反饋E、電壓正回饋33、用運算放大器組成的矩形波發生器一般由(A C)兩部分組成。A、積分器 B、微分器C、比較器 D、差動放大E、加法器34、與類比電路相比,數位電路主要的優點有(B C D E) 。A、容易設計 B、通用性強C、保密性好 D、抗干擾能力強E、針對性強35、屬於時序邏輯電路的有(A D)A、寄存器 B、全加器C、解碼器 D、計數器E、累加器36、在數位電路中,常用的計數制除十進位外,

44、還有(A B C) 。A、二進位 B、八進制C、十六進位 D、二十四進制E、三十六進位 37、對於同一個數來說,可以用各種數制形式來表示,下面( )是同一個數。A、(B3D) 16 B、(2877) 10C、(101100111101) 2 D、(457) 8E、(123) 838、常用的 BCD 碼有(C D) 。A、同位碼 B、格雷碼C、8421 碼 D、餘三碼E、摩思碼 39、用二極體可構成簡單的(A D) 。A、與門電路 B、或門電路C、非門電路 D、異或門電路E、門電路40、對於反及閘來講,其輸入輸出關係為(B D) 。A、有 1 出 0 B、有 0出 1C、全 1 出 1 D、全

45、1出 0E、有 1 出 141、在(B C D E)的情況下, “或非”運算的結果是邏輯 0。A、全部輸入是 0 B、全部輸入是 1C、任一輸入為 0,其他輸入為 1 D、任一輸入為 1E、任一輸入為 1,其他輸入為 042、如下所示,同或閘的函數式是(A D) 。 LBLABLALABLA、 B、C、 D、E、43、表示邏輯函數功能的常用方法有(A B C D)等。A、真值表 B、邏輯圖C、波形圖 D、坎諾圖E、梯形圖44、邏輯變數的取值 1 和 0 可以表示(A B C D) 。A、開關的閉合、斷開 B、電位的高低C、真與假 D、電流的有、無E、變數的大與小45、下列說法正確的是(A B C) 。A、ABBA B、A+B B+AC、AAA D、

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 规范标准 > 家电行业

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报