1、3/2/2018,1,Protel 99操作步骤,天津大学电子实习中心,3/2/2018,2,主要步骤,调入原理图生成网络表规划图调入网络表自动布局及手工调整自动布线及手工调整设计规则检查,3/2/2018,3,调入原理图,点击file菜单下的open项,3/2/2018,4,打开名为ZBYLT原理图文件,3/2/2018,5,建立设计数据库,3/2/2018,6,打开原理图文件,3/2/2018,7,生成网络表,运行Design菜单下的Create Netlist,3/2/2018,8,点击红线所标识的选项,3/2/2018,9,产生网络表的选项标识,3/2/2018,10,生成最终的网络表
2、,3/2/2018,11,建立印制电路板图,3/2/2018,12,在图纸上规划范围,在keepoutlayer层画范围,3/2/2018,13,调入网络表,3/2/2018,14,点击红线标识的选项,3/2/2018,15,点击Browse项定位网络表,3/2/2018,16,选择网络表后点击OK项,3/2/2018,17,加载网络表,3/2/2018,18,加载网络表后就装入所有元件,3/2/2018,19,自动布局,3/2/2018,20,点击所标识的选项开始自动布局,3/2/2018,21,选择自动布局参数,成组布局方式统计方式,3/2/2018,22,布局过程 注意:此时不要进行任何
3、操作,要等待一下,3/2/2018,23,自动布局完成,3/2/2018,24,手工调整将元件摆放整齐,3/2/2018,25,自动布线,3/2/2018,26,出现参数选择界面后点击Route ll,3/2/2018,27,自动布线完成,3/2/2018,28,完成后的提示框,3/2/2018,29,设计规则检查,3/2/2018,30,点击所标识的选项,3/2/2018,31,根据红线标识进行规则修改,双击 HoleSize Board 选项 或单击 Properties项,3/2/2018,32,将 Maximum Hole 项中的 100 改为110 后单击ok项,3/2/2018,33,点击 Run DRC 项,3/2/2018,34,再点击Run DRC,3/2/2018,35,没有显示错误,表示成功完成设计,