1、计算接组成原理作业三二、单项选择题1.8位定点原码整数10100011B 的真值为( ) 。A.+0100011B B.-0100011B C.+1011101B D.-1011101B2.若某数 x 的真值为-0.1010,在计算机中该数表示为 1.0110,则该数所用的编码为( ) 。A.原码 B.补码 C.反码 D.移码3.某数在计算机中用8421BCD 码表示为0011 1011 1000,其真值为( ) 。A.398 B.398H C.1630Q D.1110011000B4.下列逻辑部件中, ( )不包括在运算器内。A.累加器 B.状态条件寄存器 C.指令寄存器 D.ALU5.在指
2、令“ADDR,Ad”中,源操作数在前,目的操作数在后,该指令执行的操作是() 。A.(R) )+( Ad) (Ad ) B.(R) )+(Ad) )AdC.(R)+(Ad) )(Ad) D.(R) )+(Ad)Ad6.在 ROM 存储器中必须有( )电路。A.数据写入 B.再生 C.地址译码 D.刷新7.DMA 传送控制的周期挪用法一般适用于( )的情况。A.I/O 设备读写周期大于内存存储周期 B.CPU 工作周期比内存周期长很多C.I/O 设备读写周期小于内存存储周期 D.CPU 工作周期比内存存储周期小很多8.在多级存储体系中, “cache主存”结构的作用是解决( )的问题。A.主存容
3、量不足 B.主存与辅存速度不匹配 C.辅存与 CPU 速度不匹配D.主存与 CPU 速度不匹配9.计算机经历了从器件角度划分的四代发展历程,但从系统结构来看,至今为止绝大多数计算机仍是( )式计算机。A.实时处理 B.智能化 C.并行 D.冯诺依曼计算机组成原理作业四三、计算题1.对逻辑表达式 Y=(A+B ) (A+C )进行简化。2.将二进制数+1100101B 转换为十进制数,并用8421BCD 码表示。3.已知 X=-0.1001,Y=-0.0101,要求用补码减法来运算 X-Y=?并给出运算过程。4.有一条相对寻址的无条件转移指令,存于内存的01000000B 单元中,指令给出的位移
4、量 D=111100B(补码表示) ,要求:A.计算指令的转移地址B.给出取该指令时 PC 的内容C.给出该指令执行结束时 PC 的内容。计算机组成原理作业五1.请写出8位定点原码整数中能表示的最大正数、最小正数、最大负数和最小负数的机器数形式,并用十进制表示其数值范围。2.由 M1、M2 构成的二级存储体系中,若 CPU 访问的内容已在 M1中,则其存取速度为 T1;若不在 M1中,其存取速度为 T2.现设 H 为命中率( CPU 能从 M1中直接获取信息的比率) ,问:A.该存储体系的平均存取时间 TA 的计算公式是什么?B.命中率 H 越大,TA 越接近于哪一级存储器速度3.冯.诺依曼结
5、构的特点是什么?4.某计算机系统共有五级中断,其中断响应优先级从高到低为12345。但操作系统的中断处理部分作如下规定:处理1级中断时屏蔽2、3、4和5级中断;处理2级中断时屏蔽3、4、5级中断,处理4级中断时不屏蔽其它中断;处理3级中断时屏蔽4和5级中断;处理5级中断时屏蔽4级中断。试问中断处理优先级(从高到低)是什么?5.SRAM 和 DRAM 的主要区别6.基址寻址方式和变址寻址方式的应用场合有什么不同?7.试述“中断允许” 触发器的作用?计算机组成原理作业六1一位8421码十进制计数器,其初始状态为9,加入个计数脉冲后,它有第一个进位数输出。之后,每加个计数脉冲后就有一个进位输出。2B
6、CD 码的含义是二进制编码的,最广泛使用的一种 BCD 码是。3若要在屏幕上显示或从打印机上打印汉字,必须将汉字的点阵信息(即汉字字形码)事先存储在计算机中。对于1616的汉字点阵,其字形码所占空间为个字节。4若浮点数的尾数用补码表示,当运算结果的两位符号位和小数点后的第一位是或时,表明结果是规格化的数。5在补码一位乘法中,如果判断位 YnY(n+1)=10,则下一步(但不是最后一步)的操作是将部分积加上,再向移一位。 (设 x 为被乘数,y 为乘数)6控制器的实现方法有三种,它们是以逻辑代数为基础的和 PLA 设计,以及采用存储逻辑实现的设计。7子程序调用指令和转移指令均改变程序的。8通过改
7、变微指令和微程序来改变机器的指令系统,这种微程序设计技术称之为微程序设计。9当前正在执行的指令保存在 CPU 的寄存器中;运算结果进位标志 C 保存在 CPU 的寄存器中。10由于一个存储器芯片的容量和位数一般不能满足使用要求,所以通常将若干个芯片按和两种方式相连接。11RAM 是利用触发器电路的两个稳定状态来表示信息“0”和“1” ,故在不断开电源时,可以长久保持信息;RAM 利用电容器上存储的电荷来表示信息“0”和“1” ,因此需要不断进行刷新。12某半导体存储器的地址码为16位,因此该机由地址码计算出的主存最大容量为K个单元。13响应中断的必须满足以下三个条件:(1);(2);(3)一条
8、指令执行完毕。14按数据传输宽度来分,IO 接口类型可以分成和两种。15字节多路通道是一种简单的共享通道,它是建立在的基础上,轮流为多台低速和中速外设服务。选择通道数据的传送是以方式进行,因此传送速率高。1680486是位的微处理器,其芯片上集成了KB 的超高速缓存。17AS400配有丰富的软件,这些软件包括系统软件、办公室自动化软件、数据库管理系统软件。计算机组成原理作业七1运算器由( )等部件组成。A ALU 与主存 B ALU、累加器与主存 C ALU、通用寄存器和主存D ALU、累加器与通用寄存器2操作系统有4种不同类型,能对多台分布在不同位置上的计算机及其设备之间的通讯进行有效监护和
9、管理的叫( )A分时操作系统 B批处理操作系统 C网络操作系统D实时操作系统3当全加器的输入为( )时,J1且 H1。 (题中 A,B 为数据输入,J为进位输入,J 为进位输出,H 为和)A A=B=1,J=0 B A=B=J=1 C A=J=1,B=0D B=J=1,A=04右图所示逻辑电路中,当 AC0时,Y 为( ) (图略)A 1 B 0 C非(B*D) D非(BD)5已知字符“0”的 ASCII 码为 30H,字符“9”的 ASCII 码前加上一个奇校验位后的数据信息为( )A B9H B 39H C 89H D 09H6一般情况下两个变量之间可以有( )种不同的逻辑微操作。A 32
10、 B 16 C 8 D 47可编程序逻辑阵列 PLA 其功能相当于( )A 其输入端为“与”门的集合,其输出端亦为“与”门的集合B 其输入端为“ 或”门的集合,其输出端为“与”门的集体C 其输入端为“ 与”门的集合,其输出端为“或”门的集合D 其输入端为“或”门的集合,其输出端亦为“或”门的集合8在向下生长的堆栈中,如果入栈指令 PUSH X 的操作定义为: SP(SP )-1M(SP)M (X),则出栈指令 POP X 应定义为( )A SP(SP)-1 M(X)M(SP)B SP(SP)+1 M(X)M(SP)C M(X)M(SP) SP(SP)-1D M(X)M(SP) SP(SP)+1
11、9从控制存储器中读取一条微指令并执行相应操作的时间叫( )A CPU 周期 B微周期 C 时钟周期 D 机器周期10 ( )微处理器是 Intel 80386/80486微处理器的下一代产品,它的性能比 Intel 80486又有较大幅度地提高。A AS400 B 80387 C 80486DX D Pentium计算机组成原理作业八1运算器由( )等部件组成。A ALU 与主存 B ALU、累加器与主存 C ALU、通用寄存器和主存D ALU、累加器与通用寄存器2操作系统有4种不同类型,能对多台分布在不同位置上的计算机及其设备之间的通讯进行有效监护和管理的叫( )A分时操作系统 B批处理操作
12、系统 C网络操作系统D实时操作系统3当全加器的输入为( )时,J1且 H1。 (题中 A,B 为数据输入,J为进位输入,J 为进位输出,H 为和)A A=B=1,J=0 B A=B=J=1 C A=J=1,B=0D B=J=1,A=04右图所示逻辑电路中,当 AC0时,Y 为( ) (图略)A 1 B 0 C非(B*D) D非(BD)5已知字符“0”的 ASCII 码为 30H,字符“9”的 ASCII 码前加上一个奇校验位后的数据信息为( )A B9H B 39H C 89H D 09H6一般情况下两个变量之间可以有( )种不同的逻辑微操作。A 32 B 16 C 8 D 47可编程序逻辑阵
13、列 PLA 其功能相当于( )A 其输入端为“与”门的集合,其输出端亦为“与”门的集合B 其输入端为“ 或”门的集合,其输出端为“与”门的集体C 其输入端为“ 与”门的集合,其输出端为“或”门的集合D 其输入端为“或”门的集合,其输出端亦为“或”门的集合8在向下生长的堆栈中,如果入栈指令 PUSH X 的操作定义为: SP(SP )-1M(SP)M (X),则出栈指令 POP X 应定义为( )A SP(SP)-1 M(X)M(SP)B SP(SP)+1 M(X)M(SP)C M(X)M(SP) SP(SP)-1D M(X)M(SP) SP(SP)+19从控制存储器中读取一条微指令并执行相应操
14、作的时间叫( )A CPU 周期 B微周期 C 时钟周期 D 机器周期10 ( )微处理器是 Intel 80386/80486微处理器的下一代产品,它的性能比 Intel 80486又有较大幅度地提高。A AS400 B 80387 C 80486DX D Pentium计算机组成原理作业九1运算器由( )等部件组成。A ALU 与主存 B ALU、累加器与主存 C ALU、通用寄存器和主存D ALU、累加器与通用寄存器2操作系统有4种不同类型,能对多台分布在不同位置上的计算机及其设备之间的通讯进行有效监护和管理的叫( )A分时操作系统 B批处理操作系统 C网络操作系统D实时操作系统3当全加
15、器的输入为( )时,J1且 H1。 (题中 A,B 为数据输入,J为进位输入,J 为进位输出,H 为和)A A=B=1,J=0 B A=B=J=1 C A=J=1,B=0D B=J=1,A=04右图所示逻辑电路中,当 AC0时,Y 为( ) (图略)A 1 B 0 C非(B*D) D非(BD)5已知字符“0”的 ASCII 码为 30H,字符“9”的 ASCII 码前加上一个奇校验位后的数据信息为( )A B9H B 39H C 89H D 09H6一般情况下两个变量之间可以有( )种不同的逻辑微操作。A 32 B 16 C 8 D 47可编程序逻辑阵列 PLA 其功能相当于( )A 其输入端
16、为“与”门的集合,其输出端亦为“与”门的集合B 其输入端为“ 或”门的集合,其输出端为“与”门的集体C 其输入端为“ 与”门的集合,其输出端为“或”门的集合D 其输入端为“或”门的集合,其输出端亦为“或”门的集合8在向下生长的堆栈中,如果入栈指令 PUSH X 的操作定义为: SP(SP )-1M(SP)M (X),则出栈指令 POP X 应定义为( )A SP(SP)-1 M(X)M(SP)B SP(SP)+1 M(X)M(SP)C M(X)M(SP) SP(SP)-1D M(X)M(SP) SP(SP)+19从控制存储器中读取一条微指令并执行相应操作的时间叫( )A CPU 周期 B微周期
17、 C 时钟周期 D 机器周期10 ( )微处理器是 Intel 80386/80486微处理器的下一代产品,它的性能比 Intel 80486又有较大幅度地提高。A AS400 B 80387 C 80486DX D Pentium计算机组成原理作业九1逻辑代数化简:Y=非 A(BC )+ABC+非(A )非(B)C(3分)2将十六进制数 E7.8H 转换为八进制数和十进制数。 (4分)3设浮点数形式为阶符 阶码 尾符 尾数,其中阶码(包括1位符号位)取4位补码,尾数(包括1位符号位)取8位原码,基为2。请写出二进制数-110.0101B 的浮点数形式。 (5分)4已知 x=10101110,
18、y=10010111,求:(1)非 x (2)x+y(4分)5某计算机字长为8位,y=+0.00101,要求用求补及算术移位方法求得下列机器数:( 4分)1)-0.5y 补 (2)-2y 补 (3)-0.25y补问答题(共40分)1请分别写出8位无符号整数和8位无符号小数所能表示的最大二进制数,并用十进制数分别写出它们的表示范围。 (4分) (注:整数和小数均指定点数)2数 M 在 A 寄存器中,数 N 在内存某单元内,请写出实现 F=2M-N,并将结果保存在 A 寄存器的微操作序列,并加以注解(设加法器 ADDER 的两个输入来自 A、B 寄存器) 。3指令的第一个 CPU 周期应完成哪些工
19、作?(3分)4写出虚拟存储器常用的三种地址格式。 (3分)5简述在“Cache 主存” 组成的存储结构中,存储器读取数据的工作过程。 (3分)6输入输出接口的基本功能是什么?(4分)计算机组成原理试题一、 填空题( 每空分,共 15 分) 1、第一代电子数字计算机所用的基本器件是 。2、固件是一种 特性的硬件。3、设 x=-(13/16) ,X 补 = 。4、在浮点补码加减法运算中,当运算结果的尾数出现_和_时,需进行向左规格化操作。5、磁盘存储器中,可寻址的最小单位是_。6、按其读写性,我们可将半导体存储器分为 两种。7、操作表达式为(Ad 1)OP(Ad2)Ad 1的指令,称为_地址指令。
20、8、指令译码的主要功能是对_进行译码。9、PSW 用于存放程序运行时的工作方式、_和_。10、在用分段直接编码法组合成的微指令中,应将具有_性的微命令分在不同字段内。11、键盘是一种_设备。12、采用中断屏蔽码技术,可以改变各设备的_。13、中断过程实质上是一种程序的_过程。14、设 X=51/64,当字长为 7 位(含一位符号位)时, X原=_,X补=_。15、运算器的基本组成中,核心部件是_。16、在在计算机中,各部件间往来的信息分为三种类型,除数据信息外,它们是_和_ 信息。17、在浮点补码加减运算中,当运算结果的尾数出现_和_ 形式时,需要进行向右规格化操作。18、一般来说,机器指令包
21、括两个部分内容,它们是_和 _。19、总线的通讯方式有_和_两种。20、按信息传送的格式,接口可分为 _接口和 _ 接口两大类。21、Cache 存贮器中采用的主要替换算法有_和_ 。22、任何进位计数制都包含基数和位权两个基本要素。十六进制的基数为 ,其中第 i 位的权为 。 23、8421BCD 码中,十进制数字“ 5”的 BCD 码的前面加上奇校验位后,为 。 24、设字长 8 位(含 1 位符号位) ,真值 X=-1011,则X 原 = 。 25、有静态 RAM 与动态 RAM 可供选择,在构成大容量主存时,一般就选择 。 26 主存储器进行两次连续、独立的操作(读/写)之间所需的时间
22、称作 。 27、程序访问的 为 Cache 的引入提供了理论依据。 28、某机器指令系统中,指令的操作码为 8 位,则该指令系统最多可以有 种指令。 29、如果说变址寻址方式主要是面向用户的,那么基址寻址一般是面向 的。 30、在 CPU 的状态寄存器中,常设置以下状态位:零标志位(Z) ,负标志位(N) , 和 。 31、在组合逻辑控制器中,当一条指令取出后,组合逻辑网络的输出分两部分,其主要部分是产生执行该指令所需的 ,另一部分送到 ,以便在执行步骤较短的情况下,控制下缩短指令的执行时间。 32、在微程序控制中,一个节拍中所需要的一组微命令,被编成一条 。 33、系统总线是用来连接 的总线
23、。 34、目前微机系统上使用的鼠标器有两种类型,一种是 ,另一种是 。 35、在现有的外存储器中,存储密度最高的是 。 36、在程序中断控制方式中,虽有中断请求,但为了保证禁止某些中断以提供某一特定的服务,这可以由 CPU 中的 触发器和为中断源设置的 触发器控制实现。 37、 字式电子计算机的主要外部特性是_。38、 人工智能是指_。39、 世界上第一台数字式电子计算机诞生于_年。40、 第一代电子计算机逻辑部件主要由_组装而成。41、 第二代电子计算机逻辑部件主要由_组装而成。42、 第三代电子计算机逻辑部件主要由_组装而成。43、 第四代电子计算机逻辑部件主要由_组装而成。 44、 当前
24、计算机的发展方向是_。45、 电子计算机与传统计算工具的区别是_。46、 计算机的科学运算主要用于_等方面。47、 冯诺依曼机器结构的主要思想是 _。48、 冯诺依曼机器结构由 _五大部分组成。49、 中央处理器由_两部分组成。50、 计算机中的字长是指_。51、 运算器通常是由_组成。52、 控制器工作的实质是_。53、 存储器在计算机中的主要功能是_。 54、 计算机的兼容性是指_。55、 电子计算机与传统计算工具的区别是_。56、 表示计算机硬件特性的主要性能指标有_。 57、 可由硬件直接识别和执行的语言是_。58、 面向机器的符号语言是 _。59、高级语言编写的程序是_。60、固件是
25、_。61、与机器语言相比汇编语言的特点是_。62、与汇编语言相比机器语言的特点是_。 63、计算机系统中由硬件实现功能的特点是_ 。 64、计算机系统中由软件实现功能的特点是_ 。65、计算机系统的软硬件界面是_。66、软硬件逻辑功能等效指 _。67、计算机中,“A“与“a“的 ASCII 是 。68、在计算机中,一个字母或数字用 位二进制代码表示。69、ASCII 中有 两类信息。70、字的输入码是 而采用的编码。71、汉字交换码是 的汉字代码。72、完成浮点加减法运算一般要经过 、 、 、 四步。73、完成浮点乘法运算一般要经过 、 、 、 四步。74、完成浮点除法运算一般要经过 、 、
26、、 、 五步。75、在进行浮点加减法运算时,若产生尾数溢出的情况可用 解决。76、可通过 部分是否有溢出,来判断浮点数是否有溢出。77、在对阶时,一般是 。78、在没有浮点运算器的计算机中我们可以 完成浮点运算。79、在浮点除法运算中尾数调整是将被除数的尾数进行 移。80、浮点除法运算后,尾数部分等于 。 81、浮点乘法运算后,指数部分等于 。82、存储器是 的器件。83、在计算机中用存储器存放 。84、对存储器可进行的基本操作有两个: 、 。85、如果任何存储单元的内容都能被随机访问,且访问时间和存储单元的物理位置无关,这种存储器应称为 。86、内存是计算机主机的一个组成部分,它用来存放 的
27、程序和数据。87、在断电后信息即消失的存储器称为非永久记忆的存储器。半导体读写存储器 属于非永久性存储器。88、在配有高速缓冲存储器的系统中,内存包括 两部分。89、由 是一种常见的三级存储系统结构。 90、 中的信息不能被 CPU 直接访问。91、外存用于存储 的信息。92、常用的刷新控制方式有 、 和 三种。93、只读存储器 ROM 的特点是: 。94、只读存储器主要用来存放 。95、照制造工艺的不同,可将 ROM 分为三类: 。 96、MROM 中的内容由 。 97、PROM 中的内容一旦写入,就无法改变了,属于 。 98、指令周期是 。 99、任何一条指令的指令周期的第一步必定是 周期
28、。 100、CPU 取出一条指令并将其执行完毕所需的时间是 。 101、指令周期一般由 、 、 三个部分组成。 102、一个指令周期一般含有 个机器周期,一个机器周期一般含有 个 CPU 周期。 103、有些机器将机器周期定为存储周期的原因是 。 104、8086 指令系统中规定双操作数操作最多有一个操作数在存储器中,这是因为 。 105、控制转移类指令的执行周期中完成的操作主要有 。 106、运算类指令的执行周期中完成的操作主要有 。 107、时序信号的定时方式,常用的有 、 、 三种方式。108、系统总线是一组传输 信号线的集合。109、总线的共享性,即总线所连接的部件都可通过它 。110
29、、总线协议一般包括: 等。111、总线的物理特性是指总线的物理连接方式 ,包括 。112、数据总线是 传送的信号线,这两类信号线都是 有效。113、衡量总线性能的重要指标是 。114、共享是 实现的。 115、系统总线由一组导线和相关的 组成。116、总线带宽是 。117、总线的时间特性定义了 。118、根据连接方式不同,常见的的计算机系统总线结构可分为 。119、在单总线系统中,主存与输入输出设备都在同一条总线上,设备的寻址采用 的方式。120、问内存或者外部设备可以由 来区别。121、双总线结构中有两组总线。一组总线是 CPU 与主存储器之间进行信息交换的公共通路,称为 。122、在带 I
30、OP 的三总线结构计算机中,I/O 总线是 的公共通路。123、面向主存储器的双总线结构它保留了单总结构的优点,即所有设备和部件均可通过 交换信息。124、三总线结构是指在计算机系统中各部件 三条各自独立的总线构成信息通路。 125、DMA总线,即 主存访问总线,它负责高速外部设备与主存的信息传送。126、高档微机中通常采用 的双总线结构。127、单总线的地址线位数与主存地址位数 。128、在计算机硬件系统中不是主机的设备都属于_,外围设备叫外部设备。129、典型的外设磁性材料存储器由_三个基本部分组成。130、I/O 系统可以分成: 。131、常用的几种输入设备有_等。二、单项选择题(从下列
31、各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。 )1.若十进制数据为 137.5 则其八进制数为( ) 。A、89.8B、211.4C、211.5D、1011111.1012.若 x 补 =0.1101010,则 x 原 =( ) 。A、1.0010101B、1.0010110C、0.0010110D、0.11010103.若采用双符号位,则发生正溢的特征是:双符号位为( ) 。A、00B、01C、10D、114.原码乘法是( ) 。A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、乘数用原码表示,被
32、乘数取绝对值,然后相乘5.为了缩短指令中某个地址段的位数,有效的方法是采取( ) 。A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址6.堆栈指针 SP 的内容是( ) 。A、栈顶单元内容B、栈顶单元地址C、栈底单元内容D、栈底单元地址7.高速缓冲存储器 Cache 一般采取( ) 。A、随机存取方式B、顺序存取方式C、半顺序存取方式D、只读不写方式8.若存储周期 250ns,每次读出 16 位,则该存储器的数据传送率为( ) 。A、410 6 字节 /秒B、4M 字节/秒C、810 6 字节/秒D、8M 字节/秒9.半导体静态存储器 SRAM 的存储原理是( ) 。A、依靠双稳态电路B、依靠
33、定时刷新C、依靠读后再生D、信息不再变化10.在不同速度的设备之间传送数据, ( ) 。A、必须采用同步控制方式B、必须采用异步控制方式C、可以选用同步方式,也可选用异步方式D、必须采用应答方式11.二进制中的基数为( ) 。A2 B 4 C 8 D1012.十进制中的基数为( ) 。A2 B 4 C8 D1013.八进制中的基数为( ) 。A2 B 4 C8 D1014.十六进制中的基数为( ) 。A2 B 16 C8 D1015.十二进制中的基数为( ) 。A12 B 16 C8 D1016.(2725)10 转换成十六进制数为( ) 。A (B14)16 B(1B 19)16 C (1B
34、 4)16 D (334)1617.(065625)10 转换成二进制数为( ) 。A (011101)2 B(010101)2 C (000101)2 D (010111)2 18.下列数中,最小的数是( ) 。A(101001)2 B (52) C (2B)16 D45 19.下列数中,最大的数是( ) 。A(101001)2 B (52) C (2B)16 D45 20.下列数中,最小的数是( ) 。A (111111)2 B (72) C (2F)16 D50 21.浮点数的表示范围由浮点数的()部分决定。A尾数 B指数 C尾数和指数 D指数和基数22.浮点数的表示精度由浮点数的()部
35、分决定。A尾数 B指数 C尾数和基数 D指数和基数23.在浮点数的表示中, ( )部分在机器数中是不出现的。A尾数 B指数 C尾数、指数 D基数24.二进制数 1000101B 在机器中表示为() 。A1000101*10 -4 B 1000101*2-4 C0.1000101*10 +3 D0.1000101*2+325.浮点数进行左规格化时, () 。A尾数左移 1 位,阶码加+1阶码左移 1 位,尾数加+1尾数左移 1 位,阶码加-1阶码左移 1 位,尾数加-126.浮点数进行右规格化时, () 。A尾数右移 1 位,阶码加+1阶码右移 1 位,尾数加+1尾数右移 1 位,阶码加-1阶码
36、右移 1 位,尾数加-127.二进制数 1000101B 在机器中表示为() 。A1000101*10 -4 B1000101*2 -4 C0.1000101*10 +3 D0.1000101*2 +328.二进制数 1101101B 在机器中表示为() 。A1101101*10 -4 B1101101*2 -4 C0.1101101*10 +3 D0.1101101*2 +329.二进制数 1101101B 在机器中表示为() 。A1101101*10 -4 B1101101*2 -4 C0.1101101*10 +3 D0.1101101*2 +330.真值为-100101 的数在字长为的
37、机器中,其补码形式为() 。11011011 10011011 10110110 1011011131.( ) 的符号位可以和数字位一起直接参加运算。补码和原码 补码和反码 原码和反码 移码和反码3.在计算机中进行加减运算时常采用( ) 。ASCII 原码 反码 补码3.补码运算的特点是符号位( ) 。与数字位一起直接参加运算 要舍去与数字位分别进行运算 表示有溢出3.已知:X=0.1011,Y= -0.1101。 (X+Y )补=( ) 。 3.已知:X= 0.1011,Y= 0.1101。 (X+Y)补=( )。 36.已知:X=0.111,Y= -0.1101。 (X+Y )原= ( )
38、。 37.已知:X=0.1011,Y= -0.1101。 (X+Y )反= ( )。 38.已知:X= 0.0011,Y= -0.0101。 (X+Y )补= ( )。 39.一个 512KB 的存储器,地址线和数据线的总和是( ) 。 A17 B19 C27 D3640.一个 16K*16 位的存储器, 地址线和数据线的总和是( ) 。A30 B46 C36 D2741.某计算机字长是 16 位它的存储容量是 64KB,按字编址,它们寻址范围是( ) 。A64K B32KB C 32K D 16KB42.某一 RAM 芯片其容量为 512*8 位,除电源和接地端外该芯片引线的最少数目是( )
39、 。 A. 21 B. 17 C. 19 D.2043.某 RAM 存储器容量为 32K*16 位则 ( ) 。A. 地址线为 16 根,数据线为 32 根 B. 地址线为 32 根,数据线为 16 根C. 地址线为 15 根,数据线为 16 根D. 地址线为 19 根,数据线为 19 根44.主存与辅存的区别不包括( ) 。 A.是否按字节或字编址 B.能否长期保存信息 C.能否运行程序 D.能否由 CPU 直接访问 45.计算机内存储器可以采用( ) 。 A.RAM 和 ROM B.只有 ROM C. 只有 RAM D.RAM 和 SAM 46.单地址指令中为了完成两个数的算术操作,除地址
40、码指明的一个操作数外,另一个数常需采用( ) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 47.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自( ) 。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 48.在一地址指令格式中,下面论述正确的是( ) 。 A.仅能有一个操作数,它由地址码提供 B.一定有两个操作数,另一个是隐含的 C.可能有一个操作数,也可能有两个操作数 D. 如果有两个操作数,另一个操作数是本身 49.以下的( )不能支持数值处理。 A.算术运算类指令 B.移位操作类指令 C.字符串处理类指令 D.输
41、入输出类指令 50.数据传送类指令不包括( )。 A.寄存器-寄存器 B.寄存器 -存储器 C. 立即数存储器 D. 寄存器立即数 51.指令系统中采用不同寻址方式的目的主要是( ) 。A.实现存储程序和程序控制 B.可以直接访问外存C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度52.用于对某个寄存器中操作数的寻址方式称为( ) 寻址。A.直接 B.间接 C.寄存器直接 D.寄存器间接53.寄存器间接寻址方式中,操作数处在( ) 。A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈54.变址寻址方式中,操作数的有效地址等于( ) 。A.基址寄存器
42、的内容加上形式地址 B.堆栈指示器内容加上形式地址 C.变址寄存器内容加上形式地址 D.程序计数器内容加上形式地址 55.指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现( ) 。 A.堆栈寻址 B.程序的条件转移 C.程序的无条件转移 D.程序的条件转移或无条件转移56.从以下有关 RISC 的描述中,选择正确答案( )A.采用 RISC 技术后,计算机的体系结构又恢复到早期比较简单的情况B.为了实现兼容,新设计的 RISC,是从原来 CISC 系统的指令系统中挑选一部分实现的C.RISC 的主要目标是减少指令数D.RISC 没有乘、除法指令和浮点运算指令 57.RISC 是(
43、 )的简称。A.精简指令系统计算机 B.大规模集成电路C.复杂指令计算机 D.超大规模集成电路58.CISC 是( )的简称。A.精简指令系统计算机 B.大规模集成电路C.复杂指令计算机 D.超大规模集成电路59.中央处理器是指( ) 。A运算器 B.控制器 C.运算器和控制器存储器 D.运算器和控制器 60.在 CPU 中跟踪指令后继地址的寄存器是( ).主存地址寄存器 B.程序寄存器 C. 指令寄存器 D. 状态条件寄存器 61.PC 属于 ( ) 。A. 运算器 B.控制器 C.存储器 D.I/O 接口 62.CPU 中通用寄存器的位数取决于( ) 。 A.存储容量 B.机器字长 C.指令的长度 D.CPU 的管脚数 63.CUP 的组成中不包括( ) 。A.指令寄存器 B.指令译玛器 C.地址寄存器 D.地址译玛器 64.CPU 主要包括 ( ) 。A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存65.同步控制是( ) 。A.只适用于 CPU 控制的方式 B. 只适用于外围设备控制的方式 C.由统一时序信号控制的方式 D.所有指令执行时间都相同的方式