收藏 分享(赏)

数字电子技术试卷A及答案new.doc

上传人:dzzj200808 文档编号:2261944 上传时间:2018-09-08 格式:DOC 页数:8 大小:998.93KB
下载 相关 举报
数字电子技术试卷A及答案new.doc_第1页
第1页 / 共8页
数字电子技术试卷A及答案new.doc_第2页
第2页 / 共8页
数字电子技术试卷A及答案new.doc_第3页
第3页 / 共8页
数字电子技术试卷A及答案new.doc_第4页
第4页 / 共8页
数字电子技术试卷A及答案new.doc_第5页
第5页 / 共8页
点击查看更多>>
资源描述

1、试卷 共 页 第 1 页一、单项选择题(每题 2 分,共 20 分)1将二进制数(11011101.1)转换为十进制数是( A )A) 221.5 B) 222.5 C) 223.5 D) 257.52按以下方法处理 CMOS 或非门多余输入端,正确的是( C )A)接电源正极 B)悬空 C)通过 10K 电阻接地 D) 以上三种方法都不对3电路输入为某种 BCD 码,要用七段数码显示器显示,为此需用到( A )A)4-7 线译码器 B)4-5 线译码器 C)4-2 线译码器 D)4-1 线译码器4下列各门电路中,输出端可直接直连,实现线与的是( B )A)一般 TTL 与非门 B)集电极开路

2、 TTL 与非门C)一般 CMOS 与非门 D)一般 TTL 或非门5将一个右移 4 位移位寄存器的末级触发器 端接至前级触发器 输3Q0D入端。设初态为 =1101,以过 5 个 CP 作用后的状态为( B 3210Q)A)1101 B)1110 C)1011 D)01116用 2564 位的 RAM 扩展成 204812 位 RAM,每一条 I/O 总线上并联了几条数据线?( C )A)24 B)12 C) 8 D)47如下图中电路的名称是( D )A)单稳态电路 B)JK 触发器 C)施密特电路 D)多谐振荡器8已知函数 ,则其反函数为( B )DCBAY)(A) B) C) D)ADC

3、考生信息栏院(系) 班级 姓名 学号 装订线试卷 共 页 第 2 页9可实现逻辑函数 的是( D )AYA) B) C) A0AD) 110 在 倒 T 形 电 阻 网 络 D/A 转 换 器 中 , , 设nREFoDV2=10V, D= 时, 则 为 ( B REF “1023d) 伏 。A) B) C) D) 3232210二、填空题:(24%)1与十六进制(2D) 16 对应的二进制数是 (101101)2 。2如图(1)所示,则 Y= 。图(1)3如图(2)示电路为 反相器 电路,当三极管处于 截止 状态时,输出为高电平,假设二极管的正向导通压降为 0.7V,输出的高电平为 3.7

4、伏。A1 A0 Y0 Y1 Y2 Y30 00 11 0 1 1=11=11&oA B C DAY试卷 共 页 第 3 页图(2) 图(3)4如图(3)将二进制译码器的真值表补充完整,已知输出为低电平有效,A1A0=00 时,Y 0有效,A 1A0=01 时,Y 1 有效, A1A0=10 时,Y 2 有效, A1A0 =11 时,Y 3有效。5由 D 触发器转换为 T 触发器时,则转换电路 D= 。6在 JK 触发器中,当 J=K=1 时,可实现 翻转 功能。7将 3 个三态门的输出接到同一条数据线上去,则在任何时刻应至少 2 个三态门输出处于高阻态。8n 个触发器构成的二进制计数器,其计数

5、的最大容量是_。三、化简下列逻辑函数:(8%)(1) (用公式法化简)BADCY(2) (用卡诺图化简))15,432,0986,41(),(mBAY四、分析题:(34%)1 由 D 触发器和 T 触发器组成的时序电路如图(4)所示,试画出在 CP脉冲作用下, Q 1和 Q 2的输出波形(设 Q 1, Q 2的初始状态均为“0” ) 。(8%)考生信息栏院(系) 班级 姓名 学号 装订线试卷 共 页 第 4 页图(4)2分析如图(5)所示电路的功能(要求画出状态转换图) 。 (6%)图(5)3如图(6) (a)是一个反相输出的施密特触发器,已知 Vi 波形,画出图(b)中 Vo 波形。 (5%

6、)(a) (b)图(6)4逻 辑 电 路 如 图(7) 所 示,试 写 出 逻 辑 式, 并 化 简 之。(6%)74LS161Q0 Q1 Q2 Q3CTT CTP CP CR D0 D1 D2 D3CO LD OOO&cp11 0 0 0 0 ViVoVT-VT+试卷 共 页 第 5 页1&ABF1&C图(7)5如下图所示的电路(设初始状态 Q1、Q2 为 0) ,要求:( 9%)(1)写出触发器驱动方程及状态方程;(2)画出状态转换图,说明其功能;(3)画出 4 个 CP 作用下的时序图。五、设计题:(22%)1用 3 线8 线译码器 74LS138 实现下列函数:(要求写出变换过程)(1

7、0%))(21CABZ74LS138Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7A0 A1 A2 OOOO OOOOOSTB STC STAO考生信息栏院(系) 班级 姓名 学号 装订线试卷 共 页 第 6 页2 用下降沿触发的 D 触发器设计同步时序电路,电路状态图如下图所示。(要求写出设计过程) (12%)nQ210000 001 011100 110 11109 级电子信息工程专业数字电子技术期末试卷(A )参考答案一、选择题:1、A 2、C 3、A 4、B 5、B 6、C 7、D 8、B 9、D 10、B二、填空题:1、(101101)2、 DY)(3、反相器;截止;3.7V;4、5

8、、 nQTD6、翻转7、两个8、 n2三、 (1) BCAY(2) DAD四、 (1)(2)0000 0001 0010 0011 0100 0110A1 A0 Y0 Y1 Y2 Y30 0 0 1 1 10 1 1 0 1 11 0 1 1 0 11 1 1 1 1 0/Y/0 /0/0/0/0/1试卷 共 页 第 7 页为六进制计数器(3) (4) CBACABF(5)1) 驱动方程: 1,221KQJ状态方程: 121n2) 状态转换图:实现三进制计数器11 00 01 103)五、1 76531 YCBAABCZ试卷 共 页 第 8 页64102YCABZ2 状态方程: 驱动方程: 输出方程:013210Qnn 03210QD0Z

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 大学课件

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报