收藏 分享(赏)

时序逻辑电路.doc

上传人:cjc2202537 文档编号:1719284 上传时间:2018-08-19 格式:DOC 页数:10 大小:816.50KB
下载 相关 举报
时序逻辑电路.doc_第1页
第1页 / 共10页
时序逻辑电路.doc_第2页
第2页 / 共10页
时序逻辑电路.doc_第3页
第3页 / 共10页
时序逻辑电路.doc_第4页
第4页 / 共10页
时序逻辑电路.doc_第5页
第5页 / 共10页
点击查看更多>>
资源描述

1、东南大学电工电子实验中心实验报告课程名称:数字逻辑设计实践第 4 次实验实验名称:时序逻辑设计院( 系):生物科学与医学工程学院 专 业:生物医学工程(7 年制)姓 名:吴华珍 学 号:11210102实 验 室:104 实验组别:无同组人员:无 实验时间:2011 年 11 月 30日评定成绩: 审阅老师:一实验目的(1)掌握时序逻辑电路的一般设计过程;(2)掌握时序逻辑电路的时延分析方法,了解时序电路对时钟信号相关参数的基本要求;(3)掌握时序逻辑电路的基本调试方法;(4)熟练使用示波器和逻辑分析仪观察波形图,并会使用逻辑分析仪做状态分析。二必做实验(1)4.4 节 实验:触发器设计时序逻

2、辑电路内容 2广告流水灯题目:用触发器、组合函数器件和门电路设计一个广告流水等,该流水灯由 8 个 LED 组成,工作始终为 1 暗 7 亮,且这一暗灯循环右移。A、 写出设计过程,画出设计过程中的电路图,按图连接电路。分析题目可知,分别存在第一盏灯亮,第二盏灯亮等八种状态,用三位二进制将其编码,用 000-111 分别表示 8 中状态,在用 3-8 译码器译码。根据分析,电路的状态转化表为:当前状态 次态Q2 Q1 Q0 Q2 Q1 Q00 0 0 0 0 10 0 1 0 1 00 1 0 0 1 10 1 1 1 0 01 0 0 1 0 11 0 1 1 1 01 1 0 1 1 11

3、 1 1 0 0 0即为计时器。异步触发:同步触发:J0=K0=1J1=K1=Q0J2=K2=Q1Q0B、 将单脉冲加到系统时钟端,静态验证实验电路。观察:将单脉冲加到系统时钟端,每按一次单脉冲,熄灭的灯想右移一位。C、 将 TTL 连续信号脉冲信号加到系统时钟端,用示波器观察并记录时钟脉冲 CLK、触发器的输出端 Q2、Q1、Q0 和 8 个 LED 上的波形。内容 3智力竞赛抢答器电路设计如下:清零端:R0=R1=R2=内容 5序列发生器题目:用 触发器设计一个具有自启动功能的 01011 序列信号发生器。A、 写出设计过程,画出电路逻辑图。分析电路,电路一次输出 10011,其状态转化表

4、为:顺序 Q2 Q1 Q0 Y0 0 0 0 01 0 0 1 12 0 1 0 03 0 1 1 14 1 0 0 1B、搭接电路,并用单脉冲静态验证实验结果。加单个脉冲,电路一次输出 01011;C、加入 TTL 连续脉冲,用示波器观察并记录时钟脉冲 CLK、序列输出端的波形(2)4.6 节 实验:用时序功能块设计时序电路内容 1简易数字钟题目:设计一个只有小时和时钟功能的简易数字钟。输入时钟脉冲周期为 1min,4 位数码管用于显示,高两位显示小时(0-23),低两位显示分钟(0-59)A、 设计并搭接电路B、 用逻辑分析仪分析输出波形;内容 2序列发生器题目:分别用 MSI 计数器和移

5、位寄存器设计一个具有自启动功能的 01001 序列信号发生器。(1)用 MSI 计数器设计:A、写出设计过程,画出电路逻辑图。用 MSI 计数器与数据选择器设计。状态表:A0 A1 A2 输出0 0 0 00 0 1 10 1 0 00 1 1 01 0 0 1电路图如下:B、连接电路,并用单脉冲静态验证实验结果。连续加单脉冲,电路分别输出 0,1,0,0,1;C、 用 TTL 连续脉冲,观察并记录 CLK、序列输出端波形。(2)用移位寄存器设计:状态转移表:Q3 Q2 Q1 Q0 SR S10 0 0 0 1 00 0 0 1 0 00 0 1 0 0 00 1 0 0 1 0有效状态1 0

6、 0 1 1 10 0 1 1 1 10 1 0 1 1 10 1 1 0 1 10 1 1 1 1 11 0 0 0 1 11 0 1 0 1 11 0 1 1 1 11 1 0 0 1 11 1 0 1 1 11 1 1 0 1 1无效状态1 1 1 1 1 1SR:Q3Q2 Q1Q0 00 01 11 1000 1 101 1 1 1 111 1 1 1 110 1 1 1 1所以,SR=S1:Q3Q2 Q1Q0 00 01 11 1000 101 1 1 111 1 1 1 110 1 1 1 1所以,S1=电路设计如下:B、连接电路,并用单脉冲静态验证实验结果。连续加单脉冲,电路分别输出 0,1,0,0,1;D、 用 TTL 连续脉冲,观察并记录 CLK、序列输出端波形。

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 企业管理 > 经营企划

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报