1、集成计数器的应用目的掌握同步计数功能特征利用同步计数器构成任意进制计数器原理常用同步计数器的逻辑功能任意进制计数器设计步骤案例利用74HC161 设计24 进制加法计数器要求掌握集成计数器的级联方法掌握反馈清零法或反馈置数法集成计数器 计数器的功能:计数(累计输入脉冲个数)、分频、定时等;几种中规模集成计数器74HC161 功能表集成计数器的应用M N M N 选择芯片 模数转换小模数转大模数级联大模数转小模数置数/清零引入脉冲模式计数模式清零方式预置数方式 MN 选择芯片 模数转换小模数转大模数 级联大模数转小模数 置数/清零引入脉冲模式计数模式清零方式预置数方式利用74LS161设计24
2、进制加法计数器74LS161:同步4 位二进制加法计数器 异步清零小模数(4 位二进制)大模数(8 位二 进制)小模数(24 进制)24集成计数器的级联集成计数器的级联 并行进位:级联芯片共用相同的计数脉冲,通过使能端实现级联。串行进位:计数脉冲接入低位片,低位片的最高位作为高位片的触发脉冲。并行进位法 CP COCTp CTT I CP 1111 I CO 1 II CTp CTT 1 II CP 1”8位二进制加法计数器串行进位法1110 1111 CO=0 11111 0000 CO=1 0 0000 0001大模数变小模数大模数变小模数 反馈清零:根据芯片清零方式,利用输出状态得出清零
3、信号。反馈置数:根据芯片置数方式,利用输出状态得出置数信号。N Sn 2i Sn Sn 8421 BCD F=Sn 1 Q/(1)Sn状态的编码:N=24 S24=00011000(2)求反馈逻辑=3 474LS161:同步4位二进制加法计数器 异步清零 低有效CP Q7Q6Q5 Q4 Q3 Q2Q1Q00 0 0 0 0 0 0 0 01 0 0 0 0 0 0 0 12 0 0 0 0 0 0 1 023 0 0 0 1 0 1 1 124 0 0 0 1 1 0 0 0256 1 1 1 1 1 1 1 1&0 0 0 11 0 0 0 Sn状态的编码N=24 S23=00010111=
4、0 1 2 4 所有数据输入端置0 CP Q7Q6Q5 Q4 Q3 Q2Q1Q00 0 0 0 0 0 0 0 01 0 0 0 0 0 0 0 12 0 0 0 0 0 0 1 023 0 0 0 1 0 1 1 124 0 0 0 1 1 0 0 0256 1 1 1 1 1 1 1 174LS161:同步4位二进制加法计数器 同步置数 低有效&0 0 0 00 0 0 01 1 1 0 1 0 0 0实验注意事项 课后思考 CP脉冲不可用数字开关输入,要用逻辑开关 不用的输入端不可以悬空,要接固定电平,尤其是清零端必须接高电平 采用分级调试方法 设计一个包含时、分、秒的数字时钟?同步?异步?