1、实现逻辑门第一章数字电路到数字集成电路1第一章数字电路到数字集成电路2例子:反相器AY0110第一章数字电路到数字集成电路3例子:反相器AY0110静态逻辑原理第一章数字电路到数字集成电路4输入信号控制开关网络的通/断,当需输出1时使输出连接到VDD;当需输出0时使输出连接到地。VDDF(In1,In2,InN)=1In1In2InN开关网络网络导通条件 = FF(In1,In2,InN)=0In1In2InN开关网络网络导通条件 = F静态互补逻辑F=1G+0G=G第一章数字电路到数字集成电路5GGF互补网络上拉网络(pull up network, PUN)下拉网络(pull down n
2、etwork, PDN)互补网络第一章数字电路到数字集成电路612 1 21212gg gggg gg+a1幻灯片 6a1 互补网络是指导通条件相反的两个开关网络,在CMOS电路中一个由NMOS构成一个由PMOS构成,他们之间从结构上具有NMOS并联对应PMOS串联,NMOS串联对应PMOS并联的对应关系。adm, 2013/8/30NMOS网络or PMOS网络?第一章数字电路到数字集成电路7VDDVDD 0PDN0 VDDCLCLPUNVDD0 VDD-VTnCLVDDVDDVDD |VTp|CLSDSDVGSSSDDVGSa3幻灯片 7a3 通常 PMOS in PUN 、NMOS in
3、 PDN 原因是阈值损失问题NMOS 晶体管产生一个强的0,PMOS管产生强的1.adm, 2013/9/15静态互补CMOS逻辑门第一章数字电路到数字集成电路8CMOS:Complementary MOS包含NMOS和PMOS两种晶体管第一章数字电路到数字集成电路9与非(NAND)门ABY001011101110A=1B=1Y=0ONOFFOFFON0: Introduction Slide 10CMOS NAND GateA=0B=0Y=1OFFONONOFFABY0010111011100: Introduction Slide 11CMOS NAND GateA=0B=1Y=1OFFOFFONONABY0010111011100: Introduction Slide 12CMOS NAND GateA=1B=0Y=1ONONOFFOFFABY001011101110第一章数字电路到数字集成电路13或非(NOR)门ABY001010100110ABY静态互补CMOS逻辑的特点1.反相逻辑(NANDNORINV)2.互补的两个网络分别实现上拉和下拉第一章数字电路到数字集成电路14