1、南京信息职业技术学院电子产品设计报告作者 赵小平学号 38系部电子信息学院专业电子信息工程技术题目数字频率合成器的设计指导教师李震涛完成时间:2014 年 10月 5日目录1 摘要2数字频率合成器的设计3数字频率合成器的组成及工作原理 1.1 数字频率合成器的组成1.2 锁相环的工作原理1.3 参考振荡器的工作原理1.4 可变分频器和分频比控制器的工作原理 1.5 消抖动电路的工作原理 1.6 数码显示电路的工作原理 4数字频率合成器的设计任务和性能指标 5频率合成器的调试5.1 晶体振荡器与4000分频电路调试 5.2 消抖动电路和预置分频电路的安装和调试 5.3 锁相环电路和可变分频电路安
2、装和调试 5.4 频率合成器总体电路调试说明 结论参考文献(第4章 数字频率合成器的设计(8课时)PPT基电子技术基础一数字部分华中理工大学教研室编康华光主编)附录一:数字频率合成器原理图附录二:频率合成器元器件清单1 摘要数字频率合成被广泛应用于通信,雷达,导航等领域。例如:在雷达领域应 用于捷变频雷达、有源相控阵雷达、低截获概率雷达;在通信领域应用于跳频通 信、扩频通信;在电子对抗领域应用于干扰和反干扰; 在仪器仪表领域应用于各 种信号源的合成、任意波形发生器、产品测试、冲击和振动等。2数字频率合成器的设计任务:利用锁相环和中小规模集成电路设计并制作一个数字频率合成器,设计要求如下:1、设
3、计指标:(1)要求频率合成器输出的频率范围;(2)频率间隔为;(3)基准频率采用晶体振荡频率,要求用数字电路设计,频率稳定度应优于;(4)数字显示输出频率;(5)频率调节采用计数方式,电路设计中要求有消抖动设计。2、设计要求:(1)要求设计出数字锁相式频率合成器的电路。(2)数字锁相式频率合成器的各部分参数计算和器件选择。(3)数字锁相式频率合成器的仿真与调试。3、制作要求:自行装配和调试,并能发现问题解决问题。测试主要参数:包括晶体振荡器 输出频率;1/M分频器输出频率;1/N可编程分频器的测试;锁相环的捕捉带和 同步带测试。4、设计报告的撰写写出设计与制作的全过程,具体要求详见 4.4电子
4、产品设计报告的撰写。3数字频率合成器的组成及工作原理:频率合成器是现代通信设备的重要组成部分,频率合成技术是将一个高稳定 度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。锁相式频率合成器,具优点是可以实现任意频率和带宽的频率合成,具有极低的相位噪声和杂散。是目前应用最为广泛的一种频率合成方法。3.1 数字频率合成器的组成数字锁相式频率合成器根据信道间隔和工作频率可分为直接式频率合成器 和吞脉冲式频率合成器。1、直接式频率合成器典型的直接式频率合成器组成框图如图4-1所示。它由参考振荡器、参考分 频器、鉴相器(PD、环路滤波器(LF)、压控振荡器(VCO和可编程分频器 等部
5、分组成。频率控制编码fR = fN = fo N 3 : Nf n 二 Nf2、吞脉冲式频率合成器吞脉冲式频率合成器也称变模分频频率合成器。在直接式频率合成器中,VCO 的输出频率是直接加在可编程分频器上的。 目前可编程分频器还不能工作到很高 的频率,这就限制了这种合成器的应用。加前置分频器后固然能提高合成器的工 作频率,但这是以降低频率分辨力为代价的。若以减小参考频率的办法来维持原来的频率分辨力,这又将造成转换时间的加长。最好的办法在不改变频率分辨 力的同时提高合成器输出频率的有效方法之一是采用变模分频器,也称吞脉冲技术。它的工作速度虽不如固定模数的前置分频器那么快,但比可编程分频器要快得多
6、。吞脉冲式频率合成器组成框图如图 4-2所示。N 0 N iN N-iAo AiAn-i(频率控制编码)3.2 锁相环路的工作原理锁相环(PLL)是一个相位误差控制系统,利用反馈控制原理实现频率及相 位的同步技术。锁相环通过比较输入信号和压控振荡器输出频率之间的相位差, 产生误差控制电压来调整压控振荡器的频率,以达到与输入信号同频。1、锁相环路的组成锁相环路的基本组成框图如图4-3所示。它由鉴相器(PD、环路滤波器(LF) 和压控振荡器(VCO三部分组成。其中,PDffi LF构成反馈控制器,而 VCOft 是它的控制对象。u i ( t)(co i )Uo( t) M(3 0 )(1)鉴相器
7、(PDD鉴相器的组成框图如图4-4所示,它是一个相位比较装置。它把输入信号和 压控振荡器的输出信号的相位进行比较,产生对应于两信号相位差的误差电压。 I =9 =日 6ud Kd e. e R V(2)环路滤波器(LF)在锁相环路中,环路滤波器实际上就是一个低通滤波器,其作用是滤出除鉴相器输出的误差电压 中的高频分量和干扰分量,得到控制电压,常用的环路滤 波器有RC低通滤波器、无源比例积分滤波器及有源比例积分滤波器等。Out(3)压控振荡器(VCO压控振荡器是振荡频率 受控制电压 控制的振荡器。实际上是一种电压-频 率变换器。可以通过改变控制电压 来改变压控振荡器的频率。压控振荡器频率 随控制
8、电压 变化的曲线称为压控特性曲线。压控特性曲线一般为非线性,如图 4-9所示。*Uc2、锁相环路的基本特性(1)捕捉与锁定特性若锁相环路原本处于失锁状态,由于环路的调节作用,最终进入锁定状态, 这一过程,称环路捕捉过程。在没有干扰的情况下,环路一经锁定,其输出信号 频率等于输入信号频率。(2)自动跟踪特性若环路原本处于锁定状态,由于温度或电源电压的变化,使 VCO俞出频率变 化,或者输入信号频率变化,通过环路自动相位控制作用,使 VCO位(频率) 不断跟踪输入信号的相位(频率),这个过程称跟踪过程,或同步过程。(3)锁相环路的捕捉带与同步带环路能捕捉的最大起始频差范围称捕捉带或捕捉范围,记作A
9、fpo环路所能跟踪的最大频率范围称同步带,记作 A f H。当却。 Afp时,环路将不能锁定。当M &h时,环路将不能跟踪。一般有,fH,fp。3、常用集成锁相环路CD404崎介CD404是通用的CMO领相环集成电路,具特点是电源电压范围宽(为 3V- 18V),输入阻抗高(约100MQ),动态功耗小,在中心频率f0为10kHz下功耗仅 为600仙W属微功耗器件。CD404是带有RC VCO勺锁相环路,属于低频锁相环路。采用 16脚双列 直插式,图4-11为CD4046勺内部功能框图和构成锁相频率合成器时的外围元件 连接图。从图中可以看出,CD404曲要由相位比较I、H、压控振荡器(VCO、
10、线性放大器、源跟随器、整形电路等部分构成。芯片内含有一个低功耗、高线性 VCO两个工作方式不同的鉴相器 PDI和PDII , A1为PDI和PDII的公用输入基 准信号放大器,源跟随器A2与VCO俞入端相连是专门作FM解调输出之用的,此 外还有一个6V左右的齐纳稳压管。CD4046勺内部功能框图各引脚功能如下:1脚相位输出端,环路入锁时为高电平,环路失锁时为低电平。 2脚相位比较 器I的输出端。3脚比较信号输入端。4脚压控振荡器输出端。5脚禁止端,高电 平时禁止,低电平时允许压控振荡器工作。 6、7脚外接振荡电容。8、16脚电源 的负端和正端。9脚压控振荡器的控制端。10脚解调输出端,用于FM
11、解调。11、 12脚外接振荡电阻。13脚相位比较器R的输出端。14脚信号输入端。15脚内部独 立的齐纳稳压管负极。(1)鉴相器PDI和PDIICD40465片内的鉴相器PDI是一个数字逻辑异或门,由于 CMOS输出电平 在0VD吆间变化。所以只要用简单的积分电路就可以取出平均电平,因而使 锁项环路的捕捉范围加大。该鉴相器主要应用在调频波的解调电路中。PDII是一个由边沿控制的数字比相器和互补 CMOS?出结构组成的三态输出式鉴相器。 由于数字比相器仅在ui和uv的上跳边沿起作用,因而该鉴相器能接收任意占空 比的输入脉冲,即非常窄的脉冲。PDII的工作过程可用图4-12所示波形图来表示。14脚u
12、i信号出现上跳变时, 13脚也上跳输出高电平,3脚uv信号出现上跳变时,13脚下跳输出低电平;ui、 uv同时触发时,13脚呈现高阻状态。因此,PDII可以使uv和ui严格同步,它 常被应用在锁相频率合成器中。采用 PDII的锁项环其锁定范围等于捕捉范围, 与环路滤波器关系不大。u( f)_n_tl_fl _n_fluv( f v)UdJiuilui超前uvui滞后uvui与uv同步(2)压控振荡器VCOCD404的部的VCO一个电流控制型振荡器,具振荡频率与控制电压Ud之Ud -UGS VDD - 2UDSfo九Ct问的关系可以用下式表示:8R4ct式中VG效耗尽型NMOW极管的源栅间导通压
13、降,约0.5左右,VDS为耗尽型PMOS的漏源饱和压降,约为1V左右。式中的第二项为常数项,也就是 VCO 的最低振荡频率fomin。当R4勺增大到12脚开路时,fomin减小至零。式中第一 项为Ud的函数,当R3 10kC时。f0与Ud基本呈直线性关系。VCO勺fomin与Ct及R4勺关系可用图4-13所示曲线表示。由图中可知,若已知fomin、VDD且确定R4以后,就可以从图中曲线查得所需 Ct值当Ud =VDD寸,VCOffi持在最高振荡频率fomaxf omaxVDD - U GSfcr -fomin8R3G已知fomin、fomax和Ct以后,就可以由上式中求得 R3fi。实践中,为
14、微调 f0的范围,R3gE往采用一只固定电阻和一只可调电阻相串联。3.3 参考振荡器的工作原理参考振荡器可采用门电路(74LS系列或CD系列)与标称石英晶体构成振荡器。石英晶体振振器的电路符号、等效电路、电抗曲线如图4-14所示。从石英晶体谐振器的电抗特性可以看出,在小、并联谐振频率之间很狭窄的 工作频带内,它呈电感性。因而石英振荡器可以工作于感性区, 也可以工作于用 联谐振频率上,但不能使用容性区。根据晶体在振荡电路中的不同作用,振荡电 路可分为两类:一类是石英晶体在电路中作为等效电感元件使用, 这类振荡器称为并联型晶体振荡器;另一类是把石英晶体作为串联谐振元件使用,使它工作于用联谐振频率上
15、,称为串联型晶体振荡器3.4 参考分频器的工作原理1、二-五-十进制计数器74390逻辑符合和逻辑功能图4-17中的计数器为二五十进制异步计数器,在一片74LS390*成芯片中封装了 2个二五十进制的异步计数器。所谓二五十进制异步计数器是 由一个二进制计数器和一个五进制计数器组合而成的,每个二-五-十进制分别有各自的清零端CLR1CP o1CLR1Qo1CP-i1Q i1Q 2IQ3GND74LS390V CC2CPo2CLR2Q 02CP-i2Q i2Q 22Q3*bCP 01Q 0*严11Q 11Q 21CLR1Q3口L. 2CP 02Q 0C-2CP 12Q 1F 12Q 22CLR2Q
16、 3(b )(a)如需实现十进制计数器功能应将 QOt CP节目连或将Q3W CPW连。这两种连接方式是构成的十进制计数器计数的结果相同,但其编码结果不同,2、由两片74390计数器构成4000分频器电路,产生1KHz基准参考信号。电路接线图如图4-19所示。图中卒&入信号为4MHzTf波信号,输出为1KHz万波信号。4.2.5 可变分频器和分频比控制器的工作原理1、可逆计数器CD4510CD451是4位加/减法的十进制计数器,计数器的方向由控制输入端 U/D控制 当U/D为高电平时,则为加法计数器,当 U/D为低电平时,则为减法计数器。2、用CD451般计99分频器3、199分频比控制器电路
17、的设计PLPL5JCE MRQ110D/U10CEMRQ1151s信号入CPQ21115D/UCPQ2111213CD4510(个位) D1Q3Q414CD4510 (十位)Q314Q4D2D3TC1213TCD47&-按键 及消 抖动 电路1CPoW1CPi1Qo1QiIQ2IQ3按键 及消 抖动 电路2CLR 2Q33.5 消抖动电路的工作原理基本RS触发器虽然电路简单,但具有广泛的用途。图4-24 (a)是在时序电路中广泛应用的消抖动开关电路的原理电路jVcc(b)3.6数码显示电路的工作原理数码显示电路:由共阴极七段数码器 LC501休口显示译码器CD451构成,4数字频率合成器的设计
18、1、首先,根据课题给定的设计指标要求,确定系统设计框图。由于系统工作频 率较低,因此可以选择直接式频率合成方案。2、然后,根据系统框图,确定各个单元电路的结构,并进行元器件选择和参数 计算。(1)集成锁相环路PLL及外接振荡元器件根据设计指标要求,集成锁相环路可选为CD4046它包含PD和VCO最高工作频率为1.4MHz,满足设计要求。CD4046 的内部组成框图及外接元件电路如图4-11所示。作为频率合成器时,3、4端之间 应插入可变分频器 N。根据设计要求,有fomax=99kHz, fomin=1kHz。CD404的 部的VCO一个电流控制型振荡器,查资料,其振荡频率与控制电压Ud的关系
19、Ud -Ug s Vdd -2UdsT o 8R3Ct8R4CtfoU d -U g S . VDD - 2U DS式中VG效耗尽型NMOS极管的源栅间导通压降,8R3ct8R4ct约0.5V左右,VDS为耗尽型PMOS的漏源饱和压降,约为1V左右。式中的第项为常数项,也就是VCO勺最低振荡频率fomin。VDD=5V 取 Ct=100pF,如 f=1KHz,贝U R4=3.3MQ , 取R4=22犍。fominVdD - 2U DS8R4Ct取电源电压但VCO率范围应小于1KH4omaxf当Ud =VDD寸,VCO持在最高振荡频率fomaxVDD - U GS8R3Gomin因此可得:Vdd
20、 - U GS8ct ( fom ax- f om i)5-0.58 100 1012 (99-1) 103 =58(kQ)(2)参考频率和环路滤波器设环路滤波器的上限截止频率为fH,从滤波的角度考虑,应有fR =(510) fH。fH2ttRC若选简单RC低通滤波器,则有:取 fR=1X 103=10 fH=10/(2 nRC), WJ RC=1/(200n ) =1.6 (mss)。若取 C=0.033NF,则R= 48.48 (kC )。最终取R1=514 。这里选RC比例积分滤波器作环路 滤波器,R2 R1, WJ取 C=0.033 N F, R1=51k C , R2=5.1k G
21、。(3)参考振荡器振荡器电路选用晶体振荡电路,不使电路具有更高的Q值,以提高频率的稳定性。 又由于CMO也路输入阻抗极高,选用CMOS1非门构成参考振荡器。为适应低电 压工作条件,采用74HC系歹Jo Rf为反馈电阻,它的作用是保证在静态时,非门 U1能工作在其电压传输特性的转折区一线性放大区,构成使反相器成为具有很强 放大能力的放大电路,Rf常取10-100 MC ,较高的反馈电阻有处于提高振荡频 率的稳定性,选Rf=22M。晶体、C1、C第成冗型选频反馈网络,电路只能在 晶体谐振频率处产生振荡,反馈系数由 C1、C比比决定。根据晶体外接电容的 要求,可选C1=C2=24pF晶体XTAL的频
22、率选4.096MHz (该频率点附近的频率稳 定度较高)。即U1与Rf、晶体、C1、C2勾成电容三点式振荡电路,产生一个 近似正弦波的波形。U2g整形缓冲用反相器,经 U2II形后,输出变为矩形波, 同时U2可以隔离负载对振荡电路的影响。(4)参考分频器现在要将4MHz勺参考振荡频率分频为1kHz,因此分频比R=4000=10 X10X10X4),即用3个十进制计数器和1个四进制计数器级联来实现。通常实现分频器的电路是计数器电路,因此可以选74LS39财参考分 频器。(5)可变分频器由于最大可变分频比N=99,且输出方式为十进制方式,因此,可变分频器 N 应选初始值可预置的十进制计数器。 需要
23、两级这样的计数器可选2片CD451蚱为 可变分频器。CD4510I初始值可预置BCM加减法计数器,要实现f从1-99KHz, 分频比N为1-99,采用预置端和清零端来做N进制计数器。预置数就采用分频比 控制计数器个位和十位输出的数据。如果采用加法,如预置数为609双位置数,这时N=99-60+1=4O!制,不符 合设计要求,显示频率就与锁相环路实际输出的信号频率不同。由于初始值输入端数据同时也作为 VCO俞出结果译码显示的输入数据,考虑 到二者的一致性,计数器应选减法计数器。这样数码管显示的值就是输出信号的 频率。(6)分频比控制计数器及消抖动电路分频比控制计数器是用来产生可变分频器所需要的分
24、频比N选用1片74L390(含两级十进制计数器)构成频率调节电路,另用一开关电路来控制计数脉冲的 通断。另外,通常使用的开关是由机械触点实现开关的闭合和断开,由于机械触点 存在弹性,闭合后会产生反弹,为了得到稳定的信号,增加消抖动电路。消抖动 电路可以用RS触发器或者门电路(如74LS00)构成。(7)显示译码器和数码显示器显示电路用来显示输出频率数值, 由于fi=1KHz , N分频后fo=Nfi=N (KH?, 因此分频比N即为此数值(单位:kHz),故可将可变分频器初始值数据作为译 码器输入数据。分频比控制计数器个位和十位输出的数据同时也是译码器的输入 数据。显示器件可以选用LED共阴极
25、数码管,显示译码器选用 CD451台之配合。3、在完成电路的初步设计后,再对电路进行仿真调试,目的是为了观察和测量 电路的性能指标并调整部分元器件参数,从而达到各项指标的要求。5频率合成器的调试5.1晶体振荡器与4000分频电路调试1 .指标要求:晶体振荡器和4000分频电路相连应输出1KHz的方波信号2 .测试仪器:+ 5V直流稳压电源 1 台双踪示波器1 台频率计1台3 .测试步骤1)对照原理图,检查焊接电路是否正确。图4-1晶体振荡器和4000分频测试电路2)焊接正确无误后,按照接线图,连接测试仪器3)打开电源,打开频率计电源,将频率计调至0000.00Hz频率计应显示1000.xx H
26、z。4)若不正确,用示波器监测晶体振荡器输出有无信号。分步检查电路。5)测试正确后,关闭电源。5.2 消抖动电路和预置分频电路的安装和调试:1 .指标要求:分别按动开关置数,按动个位开关19下,个位数码管应有显示相应数字, 74LS390输出应有相应输出。同理十位数测试方法相同。2 .测试仪器:+5V直流稳压电源1 台双踪示波器 1 台频率计1台3 .测试步骤:1)对照原理图,检查焊接电路是否正确。图4-2消抖动电路和预置分频电路2)焊接正确无误后,按照接线图,连接测试仪器。3)打开电源,分别按动K1、K2,数码管应有相应显示。4)若不正确,分别检查数码管电路、消抖动电路、 74LS390计数
27、器电 路。5)测试正确后,关闭电源。5.3锁相环电路和可变分频电路安装和调试:1 .指标要求:1)可变分频器可根据预置频率的不同,将输入信号(cp) N分频。2)在锁相环的输出端(4脚)可测得所设置方波信号的频率(1k99k)。2 .测试仪器:+ 5V直流稳压电源1 台双踪示波器1台数字万用表1只频率计1台3 .测试步骤:1)对照原理图,检查焊接电路是否正确。2)焊接正确无误后,按照接线图,连接测试仪器。3) 打开电源,分别按动K1、K2,数码管应有相应显示。4) 用示波器和频率计监测锁相环CD4043勺4脚应为所设置的频率,且输 出1脚应为高电平5) 若测试不正确,继续测试CD451C0分频
28、电路的输入信号频率和输出信号图4-3 可变分频电路频率。6) 测试正确后,关闭电源。5.4频率合成器总体电路调试说明:1.指标要求:1 )输出频率范围:fo= 1kHz99kHz;2 )频率间隔: f =1kHz ;3)基准频率采用晶体振荡频率,频率稳定度应优于10的-4次方;4)数字显示频率;5)频率调节采用计数方式。2 .测试仪器:+5V直流稳压电源 1 台双踪示波器1台数字万用表1台频率计 1 台3 .测试步骤:1)将各部分电路正确连线,检查无误后按接线图连接被测电路。2)测试接线图:图4-4 总体电路调试接线图3)按接线图接好连线后,打开电源。4)按动开关k1 19次,LED数码管个位
29、应有相应显示。同理按动k2测试5)将频率分别设定在4K、55K、99K分别检查LED数码管,并分别用频率 计测试锁相环的4脚对地,频率应和数码管显示的相同,且用示波器监测波形, 记录输出波形。6)测试正确后,记录测试数据和输出波形。关闭电源。结论课程的设计是培养学生综合运用所学知识,发现,分析和解决实际问题。锻 炼实践能力的重要环节,是对我们课程学习的具体训练和考察。 考察我们在学习 这门课程中学习能力和实践能力的综合素质。随着现今社会科学的飞速发展,电 子产品可以说在生活中无处不在。因此作为新时代的大学生学习电子产品的设计 是必不可少的。通过这次课程的学习,让我学到了以前从未学过的知识。同时
30、也复习了许多以前旧的东西,锻炼了自己的动手能力和查阅资料的能力。 尤其是在实际问题中 排查问题的能力,使我懂得了理论与实际相结合的重要性,只有理论知识是往往 不够的。只有把所学的知识与实际相结合起来, 从而提高自己的实际动手能力和 独立思考能力。这次的课程我收获良多,不仅在知识运用上有了显著地提高, 而 且在动手放面也有了更深层次的进步。附录一:数字频率合成器原理图32啪J 工11/绚* 生 39 clI.1/3J74LS3WJiJ承*K色L1 左EdPFZ4FFLiQgri4ig|卜总:F1LDj口 aZUc 口401g.|i-Je10II_JCIMai(i|Li5 如皿 i3ChrnzlQ
31、O33VFLDIQG1QB1O rizziraLMW .国北尺工维vm_j1口短C号复贴 VZ17JL539O 米国2CR航金CDJgiiGOnjt频率合成渊段计图7AL5QO附录二:频率合成器元器件清单频率合成器元器件清单在舁 厅P元器件名称型号或规格数量1集成电路74LS3903274HC0013CD401114CD451025CD45112674LS0017CD404618显示器共阴双8字19集成电路插座14Pins31016Pins81124Pins112晶振4MHz113开关轻触式,不带锁214电阻22M21551K2165.1K1171K11810011910K420电容0.033uF12124pF222100pF123印制板综合电路课程设计用1