1、7 位序列产生器一、用 74161 和 74153 设计一个电路产生 “1 1 1 0 1 0 0”序列。要求:1简单写出设计过程,画出逻辑电路图。 (30 分)2根据设计搭试电路。 (15 分)3用连续脉冲观察验证结果,并用示波器或者逻辑分析仪观察输入输出波形(给老师检查) (25 分)4绘出输入时钟和输出波形。 (10 分)二、简答题函数发生器的函数输出端口输出的方波能否作为 TTL 电路的时钟输入信号,为什么?(20 分)7 位序列产生器(答案及评分标准)一、74161 和 74153 设计一个电路产生 “1 1 1 0 1 0 0”序列。要求:1简单写出设计过程,画出逻辑电路图。 (3
2、0 分)2根据设计搭试电路。 (15 分)3用连续脉冲观察验证结果,并用示波器观察输入输出波形(给老师检查) (25 分)4定量绘出输入时钟和输出波形。 (10 分)1先用 74ls161 设计一个模值为 7 的计数器(10 分) ,然后完成下图所示的后续电路(74153 的应用) (20 分) ;其他设计方案也可。2电路接线符合基本规范,电源连接正确(15 分) ;3信号源使用(输入信号):频率的调整,波形的选择正确(5 分)示波器使用:含调零电平,置校准位(模拟示波器) ,DC 耦合,双踪观察(5分)结果正确(15 分) ;或者逻辑分析仪的使用:连接方法正确(包括接地) 5 分,结果正确 15 分。4波形记录符合规范:相位对齐(5 分) ,画满一个周期 4 分,方波边沿画出 1分。 二、函数发生器的函数输出端口输出的方波能否作为 TTL 电路的输入信号,为什么?答:能(6 分) ,但有条件(3 分)当调整函数发生器的 Voltage Out 端口输出方波,使其高低电平值满足 TTL 电路输入信号 0V 和 3V(5V)要求时,即可以代替 TTL 信号(11 分) 。