收藏 分享(赏)

数电课程设计(电子钟).doc

上传人:精品资料 文档编号:10761827 上传时间:2020-01-08 格式:DOC 页数:7 大小:1.08MB
下载 相关 举报
数电课程设计(电子钟).doc_第1页
第1页 / 共7页
数电课程设计(电子钟).doc_第2页
第2页 / 共7页
数电课程设计(电子钟).doc_第3页
第3页 / 共7页
数电课程设计(电子钟).doc_第4页
第4页 / 共7页
数电课程设计(电子钟).doc_第5页
第5页 / 共7页
点击查看更多>>
资源描述

1、数字电子技术课程设计周树强设计任务与要求:1 显示时、分、秒。可以 24 小时制或 12 小时制。2具有校时功能,分别对时、分、秒单独校时。校时时钟源可以手动输入或借用电路中的时钟。3 具有正点报时功能,正点前 10 秒开始,蜂鸣器 1 秒响 1 秒停地响 5 次。4 秒信号可用 555 定时器或晶体振荡器构成。设计方案 1. 本次设计的总体电路整体工作原理大体描述如下: (1) 首先,由 555 定时器组成一个多谐振荡器得到 1HZ 的秒脉冲,秒脉冲发生器的输出端接到每个计数器的时钟输入端。 (2) 数字钟的分、秒计数部分均为六十进制计数器(显示 0059) ,采用两片74LS160 来实现

2、。个位为十进制,十位为六进制,当个位计数到 9 时,再来一个脉冲变成 0,同时产生一个进位信号,给十位提供一个脉冲,使十位计数加 1。而数字钟的时计数部分为二十四进制计数器(显示 0023) ,也是采用两片 74LS160 实现。当开始计数时,个位按十进制计数,当计到 23 时,这时再来一个脉冲,回到“零” 。所以,这里必须使个位既能完成十进制计数,又能在高低位满足“23”这一数字后,十计数器清 0,图中采用了十位的 2 和个位的 3 相“与非”后再清 0。当秒计数器计到 59 时,再来一个脉冲变成 00,同时产生一个进位信号给分计数器的 CP 输入端;当分计数器计到 59 时,再来一个脉冲变

3、成 00,同时产生一个进位信号给时计数器的 CP输入端;当时计数器计到 23 时,再来一个脉冲变成 00。2. 整体框架图3. 脉冲产生电路(1) 制作数字电子钟需要一个 1Hz 的脉冲,可以用石英晶体振荡器或者 555 振荡器,它们各有优缺点。(2) 石英晶体振荡器石英晶体振荡器的特点是振荡频率准确,电路结构简单,频率易调整.(3) 555 定时器是一种多用途的数字- 模拟混合集成电路,可以很方便构成多谐振荡器.只要搭配上合适的电阻 R1,R2,电容 C1 就可以产生所需要的脉冲信号.(4) 我选用的 555 定时器产生作为脉冲发生频率计算 T=TPH+TPLTPH 对充电时间 TPH=0.

4、7(R1+R2)CTpL 对充电时间 TPL=0.7R2C振荡周期 T=TPH+TPL=0.7(R1+2R2)C图 1 是 multisim 下用电路向导做出来的脉冲 ,图 2 为自己根据公式设计出的图 1 图 24. 74LS160 为十进制同步加法计数器 逻辑功能描述如下: 由逻辑图与功能表知,在 CT74LS160 中 LD 为预置数控制端,D0-D3 为数据输入端,C 为进位输出端, RD 为异步置零端,Q0-Q3 位数据输出端, EP 和 ET 为工作状态控制端。 当 RC=0 时所有触发器将同时被置零,而且置零操作不受其他输入端状态的影响。当 RC=1、LD=0 时,电路工作在预置

5、数状态。这时门 G16-G19 的输出始终是 1,所以 FF0-FF1 输入端 J、K 的状态由 D0-D3 的状态决定。当 RC=LD=1 而 EP=0、 ET=1 时,由于这时门 G16-G19 的输出均为 0,亦即 FF0-FF3 均处在 J=K=0 的状态,所以 CP 信号到达时它们保持原来的状态不变。同时 C 的状态也得到保持。如果ET=0、则 EP 不论为何状态,计数器的状态也保持不变,但这时进位输出 C 等于0。当 RC=LD=EP=ET=1 时,电路工作在计数状态。从电路的 0000 状态开始连续输入 16 个计数脉冲时,电路将从 1111 的状态返回 0000 的状态,C 端

6、从高电平跳变至低电平。利用 C 端输出的高电平或下降沿作为进位输出信号。 逻辑功能表如下:5. 74LS48 引脚图及功能表 74LS48 芯片是一种常用的七段数码管译码器驱动器,常用在各种数字电路和单片机系统的显示系统中,下面我就给大家介绍一下这个元件的一些参数与应用技术等资料6. 校时电路数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。校正信号可直接取自信号发生器产生的信号;输出端则与分或时个位计时输入端相连。当开关打到一端时,正常输入信号可以顺利通过,故校时电路处于正常计时状态;当开关打到一端时,信号产生校

7、时电路处于校时状态。7. 整点报时电路的设计 电路应在整点前 10 秒钟内开始整点报时,即是当时间在 59 分 50 秒到 59 分 59秒期间时,报时电路报时控制信号。当时间在 59 分 50 秒到 59 分 59 秒期间时,分十位、分个位和秒十位均保持不变,分别为 5、9 和 5,因此可将分计数器十位的 Q和 Q 、个位的 Q和 Q秒计数器十位的 Q和 Q相与,最后在与秒的个位相与,并且可以利用原本的进位信号. 从而产生报时控制信号。数字钟要求在差 10s 为整点时开始产生每隔 1s 鸣叫一次的响声,共鸣五次,每次持续时间为 1s。8. 最终仿真图设计体会 (1) 设计是一个循序渐进的过程

8、。电路的设计中,自己深切体会到了“欲速则不达”之理。起初,自己并未统筹全局,却因部分基本模块设计的较快而洋洋自得,却忽视了综合的优化完善。一次,计时电路在编译无误后却无法显示正确的波形,认为自己逻辑无误的我顿时产生了疑惑,在仔细观察后,我发现了逻辑欠缺,在秒计时电路与分计时电路的连接处仅仅注意到了本部分的使能,而忽略了衔接。找出了错误,我静下心来,先设计每一个功能模块,用软件仿真,调试每个功能模块,以实现各种功能模块的具体功能,再将各种功能模块连接起来,调试总的系统,完成总体功能的实现。 (2) 电路的搭建中,我亦是意识到不能急于求成。当有了设计雏形,搭建电路便也简单,但由于自己对软件使用的不

9、太上手,稍不留神,便错接了导线、重叠了节点,在编译时出现错误,自己构图的凌乱使得发现不妥难时不得重新来过,这极大延缓了实验的进度。 (3) 在接下来的硬件仿真时,遗憾的是由于实验板导线数量有限,我只是与同学一起合作完成了硬件连线,且硬件仿真时间不够充裕,但是可喜的是在硬件仿真时既验证了基本计时电路设计的正确性,同时又发现了一些问题,诸如辅助功能校位在实现时影响到了进位,通过反复地修改,电路得以不断完善。参考文献 1、梁宗善, 电子技术基础课程设计 ,华中科技大学出版社,2009.03 2、余孟尝, 数字电子技术基础(简明教程) ,高等教育出版社,2006.01 3、刘舜奎等主编, 电子技术实验教程 ,厦门大学出版社,2008.01. 4、毛哲等主编, 电路计算机设计仿真与测试 ,华中科技大学出版社,2003.04 5、卿太全等主编,常用数字集成电路原理与应用 ,人民邮电大学出版社, 2006.01 6、从宏寿,程卫群,李邵铭Multisim8 仿真与应用实例开发 ,清华大学出版社,2008 7、 阎石数字电子技术基础 ,高等教育出版社, 2008.05数 电 课 程 .ms12

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报