ImageVerifierCode 换一换
格式:DOC , 页数:3 ,大小:58KB ,
资源ID:7781857      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.docduoduo.com/d-7781857.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(实验三 触发器.doc)为本站会员(hwpkd79526)主动上传,道客多多仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知道客多多(发送邮件至docduoduo@163.com或直接QQ联系客服),我们立即给予删除!

实验三 触发器.doc

1、数字逻辑 实验内容实验三 触发器 一、实验目的1掌握基本 RS、D、JK 触发器逻辑功能及其测试方法。2掌握使用 Verilog HDL 设计触发器的方法。3熟悉不同触发器间相互转换的方法。4学会正确使用集成触发器。二、实验仪器及设备1PC 机 1 台(1G 以上内存)2Quartus II 8.1三、实验准备及预习1.复习有关触发器的工作原理。 2.列出各触发器功能测试表格。 3.对所用的集成触发器查出外引线排列图,了解集成块各管脚作用。4.复习不同触发器之间相互转换的方法。5.JK 触发器和 D 触发器在实现正常逻辑功能时 R、S 应处于什么状态? 6.复习 Quartus II 的开发、

2、仿真流程。四、实验内容1测试 74LS74(双上升沿触发 D 触发器)逻辑功能,填写真值表,写出特征方程表 3-2 D 触发器功能测试表PRNCLCLK D nQ 1n逻辑功能0 1 1 0 01 1(0 1) 0 101 1(0 1) 1 12测试 74LS112(双下降沿触发 JK 触发器)逻辑功能,填写真值表,写出特征方程表 3-3 JK 触发器功能测试表PRNCLCLK J K nQ 1n逻辑功能0 1 1 0 01 1(1 0) 0 0 101 1(1 0) 0 1 101 1(1 0) 1 0 101 1(1 0) 1 1 13. 使用 Verilog HDL 设计带异步复位置位端的下降沿触发 T 触发器,要求。(1)在 Quartus II 8.1 环境中完成设计代码的输入、编译。(2)在 Quartus II 8.1 环境中建立仿真波形文件,进行电路仿真,并记录仿真结果。4触发器功能转换在 Quartus II 软件中,采用原理图方式,分别将上述的 JK 触发器和 D 触发器转换成 T 触发器。要求:列出表达式,画出实验电路图,建立仿真波形文件,进行电路仿真,并记录仿真结果。五、实验报告要求:(1)填写真值表,写出特征方程,并分析触发器各引脚的逻辑功能;(2)打印设计代码,仿真报告,并对仿真结果进行分析。(3)总结各类触发器的特点。

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报