1、1数字电子技术实验及课程设计触发器功能的测试与应用实验报告内容包含:实验目的、实验仪器、实验原理,实验内容、实验步骤、实验数据整理与归纳(数据、图表、计算等) 、实验结果分析、实验思考题、实验心得。【实验目的】(1)掌握基本 RS、JK、D、T 和 触发器的逻辑功能。(2)熟练掌握不同结构触发器的工作原理及其触发方式,正确理解触发器的脉冲工作特性。(3)熟练各种不同功能的触发器之间相互转换的方法。【实验仪器】1.74LS112 双 JK 触发器 2 片2.74LS74 双 D 触发器 2 片3.其他小规模逻辑门 若干4.数字万用表 1 台【实验原理】触发器是构成时序逻辑电路的基本逻辑部件。它有
2、两个稳定状态:0 状态和 1 状态;在不同的输入情况下,它可以被置成 0 状态或 1 状态;当输入信号消失后,所置成的状态能够保持不变。所以触发器可以记忆 1 位二值信号。根据结构形式不同,又可分为基本 RS 触发器、同步触发器。主从触发器和边沿触发器。根据逻辑功能的不同,触发器可以分为 RS 触发器、D 触发器、JK 触发器、T 触发器和 触发器。1. 基本 RS 触发器图 2-46 位由两个与非门构成的基本 RS 触发器和或非门构成的基本 RS 触发器,2称为低有效触发器,或非门构成的 RS 触发器称为高有效 RS 触发器。基本 RS触发器具有置“1” 、置“0” 、和保持三种功能。通常称
3、 S 端为置“1”端,S端为有效电平时触发器被置“1” ;R 端称为置“0”端,R 端为有效电平时触发器被置“0” ,当 R、S 为无效状态时,触发器状态保持;当 R、S 同时为有效状态时,触发器状态不定,应避免此种情况发生,基本 RS 触发器逻辑图见图 2-46,功能见表 2-43。图 2-46 低有效 RS 触发器与高有效 RS 触发器逻辑图图 2-43 低有效 RS 触发器与高有效 RS 触发器功能表2. 主从 JK 触发器在输入信号为双端的情况下,JK 触发器是功能完善、使用灵活和通用性较强的一种触发器。主从触发器是由主触发器和从触发器构成的。对于下降沿的 JK 触发器,当 CP 为高
4、电平时,主从触发器的状态随输入的变化而变化,从触发器的状态不变。当CP 由高电平变为低电平时,从触发器的状态根据主触发器的状态变化。当 CP 为低电平的时候,主触发器的状态不变,因此从触发器的状态也不能发生变化,于是实现边沿触发。74LS112 是一款双 JK 触发器,下降边沿触发的主从触发器。引脚功能及逻辑符3号如图 2-49 所示。图 2-49 74LS112 双 JK 触发器引脚排列及逻辑符号【实验内容】(1) 按图 2-46 连线,测试低电平有效基本触发器的功能,完成表 2-47。表 2-47 低有效 RS 触发器(2) 测试双 JK 触发器 74LS112 逻辑功能,完成表 2-49。表 2-494【实验数据整理与归纳】按步骤完成实验,并将数据填入表格。【思考题】(1) 分析基本 RS 触发器如何实现记忆的功能?