分享
分享赚钱 收藏 举报 版权申诉 / 31

类型9.1 存储单元(1.5学时).ppt

  • 上传人:fmgc7290
  • 文档编号:9391459
  • 上传时间:2019-08-05
  • 格式:PPT
  • 页数:31
  • 大小:1.91MB
  • 配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    9.1 存储单元(1.5学时).ppt
    资源描述:

    1、1,存储单元,2,什么是SoC,逻辑单元,Analog,静态RAM,CPU 内核,PAD,3,Memory wall,4,核心是解决容量、速度、价格间的矛盾,建立起多层存储结构。 一个金字塔结构的多层存储体系 充分体现出容量和速度关系Cache主存层次 :解决CPU与主存的速度上的差距 ; 主存辅存层次 :解决存储的大容量要求和低成本之间的矛盾 。,多层存储结构概念,5,SoC中存储系统层次性结构,芯片级,板级,嵌入式处理器核(寄存器),紧密耦合存储器TCM,片上SRAM,片外SDRAM、SRAM,FLASH及其他非易失存储器,Cache,缓冲器,每bit价格降低 容量增大 存取时间增大 访问

    2、频度降低 存取能耗增大,6,主存储器的主要技术指标,存储容量存储器可以容纳的二进制信息量称为存储容量(寻址空间,由CPU的地址线决定)实际存储容量:在计算机系统中具体配置了多少内存。 存取速度:存取时间是指从启动一次存储器操作到完成该操作所经历的时间,又称为读写周期。 可靠性:可靠性是用平均故障间隔时间来衡量(MTBF, Mean Time Between Failures) 功耗:通常是指每个存储元消耗功率的大小,7,存储结构,8,存储器基本结构:译码器,Word 0,Word 1,Word 2,Word,N-2,Word,N-1,Storage,cell,M,bits,M,bits,N,w

    3、ords,S,0,S,1,S,2,S,N -2,A,0,A,1,A,K -1,K =,log,2,N,S,N -1,Word 0,Word 1,Word 2,Word,N-2,Word,N-1,Storage,cell,S,0,Input-Output,(,M,bits),直接实现的 N x M存储器结构 Too many select signals: N words = N select signals,Input-Output,(,M,bits),Decoder,9,存储器结构:阵列,阵列结构的存储器组织,10,存储器结构:层次化,层次化的存储结构。块选择器使每次只有一个存储块工作。,1

    4、1,随机存取存储器RAMa. 静态RAM 同步SRAM 在统一时钟的控制下同步操作,一般支持突发操作 FIFO 先进先出 Multi-SRAM 具有多数据端口 非挥发 SRAM(NV SRAM) 静态加后备电源 类SRAM 用动态RAM,内部加刷新电路b. 动态RAM SDRAM DDR II SDRAM DDRIII SDRAM 只读存储器ROMa. 掩膜式ROM b. 可编程的PROM c. 可用紫外线擦除、可编程的EPROM d. 可用电擦除、可编程的E2PROM等 e. 在线编程擦除的FLASH,半导体存储器的分类,12,按构成存储器的器件和存储介质分类半导体存储器磁盘和磁带等磁表面存

    5、储器光电存储器 按存取方式分类随机存储器RAM (Random Access Memory)只读存储器ROM(Read-Only Memory)串行访问存储器(Serial Access Storage) 按在计算机中的作用分类主存储器(内存)辅助存储器(外存)高速缓冲存储器,存储器的分类,13,RAM,SRAM 面积大 速度快DRAM 需要隔一定的周期进行刷新 面积小(13个晶体管) 速度慢 SDRAM Synchronous Dynamic Random Access Memory(同步动态随机存储器) 数据的读写需要时钟来同步 DDR SDRAM Double Data Rate Syn

    6、chronous Dynamic Random Access Memory(双数据率同步动态随机存储器) 允许在时钟脉冲的上升沿和下降沿传输数据,这样不需要提高时钟的频率就能加倍提高SDRAM的速度,14,FLASH,NOR FLASH 容量小 价格贵 可以按位读写 NAND FLASH 容量大 价格便宜 不能按位读写,需要按block进行读写,15,NOR FLASH,NOR技术(亦称为Linear技术)闪速存储器是最早出现的Flash Memory,目前仍是多数供应商支持的技术架构。它源于传统的EPROM器件 在擦除和编程操作较少而直接执行代码的场合,尤其是纯代码存储的应用中广泛使用,如P

    7、C的BIOS固件、移动电话、硬盘驱动器的控制存储器等。 NOR技术Flash Memory具有以下特点: (程序和数据可存放在同一芯片上,拥有独立的数据总线和地址总线,能快速随机读取,允许系统直接从Flash中读取代码执行,而无需先将代码下载至RAM中再执行; 可以单字节或单字编程,但不能单字节擦除,必须以块为单位或对整片执行擦除操作,在对存储器进行重新编程之前需要对块或整片进行预编程和擦除操作。 由于NOR技术Flash Memory的擦除和编程速度较慢,而块尺寸又较大,因此擦除和编程操作所花费的时间很长,在纯数据存储和文件存储的应用中,NOR技术显得力不从心。,16,NAND FLASH技

    8、术,NAND技术 Flash Memory具有以下特点: 以页为单位进行读和编程操作,1页为256或512B(字节);以块为单位进行擦除操作,1块为4K、8K或16KB。具有快编程和快擦除的功能,其块擦除时间是2ms;而NOR技术的块擦除时间达到几百ms。 数据、地址采用同一总线,实现串行读取。随机读取速度慢且不能按字节随机编程。 芯片尺寸小,引脚少,是位成本(bit cost)最低的固态存储器,将很快突破每兆字节1美元的价格限制。 芯片包含有失效块,其数目最大可达到335块(取决于存储器密度)。失效块不会影响有效块的性能,但设计者需要将失效块在地址映射表中屏蔽起来。 Samsung公司在19

    9、99年底开发出世界上第一颗1Gb NAND技术闪速存储器 基于NAND的存储器可以取代硬盘或其他块设备。,17,NOR 与 NAND FLASH的比较,18,SRAM和DRAM,19,6管SRAM,WL,BL,V,DD,M,5,M,6,M,4,M,1,M,2,M,3,BL,Q,P485,20,6管SRAM的版图,21,6管SRAM掩膜,22,8x8SRAM阵列,23,3管DRAM,WWL,BL,1,M,1,X,M,3,M,2,C,S,BL,2,RWL,V,DD,V,DD,-V,T,V,V,DD,-V,T,BL,2,BL,1,X,RWL,WWL,24,单管DRAM,Write: Cs is ch

    10、arged or discharged by asserting WL and BL.,Read: Charge redistribution takes places between bit line and storage capacitance,Voltage swing is small; typically around 250 mV.,25,ROM,WL,BL,WL,BL,1,WL,BL,WL,BL,WL,BL,0,VDD,WL,BL,GND,二极管ROM,MOS ROM 1,MOS ROM 2,26,读写时序,读出时间:从存储器中读出数据所需要的时间,等于从提出读请求到数据在输出

    11、端上有效之间的延时。 写入时间:从提出写请求到最终把输入数据写入存储器之间所经过的时间。 读/写周期时间:在前后两次读或写操作之间所要求的最小时间间隔。这一时间通常大于存取时间。,27,时序控制,DRAM Timing,地址变化启动存储器操作,28,SRAM接口时序(SRAM,FLASH),29,SDRAM 存储器接口,SDRAM是随机存储器中价格最低的一种,在大多数计算机系统中用做主存储器; 数据以电荷形式储存在电容上,并会在几ms内泄漏掉。为了长期保存,SDRAM必须定期刷新; 但动态RAM比静态RAM集成度高、功耗低,从而成本也低,适于作大容量存储器; 工作时序比较复杂 A0A10:地址

    12、输入引脚,当ACTIVE命令和READ/WRITE命令时,来决定使用某个bank内的某个基本存储单元。 CLK:时钟信号输入引脚 CKE:Clock Enable,高电平时有效。当这个引脚处于低电平期间,提供给所有bank预充电和刷新的操作 /CS:芯片选择(Chip Select,这个引脚就是用于选择进行存取操作的芯片 /RAS:行地址选择(Row Address Select) /CAS:列地址选择(Column Address Select) /WE:写入信号(Write Enable) DQ0DQ15:数据输入输出接口 BA:Bank地址输入信号引脚,BA信号决定了由激活哪一个bank、进行读写或者预充电操作;BA也用于定义Mode寄存器中的相关数据。,30,基于SEP3203的 存储系统设计,31,Flash存储器接口设计,Flash设计实例 Nor Flash Nand Flash,

    展开阅读全文
    提示  道客多多所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:9.1 存储单元(1.5学时).ppt
    链接地址:https://www.docduoduo.com/p-9391459.html
    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    道客多多用户QQ群:832276834  微博官方号:道客多多官方   知乎号:道客多多

    Copyright© 2025 道客多多 docduoduo.com 网站版权所有世界地图

    经营许可证编号:粤ICP备2021046453号    营业执照商标

    1.png 2.png 3.png 4.png 5.png 6.png 7.png 8.png 9.png 10.png



    收起
    展开