收藏 分享(赏)

数电课程设计报告-数字电子钟 东北大学.doc

上传人:精品资料 文档编号:9172065 上传时间:2019-07-26 格式:DOC 页数:20 大小:1.71MB
下载 相关 举报
数电课程设计报告-数字电子钟 东北大学.doc_第1页
第1页 / 共20页
数电课程设计报告-数字电子钟 东北大学.doc_第2页
第2页 / 共20页
数电课程设计报告-数字电子钟 东北大学.doc_第3页
第3页 / 共20页
数电课程设计报告-数字电子钟 东北大学.doc_第4页
第4页 / 共20页
数电课程设计报告-数字电子钟 东北大学.doc_第5页
第5页 / 共20页
点击查看更多>>
资源描述

1、课 程 设 计 报 告设计题目:数字电子钟设计与实现班 级:学 号:姓 名:指导教师: 设计时间: 摘 要数字时钟已成为人们日常生活中必不可少的必需品,广泛于个人家庭以及办公室等公共场所,给人们的生活、学习、工作、娱乐带来了极大的方便。由于数字集成电路技术的发展采用了先进的三石英技术,使数字时钟具有走时准确、性能稳定、携带方便等优点,它还用于计时、自动报时及自动控制等各个领域。尽管目前市场上已有现成的数字时钟电路芯片出售,价格便宜、使用也方便,但鉴于数字时钟电路的基本组成包含了数字电路的组成部分,因此进行数定时钟的设计是必要的。在这里我们将已学过的比较零散的数字电路的知识有机的、系统的联系起来

2、用于实际,来增养我们的综合分析和设计电路的能力。本次设计以数字时钟为主 ,实现对时、分、秒数字显示的计数器计时装置,周期为 24 小时,显示满为 23 时 59 分 59 秒并具有校时功能的数电子时钟。电路主要采用中规模的集成电路,本电路主要脉冲产生模块、校时模块、两个六十进制模块(分、秒) 、一个二十四进制模块(时)和一个报时逻辑电路组成。时、分、秒再通过 BCD-7 段译码显示屏显示出来。关键词:计数器译码器校时目 录1 概述 22 课程设计任务及要求 2.1 设计任务 42.2 设计要求 43 理论设计 3.1 方案论证 43.2 系统设计 53.2.1 结构框图及说明 53.2.2 系

3、统原理图及工作原理 63.3 单元电路设计3.3.1 秒脉冲电路设计 73.3.2 时、分、秒计数器电路 83.3.3 校时电路 103.3.4 译码显示电路 113.3.5 定时电路设计 134.软件仿真4.1 仿真电路图 154.2 仿真过程 154.2 仿真结果 165.结论 186.使用仪器设备清单 197.参考文献。 198.收获、体会和建议。 202.课程设计及要求2.1 设计任务数字电子时钟是一种用数字电路技术实现“时” 、 “分” 、 “秒”计时的装置。其中,时间以 24 小时为一个周期;显示时、分、秒;具有校时功能,可以分别对时、分进行单独校时,使其校正到标准时间;时钟具有闹

4、钟功能;具有开机清零功能;设计所需的脉冲电路。2.1 设计要求独立完成系统的原理设计。说明系统实现的功能,应达到技术指标,进行方案论证,确定设计方案。画出电路图,说明各部分电路的工作原理,初步选定所使用的各种器件的主要参数及型号,列出元器件明细表。系统中包含的中小规模集成电路的种类至少在六种以上。根据理论设计用 multisim 7 在计算机上进行仿真。验证所设计方案的正确性。3.理论设计3.1 方案论证数字时钟是一个将“时” 、 “分” 、 “秒”显示于人的视觉器官的计时装置。电路由秒信号发生器、 “时、分、秒”计数器、译码器、显示电路、校准电路、定时电路等组成。秒、分、时分别为 60、60

5、 和 24 进制计数器。分、秒均为 60进制,显示 0059,个位为十进制,十位为六进制;时为 24 进制,对于 24 进制来说个位为十进制,十位为三进制。用 74LS161 和 74LS160 均可实现六十进制和二十四进制计数器,再通过 LED 六段显示器将具体信号显示出来。整点报时电路是根据计时系统的输出状态产生一个脉冲信号,然后去触发触发器实现报时。校时电路是通过改变时计数器和分计数器的输入脉冲来实现校时功能。3.2 系统设计3.2.1 结构框图及说明原理框图如图 1 所示图 1 该系统的工作原理是:由石英晶体多谐振荡器和分频器产生 1HZ 标准秒脉冲。 “秒电路 ”、 “分电路”均为

6、0059 的六十进制计数、译码、显示电路; “时电路 ”为 0023 的二十四进制计数、译码、显示电路。校时电路分别控制对时和分的校正。3.2.2 系统原理图及工作原理系统具体电路连接情况如图 2U174LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10LOAD9CLR1CLK2U274LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10LOAD9CLR1CLK2VC9U4B74LS0D6U574LS48NA7B1C2D6OA13 OD10OE9OF15OC1OB12 OG14LT3RBI5BI/RBO48U6ABCDEFG

7、CK9101213415U774LS48NA7B1C2D6OA13 OD10OE9OF15OC1OB12 OG14LT3RBI5BI/RBO4178U8ABCDEFGCK2012324526VC7 U3B74LS08D1U974LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10LOAD9CLR1CLK2U1074LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10LOAD9CLR1CLK2VC9U1B74LS0DU1274LS48NA7B1C2D6OA13 OD10OE9OF15OC1OB12 OG14LT3RBI5BI/R

8、BO4U13ABCDEFGCKU1474LS48NA7B1C2D6OA13 OD10OE9OF15OC1OB12 OG14LT3RBI5BI/RBO4U15ABCDEFGCKU16B74LS08DVC6216059857628 0 U17A74LS21N4516U1874LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10LOAD9CLR1CLK2U1974LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10LOAD9CLR1CLK2VC9VU21B74LS03N30U274LS48NA7B1C2D6OA13 OD10OE9O

9、F15OC1OB12 OG14LT3RBI5BI/RBO4 U2374LS48NA7B1C2D6OA13 OD10OE9OF15OC1OB12 OG14LT3RBI5BI/RBO4U24ABCDEFGCK U25ABCDEFGCK4014234546 478495015276GNDVCU20B74LS08D7 U26A74LS21D3165676897087J1Key = Space3 J2Key = Space732 780U277485NA213B214A112B11OAGTB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4 U287485NA213B2

10、14A112B11OAGTB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4VC9VLED1R11038182LED283VC7908U29OR23984850U30LM55CNGND1DIS7 OUT3RST4VC8THR6CON5TRI2R210R310C110nFC21nFVC9VVC719190092I1BIPOLAR_CURENT29 0 I2BIPOLAR_CURENT07GNDU317485NA213B214A112B11OAGTB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4U327485NA213B21

11、4A112B11OAGTB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4U37485NA213B214A112B11OAGTB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4U347485NA213B214A112B11OAGTB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4VC9V74636475537254537803834235686993945969789VC0U35BUZER20 Hz U36B74LS04DR410R510C310nFC410nFU37LM55CNGND1

12、DIS7 OUT3RST4VC8THR6CON5TRI2VC9V101102 10301019VC图 23.3 单元电路设计3.3.1 秒脉冲电路设计U30LM555CNGND1DIS7OUT 3RST4VCC8THR6CON5TRI2R2100R3100C1100nF C21nFVCC9VVCC7191900VCC9V图 3 由 555 构成的多谐振荡器电路图如图 3 所示,由 555 定时器、电容和电阻组成震荡电路,产生秒脉冲信号。它是数字电子钟的核心部分,它的精度和稳定度决定于数字中的质量。通常晶体振荡器发出的脉冲经过整形、分频获得 1Hz 的秒脉冲。555 定时器与 RC 组成的系统接

13、通电源后,电容 C1 被充电,vc 上升,当 vc上升到大于 2/3VCC 时,触发器被复位,放电管 T 导通,此时 v0 为低电平,电容 C1 通过 R2 和 T 放电,使 vc 下降。当 vc 下降到小于 1/3VCC 时,触发器被复位,v0 翻转为高电平。电容器 C1 放电结束,所需时间为:T1=0.7R2C当 C1 放电结束时,T 截止,VCC 将通过 R1、R2 向电容器 C1 充电,vc 由 1/3VCC上升到 2/3VCC 所需的时间为:T2=0.7(R1+R2)C当 vc 上升到 2/3VCC 时,触发器又被复位发生翻转,如此周而复始,在输出端就得到一个周期性的方波,其频率为:

14、1.43/(R1+2R2)C本设计中频率可通过以上公式计算出来,f=1Hz3.3.2 时、分、秒计数器电路一般采用 10 进制计数器来实现时间计数单元计数功能,要实现这一要求,可选用的中规模集成计数器较多,这里我们选择使用 74LS160。图 4 74LS160 引脚图如果采用反馈清零方式时在计数一遍后进入重新计数时时间间隔不是一个时间脉冲而是两个,会造成计数不准,例如十进制从 00000001001010011010(此状态虽不会显示但已经出来)0000。 故现在采用反馈置数法实现,以十进制为例 0000000100101001 0000(不会出现 1010 状态,故很准) 其接法电路如图

15、5 图 6。秒信号经秒计数器、分计数器、时计数器之后。分别得到显示电路,以便实现用数字显示时、分、秒的要求。 “秒”和“分”计数器应为六十进制,而“时”计数器应为二十四进制。图 5 两块 74LS160 构成的六十进制计数器采用置数法 74LS160 的 3、4、5、6 引脚接地,低位的 7、10、1 引脚和高位 1 引脚接高电平,高位 7、10 引脚接低位 15 引脚。其 1411 引脚接显示译码器的 7、1、2、6 引脚。图 6 两块 74LS160 构成的二十四进制计数器(1) 六十进制计数器。它由两块中规模集成十进制计数器 74LS160,一块组成十进制,另一块组成六进制。采用置数法时

16、,当高位出现 0101 状态,低位为1001 状态,即计到 59(第 60 个脉冲) ,如图 5 所示六十进制计数器。(2) 二十四进制计数器。它由两块中规模集成十进制计数器 74LS160 构成。当高位出现 0010 状态,低位为 0011 状态,即计到第 24 个来自“分”计数器的进位信号时,产生反馈置数信号,如图 6 所示为二十四进制计数器。3.3.3 校时电路在刚接通电源或者时钟走时出现误差时,则需要进行时间的校准。因此,应截断时分的直接计数通路,并采用正常计数信号与校时信号可以切换的电路接入其中。故我们设计了对时、分、秒各自校时的电路。设计原理是:将74ls160 的两个使能端接在一

17、起后接到单刀双掷开关的公共端,再将进位端和高电平分别接到另外两端。当开关按下时接入高电平,反之便会接到进位端。图 7 校时部分电路原理图通过一个单刀双掷开关控制接入“时”计数电路的脉冲信号。若要校时,将校时脉冲信号引入“时”计数器,让其快速计数,在时计数器显示到需要的数字后再切掉校时信号,引入正常脉冲信号,完成校时功能。校分的原理和校时一样。校时电路的连接情况如图 8 所示图 8 校时电路连接3.3.4 译码显示电路选用器件时应当注意译码器和显示器件相互配合。一是驱动功率要足够大,二是逻辑电平要匹配秒计数器、分计数器、和时计数器的计数分别输送给各自的显示译码器 74LS48,在数送给各自的数码

18、管,显示出时、分、秒的计时。电路如图 9 所示为计数、译码显示电路。图 9 译码显示电路图 10 74LS48 引脚图这里采用 74LS48 作为显示译码器,A0A3 接 74LS160 的 QAQD 端 3、 4、 5 引脚都接高电平,915 端接七段数码管。七段数码管引脚图如下图11(共阴极)图 11 七段数码管引脚图译码显示电路在仿真中的连接情况如图 12图 123.3.5 定时电路设计每当数字时钟计时与所设定的时间相同时开始发出 5s 的响声,响声是从第1s 开始到第 6s,响声的频率一样,即所发出的声音是一样的没有变化。定时电路即逻辑见下图 13。图 13 定时响 5s 真值表由卡诺

19、图可以计算出定时响 5s 的逻辑,其逻辑电路连接见下图 14U35BUZZER200 Hz R4100R5100C3100nFC4100nFU37LM555CNGND1DIS7OUT 3RST4VCC8THR6CON5TRI21011030100VCC图 14 响 5s 逻辑电路连接4.软件仿真4.1 仿真电路图U174LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10LOAD9CLR1CLK2U274LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10LOAD9CLR1CLK2VC9U4B74LS0D6U574LS48NA

20、7B1C2D6OA13 OD10OE9OF15OC1OB12 OG14LT3RBI5BI/RBO48U6ABCDEFGCK9101213415U774LS48NA7B1C2D6OA13 OD10OE9OF15OC1OB12 OG14LT3RBI5BI/RBO4178U8ABCDEFGCK2012324526VC7 U3B74LS08D1U974LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10LOAD9CLR1CLK2U1074LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10LOAD9CLR1CLK2VC9U1B74LS

21、0DU1274LS48NA7B1C2D6OA13 OD10OE9OF15OC1OB12 OG14LT3RBI5BI/RBO4U13ABCDEFGCKU1474LS48NA7B1C2D6OA13 OD10OE9OF15OC1OB12 OG14LT3RBI5BI/RBO4U15ABCDEFGCKU16B74LS08DVC6216059857628 0 U17A74LS21N4516U1874LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10LOAD9CLR1CLK2U1974LS160NQA14QB13QC12QD1RCO15A3B4C5D6ENP7ENT10L

22、OAD9CLR1CLK2VC9VU21B74LS03N30U274LS48NA7B1C2D6OA13 OD10OE9OF15OC1OB12 OG14LT3RBI5BI/RBO4 U2374LS48NA7B1C2D6OA13 OD10OE9OF15OC1OB12 OG14LT3RBI5BI/RBO4U24ABCDEFGCK U25ABCDEFGCK4014234546 478495015276GNDVCU20B74LS08D7 U26A74LS21D3165676897087J1Key = Space3 J2Key = Space732 780U277485NA213B214A112B11OAG

23、TB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4 U287485NA213B214A112B11OAGTB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4VC9VLED1R11038182LED283VC7908U29OR23984850U30LM55CNGND1DIS7 OUT3RST4VC8THR6CON5TRI2R210R310C110nFC21nFVC9VVC719190092I1BIPOLAR_CURENT29 0 I2BIPOLAR_CURENT07GNDU317485NA213B214A112B11OAG

24、TB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4U327485NA213B214A112B11OAGTB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4U37485NA213B214A112B11OAGTB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4U347485NA213B214A112B11OAGTB5A010B09A315B31OAEQB6OALTB7AEQB3ALTB2AGTB4VC9V74636475537254537803834235686993945969789VC

25、0U35BUZER20 Hz U36B74LS04DR410R510C310nFC410nFU37LM55CNGND1DIS7 OUT3RST4VC8THR6CON5TRI2VC9V101102 10301019VC4.2 仿真过程按下仿真开始开关,观测时钟是否正常计时。键盘上的 A 和 B 分别控制着校时和校分,按下 A 开始校时,再次按下,校时停止;按下 B 开始校分,再次按下,校分停止。让钟表计时到整点,观测整点指示灯是否点亮。4.3 仿真结果按下仿真开关后,数字钟可以正常计时,从左至右依次是“时”十位,“时”个位, “分”十位, “分”个位, “秒”十位, “秒”个位。按下校时开关和校

26、分开关后,可以正常校时和校分。时钟计时到 23 点 59 分 59 秒后, 会全部清零,重新开始新的一天。5.结论通过这次对数字钟的设计与制作,对电子技术有了一些初步了解,但那都是一些理论的东西。通过这次数字电子钟的课程设计,我们才把学到的知识与实践相结合。从而对我们学的知识有了更进一步的理解,使我们进一步加深了对所学知识的记忆。在此次的数字钟设计过程中,我更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。也锻炼了自己独立思考问题的能力和通过查看相关资料来解决问题的习惯。虽然这只是一次简单的课程设计,但通过这次课程设计我们了解了课程设计的一般步骤,和设计中应注意的问题,同时

27、我们也掌握了做设计的基本流程,为我们以后进行更复杂的设计奠定了坚实的基础。6.使用仪器设备清单1.555 定时器2.74LS1603.74LS1614.6 段译码显示器5.脉冲发生器6.74LS487.74LS208.74LS049.74LS0810.单刀双掷开关7.参考文献1. 马学文,李景宏.电子技术实验教程. 北京:科学出版社.20132. 李景宏,王永军编著.数字逻辑与数字系统. 北京:电子工业出版社,20123. 高吉祥,易凡编著.电子技术基础实验与课程设计. 北京:电子工业出版社,20024. 王义军.数字电子技术基础. 北京:中国电力出版社,20075. 黄培根,任清褒 . Mu

28、ltisim7&电路分析基础实验. 浙江:浙江大学出版社,20026. 贾更新.电子技术基础实验,设计与仿真.郑州:郑州大学出版社,20067. 赵淑范.电子技术实验与课程设计.北京:清华大学出版社,20068.收获、体会和建议十多天的数字电子课程设计马上就要画上圆满的句号,在这期间的收获很多,高兴过沮丧过,当电路终于能够符合设计指标和要求的时候,心情无比的舒畅。但是 mutisim 本身的一个缺陷使得无法在仿真的时候使用晶振加上 4060产生 1 赫兹的方波,但是在现实的情况下,这样是完全能够产生的。所以在做仿真的时候就用了 555 多谐振荡电路来代替,以检验其他功能模块是否符合设计的要求。

29、在这次课设期间是我更加熟练的掌握了仿真软件 multisim 的一些用法,原来没有发现的功能在这次做课设的时候学会了,我想这是一大收获。另外这次课设也让我更加了解一些元器件的功能如 74ls160,74ls40 以及一些门电路逻辑功能的算法。设计本身并不是有很重要的意义,而是同学们对待问题时的态度和处理事情的能力。至于设计的成绩无须看的太过于重要,而是设计的过程,设计的思想和设计电路中的每一个环节,电路中各个部分的功能是如何实现的。各个芯片能够完成什么样的功能,使用芯片时应该注意那些要点。同一个电路可以用那些芯片实现,各个芯片实现同一个功能的区别。另外,我们设计要从市场需求出发,既要有强大的功能,又要在价格方面比同等档次的便宜。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报