1、第 1章 主板维修基础 主板维修基础,主要包括电路基础,主板维修的介绍,清楚明了的告诉大家,主板维修修什么,是怎么维修 的,学习主板维修要做哪些准备等。 主板电路基础部分,介绍了主板上常见的各种常用元件的认识,好坏判断及代换原则,并以主板为主要针对 对象,介绍了电路的概念。深刻的理解电路的基础知识,对于主板的检修具有非常大的帮助,可以使我们在 主板电路检修中做到触类旁通,举一反三。 第 1 节 电路基础 1.1.1 断路 在电路中,A 点到 B 点之间的线路断开了,电流无法流过,就是断路。断路也成为开路。如图 1-1 所示,开 关没有闭合,那么就是断路,断路一般会造成负载没有供电,一般不会造成
2、严重故障。什么叫做负载呢? 在图 1-1 中,小灯泡就是负载,电池就是电源。在主板上,电源就是我们常说的 AT X 电源输出的各个供电, 南桥、北桥、IO 芯片、CPU等需要供电的设备统称为负载。 图 1-1 断路示意图 1.1.2 短路 在电路中,电流没有从它该流过的地方流过,抄近路流过,就是短路。如图 1-2 所示,正常情况下,电流应 该流过小灯泡,使小灯泡发光,如果我们把 A和 B 之间用一条导线相连,电路就会从这条导线直接流过,从 电池正极流向负极,此时就是短路。 举一个很浅显的例子来说,A和 B是邻居,A到 B 家去的时候,需要经过 A的家门,和 B 的 家门,才能到 B 家中,突然
3、有一天,两家的院墙倒掉了,那么 A到 B 家里去,就不经过正常的路线,而是直接去院墙上跨 过去了。这种就是明显一种不正常的状态,在电路中,就是短路。 在实际的电路损坏中,短路有轻有重,即有轻微断路和严重短路之分,图 1-2 中的短路就是严重断路,一般 来说严重短路会造成故障的扩大,也是实际维修中需要特别注意的一种故障。 图 1-2 短路示意图 短路故障中,一般会伴随严重的负载发热,甚至温度高到冒烟,也有一种情况,在电路中哦我们习惯称为“后 级短路烧前级” ,什么意思呢?举例来说:在主板的南桥芯片的供电电路中,常见的有一种稳压器,它的作用 WWW.CHINAFIX.COM.CN是给南桥产生一个
4、3.3V电压的,有些主板南桥短路损坏后,南桥本身会剧烈发烫,但也有一些,南桥短路损 坏了,南桥本身不发热,但是这个稳压器却奇烫,这个是因为南桥短路后,使流过稳压器的电流达到极大值, 温度剧烈升高,最后直到烧坏。这就是“后级短路烧前级” ,就是后级负载短路后会烧坏前级为负载供电的元 件。此 3.3V产生电路将在后面的上电部分有详细的讲解。 1.1.3 直流 直流电:是指大小和方向都不随时间而变化的电流。在日常生活中,由“电池“提供的电流,就是直流电。电 池有极性,分正极与负极。许多用电器,如收音机,扬声器等许多不含电感元件的电器都用直流电驱动。分 正、负极,无法利用变压器改变电压,用在低电压电器
5、里。用乾电池的电器都属此类。 主板上使用的都是直流电,是由 AT X 电源盒产生的。 1.1.4 交流 交流电:交流电是指大小和方向都随时间做周期性变化的电流,通常的交流是按正弦规律或余弦规律变化的, 电流先由零变到最大,再由最大变到零。然后反方向由零变到最大,再由最大变为零,完成一个周期,以后 是下一个周期,如此反复变化。交流电有很有优点,除可用于一些特殊的用电器,如电动机等外,它对于电 的传输,特别是远距离传输有着特别的意义。 交流电一极是正的时候,另一极就是负,不停地交换改变。家 用大电器,如冰箱、电视、空调等等都使用交流电。 1.1.5 主板上的供电和信号 在主板上,有些地方有 5V
6、电压,我们称之为 5V供电,还有的地方,同样是 5V电压,我们称之为信号,那 么供电和信号的区别在哪里呢? 在这里,我们先来举个例子,大部分人对 AT X 电源比较熟悉,AT X 电源中,有 12V、5V、3.3V 电压输出, 分别对应的线的颜色是黄色、红色、橙色,在 AT X 电源盒的外壳上,针对不同的颜色的线,明显标示出来了 他们的供电电流,但是绿色线,灰色线没有标示电流,并且,我们如果拿数字万用表去测量绿色线的电压, 发现它也是一个 3.3-5V 左右的电压,当然,大部分也知道,这个绿色线是用来给 AT X 电源通电的,我们可 以拿一把镊子,将绿色线和黑色线(黑色线为地线)短接,那么 A
7、T X 电源就通电工作,在黄色、红色、橙色 线上输出对应的电压,在这个的时候,我们去测量绿色线电压,肯定是 0V 电压,如果我们把绿色线和黑色 线断开,AT X 电源就断电了,不输出 12V、5V 等供电,绿色线的电压就又恢复到 3.3-5V 的电压。那通过这 个讲解,我们可以看出,绿色线的特性就是可以根据需要被拉低或者置高的,所以绿色线在就是一个信号。 红色线的输出也是 5V电压,但是如果我们把红色 5V直接和地线短接,后果是很严重的,一般情况下,好的 AT X 电源会有一个保护动作, 关闭输出, 以防止故障扩大, 差的 AT X 电源, 很可能就会把电源也一起烧掉了。 供电和短路的区别就是
8、: 供电是一个可以输出电流的电压,在工作过程中,这个电压不可以被置高或者拉低,如果供电被拉低了,就 是我们前面提到过的短路。在一般情况下,置高也是不允许的。 信号在理论上说,电压信号只考虑电压变化(可能有一定电流伴随,一般不考虑) ,在主板的工作过程中,要 根据需要,随时被拉低或者置高。 如图 1-3,在实际的主板上,供电和信号就可以这样简单的区分。 WWW.CHINAFIX.COM.CN 图 1-3 供电和信号的区别 1.1.6 主板上的信号解释 计算机主板上,除了供电部分,其他部分基本都是使用数字电路进行工作的,那么我们必须要了解数字 电路中的几个重要的概念,就是时钟和复位。 时钟信号,就
9、是为数字电路工作提供一个基准,使各个设备统一步调工作,时钟频率越高,设备的工作 速度就越快,比如 CPU的工作频率,也就是它的时钟,这个频率越快,CPU的处理速度就越快。但是在主板 上,所有设备的工作速度并不会是一致的,这个时候就需要时钟来协调,给速度快的设备,一个快速的时钟, 给速度慢的设备,一个低速的时钟,这样,各设备就可以协调工作。时钟的基本单位是 Hz,简称赫兹。在主 板上都有一个主时钟产生电路,这个电路的作用就是给主板上的所有设备提供时钟,不同的设备,时钟电路 会送出不同的时钟频率,如送出到 CPU的频率是 100MHZ,送给 PCI 设备的频率是 33MHZ,送给 AGP 的是 6
10、6MHZ,像 AGP,PCI,PCI-E,对于主板上的标准设备,它们需要的时钟频率,任何主板上都是按照标准设 定的,我们从维修的角度去考虑,就要知道他们被设计为使用多少的时钟,然后去测量此时钟信号是否正常。 接下来,我们说一下复位信号,首先我们必须了解,复位信号是一个过程,而不是持续保持的状态,什 么叫状态,那么像供电,就是一个持续的状态,必须要持续给某个设备保持一个供电,它才可以正常工作, WWW.CHINAFIX.COM.CN而复位,是一个过程,除了早期的 ISA 设备,现在的主板上的设备,他们的复位过程都是从高电平向低电平 跳变的,如 PCI 的复位是从 3.3V 向 0V 跳变,CPU
11、 的复位从一点几伏向 0V 跳变,我们理论上说是 0V ,在实 际上测量的时候,一般都是 0V多一点,如 0.1V、0.2V,这样也是一个正常的复位跳变。 给了某个设备的复位引脚一个从高到低的电平跳变的过程,也就是给了这个设备一个复位信号,然后设 备就会被初始化,重新开始工作。主板上的设备在主板第一次上电的时候,都需要得到一个复位信号,像北 桥,南桥,IO,CPU,等。一般情况下我们认为,在主板上,CPU是最后一个被复位的,也是第一个开始工 作的。 再说一个比较重要的信号,PG 信号,PG 是”POWRGOOD”的缩写,意思即为“电源好”信号,是用来 描述供电正常的信号,为高电平有效,即,给了
12、某个设备的 PG 引脚,一个高电平,那么就是给了这个设备 发出了 PG 信号,通知此设备需要的供电已经就绪。不同的设备需要不同的供电,有的设备需要多组供电, 那么在主板上,一般比较重要的供电,都会设计有一个 PG 信号。当设备没有收到 PG 信号之前,此设备就不 会工作。所以,我们从简单上去理解,可以把 PG 信号理解为设备的通电开关。即,设备没有得到 PG 信号的 时候,虽然供电已经送到了它的供电引脚上,但是它内部是没有电流的。为了说明此点,我们可以做一个实 验,在早期的 370 主板上,我们向 CPU 送出它的核心供电,然后切断它的 PG 信号引脚的走线,使它的 PG 信号为低电平,也就是
13、说这个 CPU没有收到 PG 信号,然后,在通电后我们去触摸 CPU的 温度,会发现这 个 CPU的温度几乎没有任何的上升,仍然是冰凉的,这里用 370 的 CPU来比喻,是因为这种早期的 CPU的 供电简单,更能说明这个信号的作用。 AT X 电源使用灰色线作为 PG 信号,灰色线被设计为通电后延时几百毫秒变化为高电平。AT X 电源输出 的供电有 12V、5V、3.3V,当电源通电的瞬间,12V、5V、3.3V供电出于一个电压的上升阶段,虽然时间非 常短暂,一般只有几百毫秒,但是这个上升的过程和电压波动的过程肯定是存在的,那么这个时候,主板上 的设备是不能工作的,所以这个上升的阶段,灰色线
14、是低电平,以此通知主板上的各设备,AT X 电源输出未 就绪,此时不可工作,在几百毫秒后,AT X 电源的各项供电输出正常了,然后灰色线变成高电平,就向主板 发出了一个 PG 信号。此 PG 信号,有的连接到 IO 芯片,有的连接到 ASIC(即各种专用芯片) ,但也有的主 板不采用 AT X 电源发出的 PG 信号,而是采用专门的检测电路, 在检测到 AT X 的供电电压, 如红色 5V供电, 达到标准的时候,此电路代替 AT X 电源发出 PG 信号。此部分在后面章节中有讲解。 下面我们列出了主板上的一份非常详细的信号说明,信号描述中,带有“ (I/O) ”的表示输入输出信号, 带有“ (
15、O) ”的表示输出信号。 以下的信号解释,部分搜集于 INTEL 的技术白皮书,如 478 信号的相关说明,在阅读的时候,不求完全 理解信号的作用,但是我们从维修的角度,要尽量的了解信号的大体含义及走向,即此信号走向北桥或者南 桥,或者是 IO 芯片?对于维修来说,具有非常重要的意义。以下内容可做为参考性阅读,作为维修中资料翻 查使用。 一、CPU接口信号说明 1.A31:3# (I/O) Address(地址总线) 这组地址信号定义了 CPU 的最大内存寻址空间为 4GB。在地址周期的第一个子周期中,这些 Pin 传输 的是交易的地址,在地址周期的第二个子周期中,这些 Pin传输的是这个交易
16、的信息类型。 2.A20M# (I) Adress-20 Mask(地址位 20 屏蔽) 此信号由 ICH(南桥)输出至 CPU 的信号。它是让 CPU 在 Real Mode(真实模式)时仿真 8086 只有 1M Byte(1兆字节)地址空间,当超过 1 Mbyte位空间时 A20M为 Low,A20 被驱动为 0 而使地址自动折 返到第一个 1Mbyte 地址空间上。 3.ADS# (I/O) Address Strobe(地址选通) 当这个信号被宣称时说明在地址信号上的数据是有效的。在一个新的交易中,所有 Bus上的信号都在监 控 ADS#是否有效,一但 ADS#有效,它们将会作一些相
17、应的动作,如:奇偶检查、协义检查、地址译码等操 作。 4.ADSTB1:0# (I/O) Address Strobes WWW.CHINAFIX.COM.CN 这两个信号主要用于锁定 A31:3#和 REQ4:0#在它们的上升沿和下降沿。相应的 ADSTB0#负责 REQ4:0#和 A16:3#,ADSTB1#负责 A31:17#。 5.AP1:0# (I/O) Address Parity(地址奇偶校验) 这两个信号主要用对地址总线的数据进行奇偶校验。 6.BCLK1:0 (I) Bus Clock(总线时钟) 这两个 Clock 主要用于供应在 Host Bus上进行交易所需的 Cloc
18、k。 7.BNR# (I/O) Block Next Request(下一块请求) 这个信号主要用于宣称一个总线的延迟通过任一个总线代理,在这个期间,当前总线的拥有者不能做任 何一个新的交易。 8.BPRI# (I) Bus Priority Request(总线优先权请求) 这个信号主要用于对系统总线使用权的仲裁,它必须被连接到系统总线的适当 Pin 。当 BPRI#有效时, 所有其它的设备都要停止发出新的请求,除非这个请求正在被锁定。总线所有者要始终保持 BPRI#为有效, 直到所有的请求都完成才释放总线的控制权。 9.BSEL1:0 (I/O) Bus Select(总线选择) 这两组信
19、号主要用于选择 CPU所需的频率,下表定义了所选的频率: 10.D63:0# (I/O) Data(数据总线) 这些信号线是数据总线主要负责传输数据。它们提供了 CPU与 NB(北桥)之间 64 Bit 的通道。只有当 DRDY#为 Low 时,总在线的数据才为有效,否则视为无效数据。 11.DBI3:0# (I/O) Data Bus Inversion(数据总线倒置) 这些信号主要用于指示数据总线的极性,当数据总在线的数据反向时,这些信号应为 Low。这四个信号 每个各负责 16 个数据总线,见下表: 12.DBSY# (I/O) Data Bus Busy(数据总线忙) 当总线拥有者在使
20、用总线时,会驱动 DBSY#为 Low表示总线在忙。当 DBSY#为 High 时,数据总线被 释放。 13.DP3:0# (I/O) Data Parity(数据奇偶校验) 这四个信号主要用于对数据总在线的数据进行奇偶校验。 14.DRDY# (I/O) Data Ready(数据准备) 当 DRDY#为 Low时,指示当前数据总在线的数据是有效的,若为 High 时,则总在线的数据为无效。 15.DSTBN3:0# (I/O) Data Strobe Data strobe used to latch in D63:0# : 16.DSTBP3:0# (I/O) Data Strobe D
21、ata strobe used to latch inn D63:0# : 17.FERR# (O) Floating Point Error(浮点错误) 这个信号为一 CPU输出至 ICH(南桥)的信号。当 CPU内部浮点运算器发生一个不可遮蔽的浮点运算 错误时,FERR#被 CPU 驱动为 Low。 18.GTLREF (I) GTL Reference(GTL 参考电压) 这个信号用于设定 GTLn Bus的参考电压,这个信号一般被设为 Vcc 电压的三分之二。 19.IGNNE# (I) Ignore Numeric Error(忽略数值错误) 这个信号为一 ICH 输出至 CPU 的
22、信号。当 CPU 出现浮点运算错误时需要此信号响应 CPU。IGNNE# 为 Low 时,CPU 会忽略任何已发生但尚未处理的不可遮蔽的浮点运算错误。但若 IGNNE#为 High 时,又有 错误存在时,若下一个浮点指令是 FINIT、FCLEX、FSA VE 等浮点指令中之一时,CPU会继续执行这个浮点 指令但若指令不是上述指令时 CPU会停止执行而等待外部中断来处理这个错误。 20.INIT# (I) Initialization(初始化) 这个信号为一由 ICH输出至 CPU的信号,与 Reset 功能上非常类似,但与 Reset不同的是 CPU内部 L1 WWW.CHINAFIX.CO
23、M.CNCache 和浮点运算操作状态并没被无效化。但 TLB(地址转换参考缓存器)与 BTB(分歧地址缓存器)内数 据则被无效化了。INIT另一点与 Reset 不同的是 CPU必须等到在指令与指令之间的空档才会被确认,而使 CPU进入启始状态。 21.INTR (I) Processor Interrupt(可遮蔽式中断) 这个信号为一由 ICH输出对 CPU提出中断要求的信号,外围设备需要处理数据时,对中断控制器提出 中断要求,当 CPU 侦测到 INTR 为 High 时,CPU 先完成正在执行的总线周期,然后才开始处理 INTR 中断 要求。 22.PROCHOT# (I/O) Pr
24、ocessor Hot(CPU过温指示) 当 CPU 的温度传感器侦测到 CPU 的温度超过它设定的最高度温度时,这个信号将会变 Low,相应的 CPU的温度控制电路就会动作。 23.PWRGOOD (I) Power Good(电源 OK) 这个信号通常由 ICH(南桥)发给 CPU,来告诉 CPU电源已 OK,若这个信号没有供到 CPU,CPU将 不能动作。 24.REQ4:0# (I/O) Command Request(命令请求) 这些信号由 CPU接到 NB(北桥) ,当总线拥有者开始一个新的交易时,由它来定义交易的命令。 25.RESET# (I) Reset(重置信号) 当 Re
25、set为 High时 CPU内部被重置到一个已知的状态并且开始从地址 0FFFFFFF0H读取重置后的第一 个指令。CPU 内部的 TLB(地址转换参考缓存器) 、BTB(分歧地址缓存器)以及 SDC(区段地址转换高速 缓存)当重置发生时内部数据全部都变成无效。 26.RS2:0# (I) Response Status(响应状态) 这些信号由响应方来驱动,具体含义请看下表: 27.STKOCC# (O) Socket Occupied(CPU插入) 这个信号一般由 CPU拉到地,在主机板上的作用主要是来告诉主机板 CPU是不是第一次插入。若是第 一次插入它会让你进 CMOS 对 CPU进行重
26、新设定。 28.SMI (I) System Management Interrupt(系统管理中断) 此信号为一由 ICH输出至 CPU的信号,当 CPU侦测到 SMI#为 Low时,即进入 SMM 模式(系统管理 模式) 并到 SMRAM (System Management RAM) 中读取 SMI处理程序, 当 CPU在 SMM 模式时 NMI、 INTR 及 SMI#中断信号都被遮蔽掉,必需等到 CPU执行 RSM(Resume)指令后 SMI#、NMI及 INTR 中断信号才 会被 CPU认可。 30.STPCLK# (I) Stop Clock(停止时钟) 当 CPU进入省电模式
27、时,ICH(南桥)将发出这个信号给 CPU,让它把它的 Clock 停止。 31.TRDY# (I/O) Target Ready(目标准备) 当 TRDY#为 Low时,表示目标已经准备好,可以接收数据。当为 High 时,Target 没有准备好。 32.VID4:0 (O) V oltage ID(电压识别) 这些讯号主要用于设定 CPU的工作电压,在主机板中这些信号必须被提升到最高 3V。 二、VGA 接口信号说明 1.HSYNC (O) CRT Horizontal Synchronization(水平同步信号) 这个信号主要提供 CRT 水平扫描的信号。 2.VSYNC (O) C
28、RT Vertical Synchronization(垂直同步信号) 这个信号主要提供 CRT 垂直扫描的信号。 3.RED (O) RED analog video output(红色模拟信号输出) 这个信号主要为 CRT 提供红基色模拟视频信号。 4.GREEN (O) Green analog video output(绿色模拟信号输出) 这个信号主要为 CRT 提供绿基色模拟视频信号。 WWW.CHINAFIX.COM.CN 5.BLUE (O) Blue analog video output(蓝色模拟信号输出) 这个信号主要为 CRT 提供蓝基色模拟视频信号。 6.REFSET
29、(I) Resistor Set(电阻设置) 这个信号将会连接一颗电阻到地,主要用于内部颜色调色板 DAC。这颗电阻的阻值一般为 169 奥姆, 精度为 1。 7.DDCA_CLK (I/O) Analog DDC Clock 这个信号连接 NB(北桥)与显示器,这个 Clock 属于 IC 接口,它与 DDCA_DATA 组合使用,用于读 取显示器的数据。 8.DDCA_DATA (I/O) Analog DDC Clock 这个信号连接 NB(北桥)与显示器,这个 Data 与 Clock 一样也属于 IC 接口,它与 DDCA_CLK 组合 使用,用于读取显示器的数据。 三、AGP 接口
30、信号说明 1.GPIPE# (I/O) Pipelined Read(流水线读) 这个信号由当前的 Master来执行,它可以使用在 AGP 2.0 模式,但不能在 AGP 3.0 的规范使用。在 AGP 3.0 的规范中这个信号由 DBI_HI(Dynamic Bus Inversion HI)代替。 2.GSBA7:0 (I) Sideband Address(边带地址) 这组信号提供了一个附加的总线去传输地址和命令从 AGPn Master(显示卡)到 GMCH(北桥) 。 3.GRBF# (I) Read Buffer Full(读缓存区满) 这个信号说明 Master 是否可以接受先
31、前以低优先权请求的要读取的数据。当 RBF#为 Low时,中裁器 将停止以低优先权去读取数据到 Master。 4.GWBF# (I) Write Buffer Full(写缓存区满) 这个信号说明 Master 是否可以准备接受从核心控制器的快写数据。当 WBF#为 Low 时,中裁器将停止 这个快写数据的交易。 5.ST2:0 (O) Status Bus(总线状态) 这组信号有三 BIT,可以组成八组,每组分别表示当前总线的状态。 6.ADSTB0 (I/O) AD Bus Strobe 0(地址数据总线选通) 这个信号可以提供 2X 的时序为 AGP,它负责总线 AD15:0。 7.A
32、DSTB0# (I/O) AD Bus Strobe 0(地址数据总线选通) 这个信号可以提供 4X 的时序为 AGP,它负责总线 AD15:0。 8.ADSTB1 (I/O) AD Bus Strobe 1(地址数据总线选通) 这个信号可以提供 2X 的时序为 AGP,它负责总线 AD31:16。 9.ADSTB1# (I/O) AD Bus Strobe 1(地址数据总线选通) 这个信号可以提供 4X 的时序为 AGP,它负责线总 AD31:16。 10.SB_STB (I) SideBand Strobe(SideBand 选通) 这个信号主要为 SBA7:0提供时序,它总是由 AGPn
33、 Master驱动。 11.SB_STB# (I) SideBand Strobe(SideBand 选通) 这个信号为 SBA7:n0提供时序只在 AGP 4X 模式,它总是由 AGP Master驱动。 12.CLK (O) CLOCK(频率) 为 AGP 和 PCI 控制信号提供参考时序。 13.PME# Power Management Event(电源管理事件) 这个信号在 AGPn 协议中不使用,但是它用在 PCI 协议中由操作系统来管理。关于 PME#的详细定义请 参加 PCI 协议规范。 14.TYPEDET# Type Detect(类型检查) 从 AGP 发展来看,有 1X
34、、2X、4X和 8X四种模式,每种模式所使用的电压也不尽相同,那 AGP 控制 WWW.CHINAFIX.COM.CN器怎么知到你插的是什么样的显卡呢?就是通过这个信号来告诉 AGP Control 的。用这个信号来设定当前显 卡所需的电压。 15.FRAME# (I/O) Frame(周期框架) 在 AGP 管道传输时这个信号不使用,这个信号只用在 AGP 的快写方式。 16.IRDY# (I/O) Initiator Ready(起始者备妥) 这个信号说明 AGPn Master已经准备好当前交易所需的数据,它只用在写操作,AGP Master 不允许插 入等待状态。 17.TRDY# (
35、I/O) Target Ready(目标备妥) 这个信号说明 AGPn Target 已经准备好整个交易所需要读的数据,这个 Target 可以插入等待状态。 18.STOP# (I/O) Stop(停止) 这个信号在 AGP 交易时不使用。对于快写方式,当 STOP#为 Low时,停止当前交易。 19.DEVSEL# (I/O) Device Select(设备选择) 在 AGP 交易时不使用。在快写方式,当在一个交易不能完成时,它就会被使用。 20.REQ# (I) Request(请求) 这个信号用于向中裁器请求当前总线使用权为开始一个 PCI orn AGP交易。 21.GNT# (O
36、) Grant(保证) 当中裁器收到 Initiator发出请求后,若当前总线为空闲,中裁器就会通过 GNT#把总线控制权交给 Initiator。 22.AD31:0 (I/O) Address Data Bus(数据地址总线) 这些信号用来传输地址和数据。 23.C/BE3:0# (I/O) Command/Byte Enable(命令位致能) 当一个交易开始时,提供命令信息。在 AGPn Master做写交易时,提供有效的位信息。 四、Memory 接口信号说明 1.SCMDCLK5:0 (O) Differential DDR Clock(时钟输出) S CMD CL K与 SCMDC
37、LK#是差分时钟输出对,地址和控制信号都在这个两个 Clock 正负边沿的交叉点 采样。每个 DIMM 共有三对。 2.SCMDCLK5:0# (O) Differential DDR Clock(时钟输出) 这个 Clock 信号的意义同上。 3.SCS3:0# (O) Chip Select(芯片选择) 当这些信号有效时,表示一个 Chip 已被选择了,每个信号对应于 SDRAM 的一行。 4.SMA12:0 (O) Memory Address(内存地址) 这些信号主要用于提供多元的行列地址给内存。 5.SBA1:0 (O) Bank Address(Bank 选择) 这个些信号定义了在
38、每个内存行中哪个 Bank 被选择。 Bank 选择信号和内存地址信号联合使用可寻址到 内存的任何单元。 6.SRAS# (O) Row Address(行地址) 行地址,它和 SCAS#、SWE#一起使用,用来定义内存的命令。 7.SCAS# (O) Column Address(列地址) 列地址,它和 SRAS#、SWE#一起使用,用来定义内存的命令。 8.SWE# (O) Write Enable(写允许) 写允许信号,它与 SRAS#、SCAS#一起使用,用来定义内存的命令。 9.SDQ63:0 (I/O) Data Lines(数据线) 这些信号线用于传输数据。 10.SDM7:0
39、(O) Data Mask(数据屏蔽) WWW.CHINAFIX.COM.CN 当在写周期有效时,在内存中传输的数据被屏蔽。在这八个信号中每个信号负责八根数据线。 11.SDQS7:0 (I/O) Data Strobe(数据选通) 这些信号主要用于捕获数据。这八个信号每个信号负责八根数据线。 12.SCKE3:0 (O) Clock Enable(时钟允许) 这个信号在上电时对内存进行初始化,它们也可以用于关闭不使用的内存数据行。 五、HUB 接口信号说明 1.HL10:0 (I/O) Packet Data(数据包) 这些信号主要用于 Hub Interface读写操作时传输数据。 2.H
40、ISTRS (I/O) Packet Strobe(数据选通) 3.HISTRF (I/O) Packet Strobe Complement 这个信号与 HISTRS一起在 HUBn inteface 上传输与接收数据。 六、LAN LINK 接口信号说明 1.LAN_CLK (I) Lan I/F Clock(网络时钟) 这个信号由 Lann Chipset 驱动输出,它的频率范围在 550Mhz。 2.LAN_RXD2:0 (I) Received Data(接收数据) 这些信号是由 Lan Chipset 驱动输出到南桥。n 3.LAN_TXD2:0 (O) Transmit Data
41、(传输数据) 这些信号是南桥驱动输出到 Lan Chipset。n 4.LAN_RSTSYNC (O) Lan Reset(Lan Chip 复位信号) 七、EEPROM 接口信号说明 1.EE_SHCLK (O) EEPROM Shift Clock(EEPROM 时钟) 这个信号由南桥驱动输出到 EEPROM。 2.EE_DIN (I) EEPROM Data In(EEPROM 数据输入) 这个信号是由 EEPROM 传数据到南桥。 3.EE_DOUT (O) EEPROM Data Out(EEPROM 数据输出) 这个信号是由南桥传数据到 EEPROM。 4.EE_CS (O) EE
42、PROM Chip Select(片选信号) 当这个信号有效时 EEPROM 被选择。 八、PCI 接口信号说明 1.AD31:0 (I/O) Address Data Bus(地址数据总线) 是用来传送起始地址。在内存或组态的交易期间,此地址的分辨率是一个双字组(Double Word)(即地址 可被四整除),在读取或写入的交易期间,它是一个字节特定地址。 2.PAR (I/O) Parity Signal(同位信号) 在地址阶段完成后一个频率,或是所有写入交易的数据阶段期间,在 IDRY#被驱动到僭态后一个频率, 由 Initiator驱动。所有读取交易的数据阶段期间,在 TRDY#被驱动
43、到僭态后一个频率,它也 会被目前所寻址的 Target 驱动。在地址阶段完成后的一个频率,Initiator将 PA R 驱动到高或低态,以保证地 址总线 AD0:31与四条指令/位组致能线 C/BE#0:3是偶同位(Even Parity) 。 3.C/BE3:0# (I/O) Command/Byte Enable(指令或字节致能) 由 Initiator 驱动,在 AD Bus 上传输地址时,用来表示当前要动作的指令。在 ADn Bus 上传输数据时, 用来表示在目前被寻址之 Dword 内将要被传输的字节,以及用来传输数据的数据路径。 WWW.CHINAFIX.COM.CN 4.RST
44、# (O) PCI Reset(复位信号) 当重置信号被驱动成低态时,它会强迫所有 PCI 组态缓存器 Master 及 Target 状态机器与输出驱动器回 到初始化状态。RST#可在不同步于 PCI CLK 边缘的状况下,被驱动或反驱动。RST#的设定也将其它的装置 特定功能初始化,但是这主题超出 PCI 规格的笵围。所有 PCI 输出信号必须被驱动成最初的状态。通常,这 表示它们必须是三态的。 5.FRAME# (I/O) Cycle Frame(周期框架) 是由目前的 Initiator驱动,它表示交易的开始(当它开始被驱动到低态时)与期间(在它被驱动支低态 期间) 。为了碓定是否已经
45、取得总线拥有权,Master必须在同一个 PCI CLK 信号的上边缘,取样到 FRAME# 与 IRDY#都被反驱动到高态,且 GNT#被驱动到低态。交易可以是由在目前的 Initiator与目前所寻址的 Target 间一到多次数据传输组成。当 Initiator准备完成最后一次数据阶段时,FRAME#就会被反驱动到高态。 6.IRDY# (I/O) Initiator Ready(备妥) Initiatorn 备妥被目前的 Bus Master(交易的 Initiator)驱动。在写入期间,IRDY#被驱动表示 Initiator 准备接收从目前所寻址的 Target 传来的资料。 为了
46、确定 Master已经取得总线拥有权, 它必须在同一个 PCI CLK 信号的上升边缘,取样到 FRAME#与 IRDY#都被反驱动到高态,且 GNT#被驱动到低态。 7.TRDY# (I/O) Target Ready(目标备妥) T ar ge t备妥被目前所寻址的 Target 驱动。当 Target 准备完成目前的数据阶段(数据传输)时,它就会被驱 动到低态。如果在同一个 PCI CLK 信号的上升边缘,Target 驱动 TRDY#到低态且 Initiator 驱动 IDRY#到低 态的话,则此数据阶段便告完成。在读取期间, TRDY#被驱动表示 Target 正在驱动有效的数据到数
47、据总线上。 在写入期间, TRDY#被驱动表示 Target 准备接收来自 Master 的资料。 等待状态会被插入到目前的资料阶段里, 直到取样到 TRDY#与 IRDY#都被驱动到低态为止。 8.STOP# (I/O) Stop(停止) T ar ge t驱动 STOP#到低态,表示希望 Initiator停止目前正在进行的交易。 9.DEVSEL# (I/O) Device Select(设备选择信号) 该信号有效时,表示驱动它的设备已成为当前防问的目标设备。换言之,该信号的有效说明总在线某处 的某一设备已被选中。如果一个主设备启动一个交易并且在 6 个 CLK周期内设有检测到 DEVS
48、EL#有效,它 必须假定目标设备没能 反应或者地址不存在,从而实施主设备缺省。 10.IDSEL (I) Initialization Device Select(初始化设备选择) IDSEL是 PCI 装置的一个输入端,并且在存取某个装置的组态缓存器期间,它用来选择芯片。 11.LOCK# (I/O) Lock(锁定) 这是在一个单元(Atomic)交易序列期间(列如:在读取/修改/写入操作期间) , Initiator 用来锁定(Lock) 目前所寻址的 Target 的。 12.REQ# (I) Request(请求) 表示管理者要求使用总线,此为一对一之信号,每一管理者都有与其相对应之
49、 REQ#信号。 13.GNT# (O) Grant(保证) 表示管理者对总线使用之要求已被同意,此为一对一之信号,每一管理者都有与其相对应之 GNT#信号。 九、Serial A TA接口信号说明 1.SATA0TXP (O) Serial ATA 0 Transmit(串行 ATA 0 传送) 2.SATA0TXN (O) Serial ATA 0 Transmit(串行 ATA 0 传送) 这个信号与 SATA0TXP 组成差分信号对,用于传输数据。 3.SATA0RXP (I) Serial ATA 0 Receive(串行 ATA 0 接收) 4.SATA0RXN (I) Serial ATA 0 Receive(串行 ATA 0 接收) 这个信号与 SATA0RXP 组成差分信号对,用于接收数据。 5.SATARBIAS (I) Serial ATA Resistor Bias(串行 ATA 电阻偏置) 6.SATARBIAS# (I) Serial AT